KR970056498A - Dds를 이용한 psk변조기 - Google Patents

Dds를 이용한 psk변조기 Download PDF

Info

Publication number
KR970056498A
KR970056498A KR1019950047867A KR19950047867A KR970056498A KR 970056498 A KR970056498 A KR 970056498A KR 1019950047867 A KR1019950047867 A KR 1019950047867A KR 19950047867 A KR19950047867 A KR 19950047867A KR 970056498 A KR970056498 A KR 970056498A
Authority
KR
South Korea
Prior art keywords
phase
timer
dds
correction logic
logic
Prior art date
Application number
KR1019950047867A
Other languages
English (en)
Other versions
KR0171007B1 (ko
Inventor
예충일
정용주
김민택
Original Assignee
양승택
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원 filed Critical 양승택
Priority to KR1019950047867A priority Critical patent/KR0171007B1/ko
Publication of KR970056498A publication Critical patent/KR970056498A/ko
Application granted granted Critical
Publication of KR0171007B1 publication Critical patent/KR0171007B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

본 발명은 DDS를 이용한 PSK변조기, 특히 QPSK 변조기의 요소를 디지탈화하는 보정로직 및 타이머 그리고 DDS를 이용하여 상기 변조기를 구현하기 위한 것으로서, 입력되는 값에 따라 위상이 증가되는 PIR과, PIR로 부터 출력되는 위상값을 누적하는 위상 누적기와, 전송 데이타를 동상 및 직교성분으로 분리하는 IQ분리로직과, IQ분리 로직의 출력변조 데이타를 위상 정보에 포함시키는 오프셋 위상 엔코더와, 오프셋 위상 엔코더과 위상 누적기의 출력신호를 가산하여 메모리 어드레스를 생성하는 가산기와, 위상누적기의 값이 소정값 이상 증가 되지 않도록 타이머를 작동시키는 보정로직 및 타이머 그리고 보정로직 및 타이머의 동작을 제어하는 보정로직 제어부를 포함하여 구성되어, 변조 보정로직 및 타이머를 통해서 임의의 값을 주더라도 2π주기마다 항상 새로 0°부터 시작해되어 성능이 향상된 DDS를 이용한 변조기를 구현할 수 있게 된다.

Description

DDS를 이용한 PSK변조기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 PSK변조기의 구성블럭도, 제4도는 본 발명에 의한 2π/△=0이 아닌 경우의 위상 누적기의 출력.

Claims (1)

  1. DDS를 이용한 PSK변조기는 입력되는 값에 따라 위상이 증가되는 PIR과; 상기 , PIR로부터 출력되는 위상값을 누적하는 위상누적기와; 전송데이타를 동상 및 직교성분으로 분리하는 IQ분리로직과; 상기 IQ분리로직의출력변조데이타를 위상정보에 포함시키는 오프셋 위상 엔코더와; 상기 오프셋 위상 엔코더과 상기 위상 누적기의 출력신호를 가산하여 메모리 어드레스를 생성하는 가산기와; 상기 위상누적기의 값이 소정값 이상 중가되지않도록 타이머를 작동시키는 보정로직 및 타이머 그리고 상기 보정로직 및 타이머의 동작을 제어하는 보정로직제어부를 포함하여 구성되어 각 증분과 무관하게 항상 같은 위상에서 변조파형이 시작될 수 있는 것을 특징으로 하는 DDS를 이용한 PSK변조기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950047867A 1995-12-08 1995-12-08 Dds를 이용한 psk변조기 KR0171007B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950047867A KR0171007B1 (ko) 1995-12-08 1995-12-08 Dds를 이용한 psk변조기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950047867A KR0171007B1 (ko) 1995-12-08 1995-12-08 Dds를 이용한 psk변조기

Publications (2)

Publication Number Publication Date
KR970056498A true KR970056498A (ko) 1997-07-31
KR0171007B1 KR0171007B1 (ko) 1999-03-30

Family

ID=19438619

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950047867A KR0171007B1 (ko) 1995-12-08 1995-12-08 Dds를 이용한 psk변조기

Country Status (1)

Country Link
KR (1) KR0171007B1 (ko)

Also Published As

Publication number Publication date
KR0171007B1 (ko) 1999-03-30

Similar Documents

Publication Publication Date Title
JP2002281099A5 (ko)
KR900003705A (ko) 일부 및 시각의 보정방법
KR970056498A (ko) Dds를 이용한 psk변조기
KR840001977A (ko) 벡터성분 어드레싱을 갖는 디지탈 송신기
KR890006085A (ko) Pll 회로
KR900003749A (ko) 데이타 스트림 변동 제거용 방법 및 장치
US5847622A (en) Quadrature phase shift keying modulating apparatus
KR840002602A (ko) 인커밍 시그날에 따른 위상을 오실레이터에 인가하는 방법과 장치
KR840001025A (ko) Am스테레오 송신기
JP3888154B2 (ja) 変調信号発生装置
KR940017107A (ko) 디지탈 주파수변조기
KR910006136A (ko) 인버터 제어 호이스트
JP3086488B2 (ja) デジタル位相変調器
JPH046280Y2 (ko)
KR970013628A (ko) 펄스 폭 변조 방식을 사용한 실시간 직류모터 제어장치
KR930018352A (ko) 시스템 콘트롤라의 클럭 재발생 회로
KR920015737A (ko) 연산회로
KR930003519A (ko) I상과 q상간의 지연을 제어하는 cpsk 변조기
EP0790728A3 (en) FSK modulator
KR950022505A (ko) 고속 디지틀 변조신호 발생장치
RU97102187A (ru) Генератор и способ его работы
JPH098618A (ja) パルス幅変調信号発生装置
JPH0730383A (ja) パルス信号発生回路
KR970077951A (ko) 파형 발생 회로
KR970072714A (ko) 아날로그/디지털 변환회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081001

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee