KR970018994A - 입력 신호를 증폭하는 증폭기 회로 및 입력 신호 증폭 방법(low distortion amplifier circuit with improved output power) - Google Patents

입력 신호를 증폭하는 증폭기 회로 및 입력 신호 증폭 방법(low distortion amplifier circuit with improved output power) Download PDF

Info

Publication number
KR970018994A
KR970018994A KR1019960038619A KR19960038619A KR970018994A KR 970018994 A KR970018994 A KR 970018994A KR 1019960038619 A KR1019960038619 A KR 1019960038619A KR 19960038619 A KR19960038619 A KR 19960038619A KR 970018994 A KR970018994 A KR 970018994A
Authority
KR
South Korea
Prior art keywords
signal
energy
frequency
phase
distortion
Prior art date
Application number
KR1019960038619A
Other languages
English (en)
Inventor
리챠드 조셉 리스코
웬 리우
제롤드 모라프치크
Original Assignee
엘리 웨이스
에이티앤드티 아이피엠 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘리 웨이스, 에이티앤드티 아이피엠 코포레이션 filed Critical 엘리 웨이스
Publication of KR970018994A publication Critical patent/KR970018994A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/198A hybrid coupler being used as coupling circuit between stages of an amplifier circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2201/00Indexing scheme relating to details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements covered by H03F1/00
    • H03F2201/32Indexing scheme relating to modifications of amplifiers to reduce non-linear distortion
    • H03F2201/3215To increase the output power or efficiency

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

메인 증폭기 및 보정 증폭기를 피드 포워드 루프내에 이용하는 저왜곡 증폭기 회로는 멀티톤 신호를 증폭하는데 특히 적합하다. 메인 증폭기는 양호하지 않은 왜곡적과 함께 기본 주파수 파워를 발생시킨다. 보정 증폭기는 메인 증포기의 왜곡적을 소거하기 위해 왜곡적 주파수에 보정 신호를 제공한다. 부수적으로, 보정 증폭기는 메인 증폭기의 기본 주파수 파워와 조합되는 기본 주파수 파워를 발생시켜, 증폭 회로의 출력 파워를 증가시킨다.

Description

입력 신호를 증폭하는 증폭기 회로 및 입력 신호 증폭 방법(LOW DISTORTION AMPLIFIER CIRCUIT WITH IMPROVED OUTPUT POWER)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
도2는 본 발명에 따른 증폭기 회로의 개략 회로도,
도3 내지 도4는 도2의 회로 내로 흐르는 여러 가지 신호의 상대 진폭 및 위상 관계를 도시한 테이블.

Claims (20)

  1. 저왜곡 출력 신호를 제공하기 위해 최소한 하나의 기본 주파수의 신호 에너지를 갖고 있는 입력 신호를 증폭할 수 있는 증폭기 회로에 있어서, 상기 최소한 하나의 기본 주파수에서의 제1진폭 및 최소한 하나의 왜곡 주파수에서의 파워에 관한 신호 에너지를 가지는 제1의 증폭된 신호를 발생시키기 위해 상기 입력 신호를 증폭하기 위한 제1증폭기, 상기 최소한 하나의 기본 주파수에서의 신호 에너지 및 상기 최소한 하나의 왜곡 주파수에서의 파워를 가지는 제2의 증폭된 신호를 제공하기 위해 상기 제1의 증폭된 신호에서 유도된 제2신호를 증폭하기 위한 제2증폭기 및 상기 출력 신호를 발생시키기 위해 최소한 하나의 기본 주파수에서의 상기 제2의 증폭된 신호의 신호 에너지를 상기 최소한 하나의 기본 주파수에서 상기 제1의 증폭된 신호의 신호 에너지와 조합하고, 상기 제1 및 제2증폭된 신호의 파워를 상기 최소한 하나의 왜곡 주파수에서 소거하기 위한 콤바이너를 포함하여, 상기 출력 신호가 상기 최소한 하나의 왜곡 주파수에서 감소된 파워를 갖고 있고, 상기 최소한 하나의 기본 주파수에서의 상기 제1진폭보다 높은 제2진폭의 신호 에너지를 포함하는 증폭기 회로.
  2. 제1항에 있어서, 상기 제1의 증폭된 신호의 대응하는 신호 에너지와 제1의 선정된 상대 위상 만큼 위상면에서 상이한 상기 최소한 하나의 기본 주파수에서의 신호 에너지를 상기 제2에너지에 제공하고, 상기 제1의 선정된 상대 위상과 상기 제2의 선정된 상대 위상 사이의 제1의 제공된 위상 관계를 가지는 상기 제2신호에 상기 제1의 증폭된 신호의 대응하는 파워와 제2의 선정된 상대 위상만큼 위상면에서 상이한 상기 최소한 하나의 왜곡 주파수에서의 파워를 제공하기 위한 상기 제1 및 제2증폭기에 결합된 결합기를 더 포함하는데, 상기 제1의 제공된 위상 관계를 가지는 상기 제2신호의 상기 제2증폭기에 의한 증폭은 상기 콤바이너가 왜곡 주파수 파워를 소거하면서 기본 주파수 신호 에너지를 조절할 수 있도록 상기 제1의 증폭된 신호에 관련하여 제2의 제공된 위상 관계에서 상기 제2의 증폭된 신호를 제공하는 증폭기 회로.
  3. 제2항에 있어서, 상기 제2의 선정된 상대 위상이 상기 제1의 선정된 상대 위상을 거의 180°만큼 상이한 증폭기 회로.
  4. 제2항에 있어서, 상기 입력 신호가 멀티톤 고주파수 신호를 포함하는 증폭기 회로.
  5. 저왜곡 출력 신호를 제공하기 위해 최소한 하나의 기본 주파수의 신호 에너지를 가지는 입력 신호를 증폭할 수 있는 증폭기 회로에 있어서, 상기 입력 신호를 제1 및 제2신호로 분할하기 위한 제1결합기, 상기 최소한 하나의 기본 주파수에서의 제1진폭 및 최소한 하나의 왜곡 주파수에서의 파워에 관한 신호 에너지를 가지는 제1의 증폭된 신호를 발생시키기 위해 상기 입력 신호를 증폭하기 위한 제1증폭기, 상기 제1의 증폭된 신호를 결합된 신호 및 직접 신호로 분할하기 위한 제2결합기, 상기 최소한 하나의 기본 주파수에서의 신호 에너지 및 상기 최소한 하나의 왜곡 주파수에서의 파워를 가지는 제3신호를 제공하기 위해 상기 제2신호의 신호 에너지에서 상기 결합 신호의 신호 에너지를 감산하기 위한 제3결합기, 상기 최소한 하나의 기본 주파수에서의 신호 에너지 및 상기 최소한 하나의 왜곡 주파수에서의 파워를 가지는 제2의 증폭된 신호를 제공하기 위해 상기 제3신호를 증폭하기 위한 제2증폭기 및 상기 출력 신호를 발생시키기 위해 상기 최소한 하나의 기본 주파수에서의 상기 제2의 증폭된 신호의 신호 에너지를 상기 최소한 하나의 기본 주파수에서의 신호 에너지와 조합하고, 상기 제2의 증폭된 신호 및 상기 최소한 하나의 왜곡 주파수에서의 상기 직접 신호의 파워를 소거하기 위한 콤바이너를 포함하여, 상기 출력 신호가 상기 최소한 하나의 왜곡 주파수에서 감소된 파워를 갖고 있고, 상기 최소한 하나의 기본 주파수에서의 상기 제1진폭 보다 높은 제2진폭의 신호 에너지를 포함하는 증폭기 회로.
  6. 제5항에 있어서, 상기 최소한 하나의 기본 주파수에서의 상기 결합 신호의 신호 에너지로 상기 최소한 하나의 기본 주파수로 상기 제3결합기에 인가된 상기 제2신호의 신호 에너지의 위상과 거의 180°의 위상으로 상기 콤바이너에 인가될 수 있도록 상기 결합 신호를 이상시키기 위해 상기 제2결합기와 상기 제3결합기 사이에 결합된 이상기를 더 포함하는 증폭기 회로.
  7. 제5항에 있어서, 상기 최소한 하나의 기본 주파수에서의 상기 직접 신호의 에너지가 상기 콤바이너에 제3진폭으로 인가되고, 상기 최소한 하나의 기본 주파수에서의 상기 제2의 증폭된 신호의 신호 에너지가 상기 제3진폭과 거의 동일한 제4진폭으로 상기 콤바이너에 인가되는 증폭기 회로.
  8. 제5항에 있어서, 상기 제1증폭기가 상기 제1신호를 상기 제1이득으로 증폭하고, 상기 제2증폭기가 상기 제3신호를 상기 제1이득과 거의 동일한 제2이득으로 증폭하는 증폭기 회로.
  9. 제5항에 있어서, 상기 제2증폭기가 상기 제3신호를 수신하기 위한 입력 포트를 갖고 있고, 상기 제3신호의 상기 최소한 하나의 기본 주파수에서의 상기 신호 에너지가 상기 직접 신호의 상기 최소한 하나의 기본 주파수에서의 신호 레벨과 위상면에서 제1의 선정된 레벨만큼 상이하며, 상기 제1의 선정된 위상과 상기 제2의 선정된 위상 사이의 제1의 제공된 위상 관계를 가지는 상기 제3신호의 상기 최소한하나의 왜곡 주파수에서의 상기 파워가 상기 직접 신호의 대응하는 왜곡 파워와 위상면에서 제2의 선정된 상대 위상만큼 상이하며, 상기 제1의 제공된 위상 관계를 가지는 상기 제3신호의 상기 제2증폭기에 의한 증폭이 상기 콤바이너로 왜곡 주파수 파워를 소거하면서 기본 주파수 신호 에너지를 조합할 수 있도록 상기 직접 신호에 관련하여 제2의 제공된 위상 관계로 상기 제2의 증폭된 신호를 제공하는 증폭기 회로.
  10. 제9항에 있어서, 상기 제2의 선정된 위상이 상기 제1의 선정된 위상과 거의 180°만큼 상이한 증폭기 회로.
  11. 제6항에 있어서, 다수의 기본 주파수에서의 상기 결합 에너지의 신호 에너지를 각각의 상기 다수의 기본 주파수에서의 상기 제2신호의 신호 에너지의 위상과 거의 180°의 위상으로 상기 제3결합기에 인가될 수 있도록 상기 결합 신호의 위상을 주파수의 함수로서 보상하기 위해 상기 제1결합기와 제3결합기 사이에 결합된 지연 라인을 더 포함하는 증폭기 회로.
  12. 제5항에 있어서, 다수의 기본 주파수에서의 상기 직접 신호의 신호 에너지를 각각의 상기 다수의 기본 주파수에 대응하는 주파수에서의 상기 제2의 증폭된 신호의 신호 에너지의 거의 동상으로 상기 콤바이너에 인가될 수 있도록 상기 직접 신호의 위상을 지연시키기 위해 상기 제2결합기와 상기 콤바이너 사이에 결합된 지연 라인을 더 포함하는 증폭기 회로.
  13. 제12항에 있어서, 상기 지연 라인이 다수의 왜곡 주파수에서의 상기 직접 신호의 파워를 상기 제2신호의 상기 다수의 왜곡 주파수에 대응하는 주파수에서의 상기 제2의 증폭된 신호의 에너지와 거의 180°이상으로 콤바이너에 인가될 수 있게 하는 증폭기 회로.
  14. 제5항 있어서, 상기 최소한 하나의 왜곡 주파수에서의 상기 직접 신호의 파워가 제3증폭기 레벨로 상기 콤바이너에 인가되고, 상기 최소한 하나의 왜곡 주파수에서의 상기 제2의 증폭된 신호의 파워가 상기 제3진폭과 거의 동일한 제4진폭으로 상기 콤바이너에 인가되는 증폭기 회로.
  15. 제5항에 있어서, 상기 콤바이너가 우수의 파워 조합 윌킨슨 형태의 결합기를 포함하는 증폭기 회로.
  16. 제9항에 있어서, 제1증폭기가 상기 제1신호를 제1이득으로 증폭하고, 제2증폭기가 제3신호를 상기 제1이득과 거의 동일한 제2이득으로 증폭하며, 상기 최소한 하나의 왜곡 주파수에서의 상기 제3신호의 에너지가 상기 제2이득만큼 분할된 상기 최소한 하나의 왜곡 주파수에서의 상기 제1의 증폭된 신호의 진폭보다 높은 제3진폭인 증폭기 회로.
  17. 제5항에 있어서, 상기 직접 신호의 전압 레벨이 주파수(f1, f2, f3 및 f4)에서 거의::: 및[주파수(f1 및 f2)가 상기 입력 신호의 각각의 제1 및 제2 기본 주파수이고, V1및 V2가 주파수(f1 및 f2)에서의 상기 입력 신호의 각각의 전압 레벨이며, V3및 V4가 주파수(f3 및 f4)에서의 상기 입력 신호의 각각의 전압 레벨이고, G1이 상기 제1증폭기의 이득이며, C11및 C22가 상기 제1 및 제2결합기의 각각의 결합치이다.]이고, 주파수(f1-f4)에서의 상기 직접 신호의 위상치가 각각 -Ø11; -Ø21; -Ø31 및 -Ø41이며, 주파수(f1 및 f2)에서의 상기 직접 신호의 전압치가 V1및 V2 (C33이 상기 제3결합기의 결합치이다)배이고, 주파수(f3 및 f4)에서의 상기 직접 신호의 전압 레벨이 각각 V3및 V4의 C33C22배이며, 주파수(f1-f4)에서의 도(。)를 기준으로 하는 상기 직접 신호의 위상치가 각각 -Ø11-X; -Ø21-X; -Ø31-X-180 및 -Ø41-X-180(X가 일정한 위상치이다)인 증폭기 회로.
  18. 저왜곡 출력 신호를 제공하기 위해 최소한 하나의 기본 주파수의 신호 에너지를 갖고 있는 입력 신호를 증폭하는 방법에 있어서, 상기 최소한 하나의 기본 주파수에서의 제1진폭의 신호 에너지 및 최소한 하나의 왜곡 주파수에서의 파워를 가지는 제1의 증폭된 신호를 발생시키기 위해 상기 입력 신호를 증폭하고, 상기 제1의 증폭기된 신호에서 유도되고, 제2의 증폭된 신호를 제공하기 위해 상기 최소한 하느이 기본 주파수에서의 신호 에너지 및 상기 최소한 하나의 왜곡 주파수에서의 파워를 가지는 제2신호를 증폭하며, 상기 제1진폭보다 높은 제2진폭에서의 상기 출력 신호를 발생시키기 위해 상기 최소한 하나의 기본 주파수에서의 상기 제1의 증폭된 신호의 신호 에너지와 상기 최소한 하나의 기본 주파수에서 상기 제2의 증폭된 신호의 신호 에너지를 조합하고, 상기 출력 신호가 상기 최소한 하나의 기본 주파수에서의 신호 에너지로 실제로 이루어지도록 상기 최소한 하나의 왜곡 주파수에서 상기 제2의 증폭된 신호 및 상기 직접 신호의 파워를 소거하는 것을 포함하는 입력 신호 증폭 방법.
  19. 제18항에 있어서, 상기 제1의 증폭된 신호의 대응하는 신호 에너지와 제1의 선정된 상대 위상만큼 위상면에서 상이한 상기 최소한 하나의 기본 주파수에서의 신호 에너지를 상기 제2에너지에 제공하고, 제2신호의 상기 증폭이 기본 주파수 신호 에너지를 조합할 수 있게 하고, 왜곡 주파수 파워를 소거할 수 있도록 상기 제1의 증폭된 신호에 관련하여 제2의 제공된 위상 관계로 상기 제2의 증폭된 신호를 제공하는 것을 더 포함하는 입력 신호 증폭 방법.
  20. 제19항에 있어서, 상기 제1 및 제2진폭이 파워 레벨이고, 상기 제2진폭이 상기 제1진폭의 거의 2배인 입력 신호 증폭 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960038619A 1995-09-08 1996-09-06 입력 신호를 증폭하는 증폭기 회로 및 입력 신호 증폭 방법(low distortion amplifier circuit with improved output power) KR970018994A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US52580995A 1995-09-08 1995-09-08
US08/525,809 1995-09-08

Publications (1)

Publication Number Publication Date
KR970018994A true KR970018994A (ko) 1997-04-30

Family

ID=24094692

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960038619A KR970018994A (ko) 1995-09-08 1996-09-06 입력 신호를 증폭하는 증폭기 회로 및 입력 신호 증폭 방법(low distortion amplifier circuit with improved output power)

Country Status (5)

Country Link
US (1) US5917375A (ko)
EP (1) EP0762630A1 (ko)
JP (1) JPH09116345A (ko)
KR (1) KR970018994A (ko)
CN (1) CN1150719A (ko)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SE510953C2 (sv) * 1997-11-21 1999-07-12 Ericsson Telefon Ab L M En förstärkare och ett förfarande i effektförstärkaren
US6075412A (en) * 1998-10-13 2000-06-13 Ophir Rf, Inc. Linearization for power amplifiers
US6198346B1 (en) * 1998-11-18 2001-03-06 At&T Corp. Adaptive linear amplifier without output power loss
EP1030441A3 (en) * 1999-02-16 2004-03-17 Matsushita Electric Industrial Co., Ltd. Feedforward amplifier
US6359509B1 (en) 1999-04-29 2002-03-19 Netcom, Inc. Balanced error correction amplifier and method of removing distortion from an amplified signal
US6348838B1 (en) 1999-04-29 2002-02-19 Netcom, Inc. Optimal power combining for balanced error correction amplifier
US6172564B1 (en) * 1999-07-30 2001-01-09 Eugene Rzyski Intermodulation product cancellation circuit
US6268768B1 (en) 1999-11-29 2001-07-31 Lucent Technologies Inc. Amplifier having linear characteristics
US6424213B1 (en) 2000-04-22 2002-07-23 Netcom, Inc. Loss reduction using multiple amplifiers identically divided
US6654591B1 (en) 2000-05-03 2003-11-25 Lucent Technologies Inc. Low distortion signal amplifier system and method
US6496064B2 (en) 2000-08-15 2002-12-17 Eugene Rzyski Intermodulation product cancellation circuit
SE0004791L (sv) * 2000-12-22 2002-06-23 Allgon Ab Linjäriserande effektförstäkarenhet
WO2002062221A1 (en) * 2001-02-07 2002-08-15 East Carolina University Hearing assessment via computer network
JP4004018B2 (ja) * 2001-06-29 2007-11-07 株式会社東芝 周波数変換器及びこれを用いた無線通信装置
US6420929B1 (en) * 2001-08-23 2002-07-16 Thomas Ha N way cancellation coupler for power amplifier
US6700442B2 (en) * 2001-11-20 2004-03-02 Thomas Quang Ha N way phase cancellation power amplifier
US6794938B2 (en) * 2002-03-19 2004-09-21 The University Of North Carolina At Charlotte Method and apparatus for cancellation of third order intermodulation distortion and other nonlinearities
US6573793B1 (en) 2002-04-10 2003-06-03 Romulo Gutierrez Reflect forward adaptive linearizer amplifier
US6812786B2 (en) 2002-04-11 2004-11-02 Andrew Corporation Zero-bias bypass switching circuit using mismatched 90 degrees hybrid
US6700439B2 (en) 2002-04-11 2004-03-02 Andrew Corporation Zero-bias bypass switch
US6850115B2 (en) * 2002-08-26 2005-02-01 Powerwave Technologies, Inc. Enhanced efficiency LDMOS based feed forward amplifier
US7313370B2 (en) * 2002-12-27 2007-12-25 Nokia Siemens Networks Oy Intermodulation product cancellation in communications
US20040125885A1 (en) * 2002-12-27 2004-07-01 Roger Branson Intermodulation product cancellation in communications
US7768345B2 (en) * 2004-01-05 2010-08-03 Nec Corporation Amplifier
KR100584518B1 (ko) * 2004-04-01 2006-05-29 삼성전자주식회사 선형성을 가지는 피드-포워드 전력 증폭기
US10368785B2 (en) 2008-10-24 2019-08-06 East Carolina University In-ear hearing test probe devices and methods and systems using same
US8965454B2 (en) * 2009-03-04 2015-02-24 Andrew Llc Amplifier system for cell sites and other suitable applications
US9755601B1 (en) * 2016-10-13 2017-09-05 Movandi Corporation Wireless receiver having improved phase shifting schemes with reduced number of phase shifters

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60106209A (ja) * 1983-11-15 1985-06-11 Kokusai Denshin Denwa Co Ltd <Kdd> マイクロ波電力増幅装置
US4583049A (en) * 1984-06-15 1986-04-15 Trw Inc. Feed-forward circuit
US4926136A (en) * 1988-12-29 1990-05-15 Westinghouse Electric Corp. Power amplifier combiner for improving linearity of an output
US5304945A (en) * 1993-04-19 1994-04-19 At&T Bell Laboratories Low-distortion feed-forward amplifier

Also Published As

Publication number Publication date
JPH09116345A (ja) 1997-05-02
EP0762630A1 (en) 1997-03-12
CN1150719A (zh) 1997-05-28
US5917375A (en) 1999-06-29

Similar Documents

Publication Publication Date Title
KR970018994A (ko) 입력 신호를 증폭하는 증폭기 회로 및 입력 신호 증폭 방법(low distortion amplifier circuit with improved output power)
US4560945A (en) Adaptive feedforward cancellation technique that is effective in reducing amplifier harmonic distortion products as well as intermodulation distortion products
US4926136A (en) Power amplifier combiner for improving linearity of an output
KR960705398A (ko) 피드포워드 전력 증폭용 방법 및 장치(method and apparatus for feedforward power amplifying)
US20060160502A1 (en) Feedforward spur cancellation approach using low IP amplifier
US5619168A (en) Distortion creation and reduction circuit
KR940025154A (ko) 저 왜곡 피드포워드 증폭기
MY112208A (en) Radio frequency amplifier having improved ctb and cross modulation characteristics
ATE319221T1 (de) Verbesserte vorverzerrungskompensation für einen leistungsverstärker
US5994957A (en) Feed forward amplifier improvement
CA2293337A1 (en) Dynamic predistortion compensation for a power amplifier
KR20000035437A (ko) 네스트된 피드포워드 왜곡 감소 시스템
EP1066680A1 (en) Predistorter
US5043673A (en) Compensating circuit for a high frequency amplifier
US6400223B1 (en) Double carrier cancellation in wide band multi-carrier feed forward linearized power amplifier
GB1574778A (en) Distortion compensation circuits
KR100309720B1 (ko) 지연보상을 위한 증폭기를 가지는 피드포워드 방식의 선형 전력증폭기
JPH06152262A (ja) 増幅回路
US5321325A (en) Single input push-pull circuit
US6348838B1 (en) Optimal power combining for balanced error correction amplifier
JP2010135941A (ja) 高周波電力増幅器
US4529945A (en) Method of removing distortions in amplifiers
JP2006186838A (ja) 歪生成器及び低歪増幅器
US6339701B1 (en) Method and apparatus for extending the dynamic range of a frequency mixer
KR101892369B1 (ko) 고출력 전자기파 송신 방법 및 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid