KR970006189B1 - 기록매체 디스크를 사용한 데이터 변환장치 - Google Patents
기록매체 디스크를 사용한 데이터 변환장치 Download PDFInfo
- Publication number
- KR970006189B1 KR970006189B1 KR1019940000573A KR19940000573A KR970006189B1 KR 970006189 B1 KR970006189 B1 KR 970006189B1 KR 1019940000573 A KR1019940000573 A KR 1019940000573A KR 19940000573 A KR19940000573 A KR 19940000573A KR 970006189 B1 KR970006189 B1 KR 970006189B1
- Authority
- KR
- South Korea
- Prior art keywords
- pulse
- period
- stepping motor
- power save
- generating
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B21/00—Head arrangements not specific to the method of recording or reproducing
- G11B21/02—Driving or moving of heads
- G11B21/08—Track changing or selecting during transducing operation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B7/00—Recording or reproducing by optical means, e.g. recording using a thermal beam of optical radiation by modifying optical properties or the physical structure, reproducing using an optical beam at lower power by sensing optical properties; Record carriers therefor
- G11B7/08—Disposition or mounting of heads or light sources relatively to record carriers
- G11B7/085—Disposition or mounting of heads or light sources relatively to record carriers with provision for moving the light beam into, or out of, its operative position or across tracks, otherwise than during the transducing operation, e.g. for adjustment or preliminary positioning or track change or selection
- G11B7/08505—Methods for track change, selection or preliminary positioning by moving the head
- G11B7/08529—Methods and circuits to control the velocity of the head as it traverses the tracks
Landscapes
- Moving Of Head For Track Selection And Changing (AREA)
- Digital Magnetic Recording (AREA)
Abstract
내용 없음.
Description
제 1도는 제1 실시예의 플로피디스크장치를 나타내는 블록도이다.
제 2도는 제 1도의 A∼D점의 상태를 나타내는 파형도이다.
제 3도는 제 2실시예의 플로피디스크장치의 일부를 나타내는 블록도이다.
제 4도는 제 3도의 A∼E점의 상태를 나타내는 파형도이다.
제 5도는 제3 실시예의 플로피디스크장치를 나타내는 블록도이다.
제 6도는 제 5도의 A∼I점의 상태를 나타내는 파형도이다.
제 7도는 제4 실시예의 플로피디스크 장치의 일부를 나타내는 블록도이다.
제 8도는 제 7도의 A∼G점의 상태를 나타내는 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
9 : 스테핑 모터 19 : 단안정멀티바이브레이터
20 : 내부 스텝 펄스발생 회로
본 발명은, 플로피디스크장치 등의 테이터 변환장치에 관한 것이다. 플로피디스크 장치에 있어서, 자기헤드의 디스크 반경 방향으로의 전송에는 미국특허 제4,594,620호에 개시되어 있는 바와같이, 스테핑모터가 사용되고 있다. 스테핑모터의 제어는 호서트장치로 부터 공급되는 스텝펄스와 디렉션 신호에 의해 수행된다. 호스트장치로부터 공급되는 1스펩펄스를 스테핑 모터의 1 스텝동작에 대응시키는 것은 물론 가능하다. 경우에 따라서는 1스텝펄스를 스테핑모터의 복수스텝(일반적으로는 2스텝) 동작에 대응시키고자 하는 때가 있다.
이러한 경우, 종래에는 호스트장치로 부터 공급된 스텝펄스(이하, 외부스텝펄스라 한다)에 의해 카운터의 계수동작을 개시시켜, 클록펄스 발생기의 출력 클록펄스를 소정시간동안 계측하고, 이 소정시간(외부 스텝펄스 주기의 1/2)의 계측 종료시점에 동기하여 내부 스텝펄스를 발생시켜, 외부스텝 펄스와 내부스텝 펄스의 조합펄스 열에 의해 외부스텝 펄스의 2배수의 펄스를 얻어, 스테핑 모터를 구동하였다.
최근, 플로피디스크장치에 있어, 전력의 절약이 요구되고 있는데, 이러한 요구에 부응하기 위하여, 플로피디스크장치가 슬립상태(비활동상태) 즉, 파워세이브 상태일때 스핀들 모터, 스테핑 모터 및 리드/라이드 회로등의 전원을 오프(off)로 하는 것을 이미 행해지고 있다. 그러나, 한 단계 높은 전력의 절약을 위해, 본건 출원인은 내부 스텝펄스를 형성하는데 필요한 클록펄스 발생기의 전원을 파워세이브시에 오프(off)로 하는 것을 시험하였다. 그런데, 파워세이브 해제시에 클록펄스발생기가 곧바로 안정된 출력을 발생시키지 않기 때문에, 내부 스텁 펄스를 형성하기 위한 카운터의 계측출력에 대폭적인 오차가 생겨, 스테핑모터를 정상적으로 동작시킬 수가 없게 되어, 시크에러(seek error)를 일으킬 우려가 있었다.
그리하여 본 발명의 목적은 클록펄스 발생기의 기동시의 출력불안정에 관계없이 내부 스텝펄스를 형성하여, 정확하게 시크(seek)할 수 있는 데이터 변환장치를 제공하는데 있다.
상기의 목적을 달성하기 위한 본 발명은, 호스트(host) 장치에 접속되어 사옹되는 데이터 변환장치에있어서, 동심원 형상으로 복수의 트랙을 가지는 기록매체디스크를 회존시키기 위한 디스크회전수단과, 상기 디스크에 있어서, 데이터의 판독(리드) 또는 기록(라이트)을 행하기 위한 신호변환헤드와, 상기 디스크에 기록을 위한 데이터 또는 상기 디스크로. 부터 판독한 데이터의 처리를 수행하기 위해 상기 헤드에 접속된 리드/라이트 회로와, 상기 헤드를 상기 디스크의 반경방향으로 이동시키기 위한 스테핑모터와, 상기 스테핑 모터에 접속된 스테핑 모터 제어 및 구동회로와, 상기 스테핑 모터를 구동하기 위해 상기 호스트장치로부터 발생된 외부스텝펄스를 입력시키기 위한 스텝펄스 입력단자와, 상기 외부 스텝펄스 상기 스테핑 모터를 구동하는 시간에 비 파워세이브를 나타내고, 상기 스테핑 모터를 구동하는 기간 이외의 적어도 일부기간에 파워세이브를 나타내는 파워세이브신호를 공급하기 위한 파웨세이브 신호공급 수단과, 적어도 상기 리드/라이트 회로에서 사용되는 클록펄스를 발생시키는 것으로서 상기 파워 세이브 신호공급수단에 접속되어 상기 파워세이브 신호가 파워세이브를 나타내고 있는 기간에는 비동작상태가 되고, 상기 파워세이브 신호가 비파워세이브를 나타내고 있는 기간에는 동작상태가 되어 상기 외부 스테핑 펄스의 주기보다도 충분히 짧은 주기로 클록펄스를 발생시키는 클록펄스 발생기와, 상기 스텝펄스 입력단자에 접속되어 상기 외부 스텝펄스 주기의 1/2의 시간폭을 가지는 제 1펄스를 발생시키는 단안정멀티바이브레이터와, 상기 단안정멀티바이브레이터와 상기 스테핑 모터 제어 및 구동회로와의 사이에 접속되어 상기 외부 스텝펄스의 2배수의 내부 스탭펄스를 얻기위해 상기 단안정멀티바이브레이터로 부터 얻어진 상기 제 1펄스의 상승부와 하강부에 동기하여 상기 제 1펄스의 시간폭 보다도 시간폭이 짧은 제 2펄스를 발생시키고, 상기 제 2펄스를 상기 내부 스텝으로 하여, 상기 스테핑 모터 제어 및 구동회로에 공급하도록 구성된 펄스발생수단을 구비하는 것을 특징으로 하는 데이터 변환장치에 관한 것이다.
또한, 청구 범위 제 2항에 나타낸 바와같이, 단알정멀티바이브레이터의 출력펄스의 하강부만으로 제 2펄스를 발생시키고, 이것을 외부 스텝펄스에 가하여 내부스텝펄스로 할 수가 있다.
청구범위 제 1항 및 제 2항에 있어서는, 클록펄스 발생기의 출력을 사용하지 않고 내부 스텝펄스를 형성하기 때문에, 호스트장치 또는 데이터 변환장치에 설치된 파워세이브 발생수단으로 부터 공급된 파워세이브 신호가 파워세이브를 나타내고 있을 때 클록펄스 발생기의 전원을 오프로하여 절전을 도모하덜다 이로인해 스테핑모터가 이상동작을 하는 일은 없다.
또, 청구범위 제 3항∼제 5항에서는 클록펄스 발생기의 기동시간에는 단안정멀티바이브레이터에 기초하는 내부스텝펄스가 사용되기 때문에, 기동시의 불안정한 클록펄스에 의한 스테핑 모터의 잘못된 동작은 발생되지 않는다. 클록펄스 발생기의 기동후에(있어서)는, 카운터의 출력에 기초하는 내부 스텝펄스를 사용하기 때문에, 내부스텝펄스를 정화하게 얻을 수가 있다. 또한, 단안정멀티바이브레이터는 RC 시정수회로를 포함하여 소정시간폭의 펄스를 발생시키기 때문에, 클록펄스를 계수하는 카운터에 비하여 소정시간을 결정하는 정도가 좋지 않다. 따라서, 청구범위 제 3항∼제 5항에 나타낸 바와같이 클록펄스 발생기의 기동후에 카운터 출력에 기초하는 내부스텝펄스를 사용하면, 스테핑 모터의 정도 높은 제어가 가능해 진다.
다음으로, 제 1도 및 제 2도를 참조하여 제 1실시예의 플로피디시크장치를 설명한다.
제 1도의 플로피디스크 장치는 3.5인치(90mm)형 디스크카트리지를 사용하여 데이터의 기록 및 재생을 수행하기 위한 장치이다. 기록매체 디시크(1)는 동심원 형상으로 다수의 트랙을 가진다. 신호변환자기헤드(2)는 디스크(1)의 소망하는 트랙에 위치가 결정되어, 데이터의 기록 또는 재생을 실행한다. 디스크(1)와 헤드(2)와의 사이에 주사운동을 발생시키기 위해, 디스크(1)가 장착된 턴테이블(3)에 모터(4)가 결합되고, 이 모터(4)에는 모터 구동회로(5)가 접속되어 있다. 모터 구동회로(5)는 라인(6)에 의해 호스트장치(7)에 접속되어 있고, 호스트장치(7)로 부터 주어진 모터온(on) 신호(모터 온 지령신호)에 응답하여 모터(4)를 구동한다.
헤드(2)는 리드스크류우(8)에 의해 스테핑 모터(9)에 결합되어 있다. 스테핑모터(9)는 로터(10)와 두개의 권선(11, 12)을 가지는 바이폴러형 4상 모터이며, 구동회로(13)에 의해 구동된다. 구동회로(13)는 여기에 접속된 위상제어회로(14)의 제어에 기초하여 권선(11, 12)에 제1 또는 제2 방향의 전류를 공급한다.
호스트장치(7)는 라인 15로 스텝펄스(외부 스텝펄스)를 송출하고, 라인 16으로는 플로피디스크 장치의 구동을 나타내는 드라이브셀렉터 신호를 송출하며, 라인 17로는 슬립신호 즉, 파워세이브신호를 송출한다. 파워세이브신호은, 외부스텝펄스로 스테핑모터(9)를 구동하는 기간에는 비파워세이브를 나타내고, 스테핑모터(9)를 구동하는 기간 이외의 적어도 일부의 기간에 파워세이브를 나타내기 위하여 작성되어 있다. 또, 도시가 생략되어 있으나, 호스트장치(7)는 스테핑 모터(9)의 정회전, 역회전을 제어하기위한 주지의 디렉션신호를 발생시킨다. 이 실시예에서는 라인(15)의 외부스텝펄스를 그대로 위상제어회로 14에 공급하지 않고 외부스텝펄스의 2배수의 펄스를 위상제어회로 14로 내보낸다. 플로피디스크 장치내에서 2배수의 내부 스텝펄스를 형성하기 위해, NOR게이트(18)와 제1 단안정멀티바이브레이터(MMV)(19) 및 펄스발생회로(20)가 설치되어 있다. NOR게이트(18)의 한쪽 입력단자는 드라이브셀렉트 라인 16에 접속되고, 다른쪽 입력단자는 외부 스텝펄스라인 15에 접속되어 있다.
제 1단안정멀티바이브레이터(19)는 콘덴서 C1과 저항 R1으로 이루어진 시정수회로를 포함하는 주지의 아날로그 MMV이며, 이 트리거 입력단자는 NOR게이트 18에 접속되어 있다. 이 단안정멀티바이브레이터(19)는, 스테핑 모터(9)를 연속적으로 구동할 때 제 2도(A)에 나타낸 바와같이 발생되는 복수의 외부스텝펄스의 주기 T의 절반인 시간폭 T1을 가지는 제 1펄스를 제 2도(B)에 나타낸 바와같이 발생시킨다.
펄스 발생회로(20)는 에지검출회로(21)와 제 2단안정멀티바이브레이터(22)로 이루어진다. 에지검출회로(21)는 배타적(EXCLUSIVE) OR게이트(24)와 저항(25)과, 콘덴서(26)로 이루어지며, 배타적 OR게이트(24)의 한쪽 입력단자는 제1 단안정멀티바이브레이터(19)의 출력단자에 접속되고, 다른쪽 입력단자는 저항(25)과 콘덴서(26)로 이루어지는 자연회로를 통해, 제1 단안정멀티바이브레이터(19)의 출력단자에 접속되어 있다. 따라서, 에지검출회로(21)로 부터는 제 2도(B)의 제1펄스의 상승부와 하강부의 양쪽에 각각 동기하여 트리거펄스가 얻어진다.
에지검출회로(21)와 위상제어회로(14)와의 사이에 접속된 제2단안정멀티바이브레이터(22)는 콘덴서 C2와 저항 R2로 이루어지는 시정수회로를 포함하는 주지의 아날로그 MMV이며, 제 1펄스의 시간폭 T1보다도 대폭적으로 좁은 시간폭 T2를 가지는 제2 펄스(내부 스텝펄스)를 제 2도(C)에 나타낸 바와같이 발생 시 킨다.
NOR게이트(18)와 스테핑 모터 구동회로(13)의 전원제어단자와의 사이에 접속된 제3 단안정멀티바이브레이터(MMV)(27)는 콘덴서 C3와 저항 R3로 부터 시정수회로를 포함하는 주지의 재트리거 가능한 아날로그 MMV이며, 외부 시텝플스에 응답하여 시간폭 T3의 펄스를 발생시킨다. 또한, 이 제3 단안정멀티바이브레이터(27)의 출력펄쇄의 시간폭 T3는 스패핑모터(9)를 연속구동할 때의 외부스텝펄스의 주기 T보다도 길게 설정되어 있기 때문에, 외부스텝펄스가 제 2도(A)에 나타낸 바와같이 주기 T로 반복하여 입력되는 경우에는 최초의 외부스텝펄스로 출력펄스가 상승하고, 최후의 외부 스텝펄스로 부터 시간폭 T3 후에 하강한다. 스테핑 모터 구동회로(13)는 제 2도(D)의 제3 단안정멀티바이브레이터(27)의 출력펄스가 발생되고 있는 기간에는 스태핑모터(9)에 소정의 전원전압을 공급하고, 제 2도(D)의 출력펄스가 발생되고 있지않은 기간에는 스태핑모터(9)의 전원전압을 오프로하거나, 아니면, 구동시보다도 낮은 전압을 공급한다.
호스트장치(7)와 헤드(2)와의 사이에 접속된 리드/라이트 회로(28)는 리드신호와 라이트신호의 처리를 실행하는 주지의 회로이다. 또한, 이 리드/라이트회로(28)는 데이터 기록의 타이밍을 결정하기 위한 카운터(도시안함)을 포함하며, 이 카운터에 클록펄스발생기(29)가 접속되어 있다. 클록펄스 발생기(29)의 전원제어단자에는 파워세이브 신호공급수단으로서의 파워세이브 신호라인 17이 접속되어 있다. 따라서, 플로피디스크장치가 '슬립상태(불활동상태)일 때에는 클록펄스발생기(29)의 전원이 오프되어 절전(파워 세 이브)이 달성 된다.
제 2도의(A)와 (C)를 비교함으로써 알 수 있듯이, 외부 스텝펄스의 2 배수의 내부스텝펄스가 얻어진다. 즉, 제 2도(A)의 외부스텝펄스에 동기하여 내부스텝펄스가 얻어짐과 동시에, 외부스텝펄스의 상호간에도 내부스텝펄스가 얻어진다. 이 내부 스텝펄스는 클록펄스발생기(29)의 출력에 관계없이 결정되기때문에, 클록펄스발생기(29)의 기동시간의 불안전동작은 헤드(2)의 전송에 악영향을 미치지 않는다. 스테핑 모터(9)의 스텝동작은 제 2도(C)에 나타내어져 있는 주기 T/2의 내부 스텝펄스로 결정된다. 따라서, 제 2도(A)의 외부 스텝펄스로 구동하는 경우의 2배의 스텝동작이 된다.
다음으로, 제 3도 및 제 4도를 참조하여, 제 2실시예에 관한 플로피디스크장치를 설명한다. 단, 이 실시예의 플로피디스크장치의 대부분은 제 1도와 동일하기 때문에, 제 3도에는 변경된 부분만을 나타내고, 공통된 부분의 설명은 생략한다.
제 1도와 동일한 NOR게이트(18)의 출력단자에는 제 1도와 동일한 제1 단안정멀티바이브레이터(19)가 접속되어 있다. 제1 단안정멀티바브레이터(19)에 접속된 펄스발생회로(20a)는 제1 단안정멀티바이브레이터(19)에 접속된 하강부검출회로(21a)와 여기에 접속된 제2 단안정멀티브레이터(22)로 이루어진다. 제1 단안정멀티바이브레이터(19)는 제 4도(A)의 주기 T로 발생하는 외부스텝펄스에 응답하여 시간폭 T1의 제 4도(B)의 제 1펄스를 발생시킨다. 하강부검출회로(21a)는 제 4도(B)의 제 1펄스의 하강부를 나타내는 제 4도(C)의 펄스를 발생시킨다. 제2 단안정멀티바이브레이터(22)는 제 4도(C)의 펄스로 트리거되어 제 4도(D)의 시간폭 T2의 제 2펄스를 발생시킨다.
OR게이트(30)의 한쪽 입력단자는 NOR게이트(18)에 접속되고, 다른쪽 입력단자는 제2 단안정멀티바이브레이터에 접속되며, 이 출력단자는 제 1도의 위상제어회로(14)에 접속된다. 따라서, OR게이트(30)는 제 4도(A)의 외부스텝펄스에 제 4도(D)의 내부 스텝펄스를 가하여 제 4도(E)에 나타낸 펄스열을 제 1도의 위상제어회로(14)에 공급한다. 제 4도(E)의 펄스열은 제 2도(C)의 펄스열과 동일하기 때문에 제 2실시예는 제 1실시예와 실질적으로 동일한 작동효과를 가진다.
다음으로, 제 5도 및 제 6도를 참조하여 제 3실시예에 관한 플로피디스크 장치를 설명한다. 단, 제 5도에 있어서 제 1도와 동일한 부분에는 동일한 부호를 붙이고 그 설명은 생략한다. 제 5도에 있어서 새로 설치된 부분은 제1 및 제2카운터(31, 32)와 제1 및 제2 셀렉터(33, 34)와, 제4단안정멀티바이브레이터(MMV)(35)와, 제1 및 제2D플립플롭(36, 37)과 NOT회로(38)뿐이다.
제1키운터(31)의 입력단자 IN은 클록펄스 발생기(29)에, 세트단자 S는 NOR게이트(18)에 각각 접속되고, 제 6도(A)의 외부스텝펄스로 세트되어 클록펄스 발생기(29)의 클록펄스의 계수를 개시하여, 제 6도(H)에 나타낸 바와같이 높은 레벨의 출력펄스를 발생시키고, 시간 T1'에 대응하는 클록펄스를 계수했을 때 낮은 레밸출력으로 돌아온다. 그러나, 클록펄스발생기(29)가 제 6도(C)에 나타낸 슬립신호 즉 파웨세이브신호인 t0의 해젱 응답하여 기동한다 한더라도 안정적인 출력을 곧바로 얻지는 못하고, 제 6도(G)에 원리적으로 나타낸 바와같이 t2에 이르러 안정된다. 카운터(31)에 불안정한 기동기간 t0∼t2의 클록펄스가 입력되면, 정확한 계시가 불가능해져, 기동기간에는 목적으로 하는 시간폭 T1'보다도 긴 펄스가 발생된다. 그러나 클록펄스발생기(29)가 안정된 t2 이후에는 외부스텝펄스에 동기한 정확한 계시가 달성되어, 목적으로 하는 시간폭 T1'를 거의 얻을수가 있다. 제1카운터(31)는 제1 단안정멀티바이브레이터(19)와 같은 기능을 가지는 것이나, 클록펄스가 안정화된 후에는 CR시정수를 사용하는 아날로그형식의 제1 단안정멀티바이브레이터(19)보다도 높은 정도로 목적으로 하는 시간폭 T1'를 얻을 수가 있다.
제1셀렉터(33)는 제1 단안정멀티바이브레이터(19)에 접속된 제1입력단자 A와, 카운터(31)에 접속된 제2입력단자 B와, 공통의 출력단자 Y와, 제어단자 S를 가지며, 제1 단안정멀터바이브레이터(19)의 출려과 카운터(31)의 출력을 택일적으로 선택하여 출력한다.
제1셀렉터(33)에 보내기 위한 제 6도(F)의 선택제어신호 즉, 기동기간시호를 형성하기 위해 파워세이브 신호라인 17에 NOT회로(38)를 통해 접속된 기동기간 신호발생수단으로서의 제4 단안정멀티바이브레이터(35)는, 제 6도(C)의 파웨세이브 신호의 하강에 동기하여 시간폭 T4의 계측을 개시하여, 제 6도(D)의 펄스를 t0∼t5구간에 발생시킨다. 이 시간폭 T4는 클록펄스발생기(29)는 발진이 안정화되기까지의 시간(기동시간) t0∼t5보다도 조금 길게 설정되어 있다.
클록입력단자 C는 제4 단안정멀티바이브레이터(35)에, 리셋단자 R은 NOR회로(38)에, D입력단자는 전원에 각각 접속된 D형 플립플롭(36)은 제 6도(D)의 시간폭 T4의 펄스의 하강부에 동기하여 제 6도(E)에 나타낸 바와같이 T4시점에서 고레벨로 상승하는 출력을 발생시킨다.
D입력단자가 전단의 플립플록(36)의 출력단자 Q에 접속되고, 클록입력단자 C가 NOR게이트(18)에 접속된 D형 플립플롭(37)은, 제 6도(F)에 나타낸 바와같이 제 6도(A)의 외부 스텝펄스에 동기하여 t6지점에서 고레벨로 상승하는 출력(셀렉터 제어신호)를 발생시킨다. 제 6도(F)의 기동기간 신호로서 가능하는 셀렉터 제어신호는 저레벨기간에 제1 및 제2 셀렉터(33), (34)의 입력단자 A를 출력단자 Y에 각각 접속하고, 고레벨 기간에 제1 및 제2 셀렉터(33, 34)의 입력단자 B를 출력단자(Y)에 접속한다. t6은 플록펄스발생기(29)가 충분히 안정된 후의 시점이기 때문에, 셀렉터(33)는 제 6도(H)에 나타낸 바와 같이 목적으로 하는 시간폭 T1'를 가지는 카운터(31)의 출력펄스를 선택하여 다음단의 펄스발생회로(20)에 보낼 수가 있다.
펄스발생회로(20)는 제 1도에서 동일부호로 나타낸 것과 같으며, 입력되는 펄스의 상승부와 하강부에 동기하여 제 6도(I)에 나타낸 시간폭 T2의 내부스텝펄스를 발생시킨다. 또한, t0∼t5에 있어서는 제 6도(B)의 단안정멀티바이브레이터의 출력 펄스의 상승부 및 하강부에 동기하여 내부스텝펄스(제2펄스)가 발생하며, t6이후에는 제 6도(H)의 카운터(31)의 출력펄스의 상승부 및 하강부에 동기하여 내부스텝 펄스(제 3 펄스)가 발생한다.
제 5도의 제3단안정멀티바이브레이터(27)는 제 1도에서 동일부호로 나타낸 것과 동일하며, 제 2도(D)에 나타낸 바와같은 출력을 발생시킨다. 스테핑 모터 구동 회로(13)의 전원제어는 제3단안정멀티바이브레이터(27)의 출력만으로도 거의 충분히 수행할 수가 있으나, 제 5도에서는 시간정도가 보다 정확한 카운터(32)의 출력을 병행하고 있다. 카운터(32)의 입력단자 IN은 클록펄스발생기(29)에 접속되고, 세트단자 S는 NOR게이트(18)에 접속되어 있다. 이 카운터(32)는 클록펄스가 안정되어 있을 때에는 재트리거 가능한 제3단안정멀티바이브레이터(32)와 동일한 펄스를 발생시킨다. 그러나, 제 6도(G)의 t0∼t2의 클록펄스의 불안정기간에는 정상적으로 동작하지 않는다. 제2셀럭터(34)의 제 1 입력단자 A는 제3단안정멀티바이브레이터(27)에, 제 2입력단자 B는 카운터(32)에, 출력단자 Y는 구동회로(13)에 제어단자 S는 D형 플립플롭(37)에 각각 접속되어 있기 때문에, t0∼t6기간에는 제3단안정멀티바이브레이터(27)의 출력이 구동회로(13)로 보내지고, t6이후에는 카운터(32)의 출력이 구동회로(13)로 보내진다.
본 실시예에서는 시간정도가 카운터(31)
(32)에 비해 좋지않은 단안정멀티바이브레이터(19), (27)는 클록펄스발생기(29)의 기동기간에만 사용하고, 그후에는 카운터(31), (32)를 사용하기 때문에, 제 1도의 실시예에 비하여 정도가 높은 스테핑 모터(9)의 제어가 달성된다.
다음으로, 제 7도 및 제 8도를 참조하여 제 4도의 실시예를 설명한다. 단, 이 실시예의 플로피디스크장치의 대부분은 제 5도와 동일하기 때문에, 제 7도에서는 제 6도와 공통되는 부분중 상단부분을 생략하고, 주로 변형된 부분을 나타내었다.
제 7도의 회로는 제 3도의 회로와 동일한 디술사상에 의거한 것이며, 제 3도와 동일한 펄스발생회로(20a)를 가지고 있다. 요컨대, 제 5도의 에지검출회로(21)를 하강부검출회로(21a)라 하고, 제 8도(B)의 제1단안정멀티바이브레이터(19)의 출력펄스 또는 제 8도(C)의 카운터(31)의 출력펄스인 제 8도(D)에나타낸 셀렉터(33)의 출력펄스의 하강부만을 검출하여, 제2단안정멀티바이브레이터(22)로 보내고 있다.
그 결과, 제2 단안정멀티바이브레이터(22)로 부터는 제 8도(F)에 나타낸 바와 같이 제 8도(A)의 외부스텝펄스의 중간에 내부스텝펄스가 얻어진다. OR게이트(20)는 NOR게이트(18)과 제2단안정멀티바이브레이터(22)에 접속되어 있기 때문에, 외부 스탭펄스에 내부스텝펄스를 가해 제 8도(G)의 펄스열을 형성하여, 제 5도의 위상제어회로(14)로 보낸다. 제 7도의 회로에 의해서도 제 5도와 실질적으로 동일한 펄스열을 얻을수가 있기 때문에, 동일한 작용효과를 가진다.
본 발명은 상술한 실시예에만 한정되지는 않는데 일례로 다음과 같은 변형이 가능하다.
(1) 제 1도 및 제 5도에 있어서, 클록펄스발생기(29)의 구동제어를 파워세이브 신호라인 17의 파워세이브 신호로 수행하는 대신에, 절선(40)으로 나타낸 바와같이 드라이브 셀렉트신호라인 16을 접속하고, 드라이브셀렉트신호가 플로피디스크장치의 구동을 나타낼 때 클록펄스발생기(29)ㄹ르 동작시키면된다. 또, 파워세이브 신호는 호스트장치(7)에서 만드는 대신에, 플로피디스크장치의 내부에서 만들수가 있다.
(2) 제 5도에 있어서, NOT회로(38)의 출력대신에 절선 41로 다타낸 바와같이 제3 단안정멀티바이브레이터(27)의 출력을 사용할 수가 있다.
(3) 제 5도 및 제 7도에 있어서, 펄스발생회로(20) 및 (20a)를 셀렉터(33)의 출력단에 공통으로 설치하는 대신에, 단안정멀티바이브레이터(19)와 카운터(31)의 출력단에 개별적으로 설치할 수가 있다.
즉, 단안정멀티바이브레이터(19)의 출력에 기초하는 내부스텁펄스와 카운터(31)의 출력에 기초하는 내부스텝펄스를 독립저긍로 형성하고, 그후에 셀렉터로 선택하여 출력할 수가 있다.
(4) 플로피디스크장치에 한정되는 일없이, 광빔을 사용하여 데이터의 기록/재생을 수행하는 광 디스크 장치 등의 다른 데이터 변환장치에도 본 발명을 적용할 수가 있다.
Claims (5)
- 호스트(host) 장치에 접속되어 사용되는 데이타 변화장치에 있어서, 동심원 형사응로 복수의 트랙을 가지는 기록매체 디스크를 회전시키기 위한 디시크 회전수단과, 상기 디스크에 있어서 데이터의 판독(리드) 또는 기록(라이트)를 하기 위한 신호변환헤드와, 상기 디스크에 기록을 위한 데이터 또는 상기 디스크로 부터 판독한 데이터의 처리를 하기 위해서 상기 혜드에 접속된 리드/라이트 회로와, 상기 헤드를 상기 헤드를 상기 디스크의 반경방향으로 이동시키기 위한 스테핑모터와, 상기 스테핑 모터에 접속된 스페팅 모터 제어 및 구동회로와, 상기 스테핑 모터를 구동하기 위해 상기 호스트장치로 부터 발생된 외부스텝펄스를 입력시키기 위한 스텝펄스 입력단자와, 상기 외부 스텝펄스 상기 스테핑모터를 구동하는 시간은 비파워 세이브를 나타내며, 상기 스페팅 모터를 구동하는 기간 이외의 적어도 일부의 기간에 파워 세이브를 나타내는 파워 세이블 신호를 공급하기 위한 파워 세이브 신호공급 수단과, 적어도 상기 리드/라이트 회로에서 사용되는 클럭펄스를 발생시키는 것으로서, 상기 파워 세이브 신호공급 수단에 접속되어, 상기 파워 세이브 신호가 파워세이브를 나타내는 기간에는 비동작 상태가 되고, 상기파워 세이브 신호가 비파워 세이브를 나타내고 있는 기간에는 동작상태가 되어 상기 외부 스텝 펄스의 주기보다도 충분히 짧은 주기로 클록펄스를 발생시키는 플록 펄스 발생기와, 상기 스텝펄스 입력단자에 접속되어 있고, 상기 외부 스텝펄스의 주기의 1/2 시간폭을 가지는 제1의 펄스를 발생시키는 단안정멀티바이브레이터와, 상기 단안정멀티바이브레이터와 상기 스테핑모터 제어 및 구동회로의 사이에 접속되어, 상기 외부 스텝펄스 수의 2배수의 내부 스테핑 펄스를 얻기위해 ㅅ아기 단안정멀티바이브레이터로 얻어진 상기 제1펄스의 상승부와 하강부에 동기하여 상기 제1펄스의 시간폭보다도 짧은 시간폭을 가지는 제2펄스를 발생시키고, 상기 제2의 펄스를 상기 내부 스텁으로 하여 상기 스테핑 모터 제어 및 구동회로에 공급하도록 구성된 펄스 발생수단을 구비하는 것을 특징으로 하는 데이터 변환장치.
- 호스트(host)장치에 접속되어 사용되는 데이터 변환장치에 있어서, 동심원 형상으로 복수의 트랙을 가지는 기록매체 디시크를 회전시키기 위한 디스크 회전수단과, 상기 디스크에 있어서 데이터의 판독(리드) 또는 기록(라이트)을 하기 위한 신호변환헤드와, 상기 디스크에 기록을 위한 데이터 또는 상기 디스크로부터 판독한 데이터의 처리를 하기 위해 상기 헤드에 접속된 리드/라이트 회로와, 상기 헤드를 상기 디스크의 반경방향으로 이동시키기 위한 스테핑모터와, 상기 스테핑 모터에 접속된 스테핑 모터 제어 및 구동회로와, 상기 스테핑 모터를 구동하기 위해 상기 호스트장치로부터 발생된 외부 스텝펄스을 입력시키기 위한 스텝펄스 입력단자와, 상기 외부 스텝펄스로 상기 스테핑모터를 구동하는 기간은 비파워 세이브를 나타내며, 상기 스테핑 모터를 구동하는 기간 이외의 적어도 일부의 기간에 파워 세이브를 나타내는 파워 세이블 신호를 공급하기 위한 파워 세이브 신호공급 수단과, 적어도 상기 리드/라이트 회로에서 사용되는 클록펄스를 발생시키는 것으로서, 상기 파워 세이브 신호공급수단에 접속되어, 상기 파워 세이브 신호가 파워 세이브를 나타내고 있는 기간에는 비동작 상태가 되고, 상기 파워 세이브가 신호가 비파워세이브를 나타내고 있는 기간에는 동작상태가 되어 상기 외부 스텝 펄스의 주기보다도 충분히 짧은 주기로 클록펄스를 발생시키는 클록 펄스 발생기와, 상기 스텁펠스 입력단자에 접속되어 있고, 상기 외부 스텝펄스의 주기의 1/2시간폭을 가지는 제 1의 펄스를 발생시키는 단안정멀티바이브레이터와, 상기 단안정멀티바이브레이터에 접속되어, 상기 제1펄스보다도 시간폭이 짧은 제2펄스를 상기 제1펄스의 하강부에 동기하여 발생시키는 펄스발생 수단과, 상기 스텝펄스 입력단자와 상기 펄스 발생수단과 상기 스테핑 모터 제어 및 구동회로에 접속되어, 상기 외부 스텝펄스의 2배수의 내부 스텝펄스를 상기 스테핑모터 제어 및 구동회로에 공급하기 위해 상기 외부스텝펄스와 상기 제2펄스를 더하여 상기 내부 스텝펄스를 얻는 수단을 구비하는 것을 특징으로 하는 데이터 변환장치,
- 호스트(host) 장치에 접속되어 사용되는 데이터 변환장치에 있어서, 동심원 형상으로 복수의 트랙을 가지는 기록매체 디스크를 회전시키기 위한 디스크 회전수단과, 상기 디스크에 있어서 데이터의 판독(리드) 또는 기록(라이트)을 수행하기 위한 신호변환헤드와, 상기 디스크에 기록을 위한 데이터 또는 상기 디스크로 부터 판독한 데이터의 처리를 수행하기 위해 상기 헤드에 접속된 리드/라이트 회로와, 상기 헤드를 상기 디스크의 반경방향으로 이동시키기 위한 스테핑모터와, 상기 스테핑 모터에 접속된 스테핑 모터 제어 및 구동회로와, 상기 스테핑 모터를 구동하기 위해 상기 호스트장치로 부터 발생된 외부 스텝펄스를 입력시키기 위한 스텝펄스 입력단자와, 상기 외부 스텝펄스로 상기 스테핑모터를 구동하는 기간은 비파워 세이브를 나타내며, 상기 스테핑 모터를 구동하는 기간 이외의 적어도 일부의 기간에 파워 세이브를 나타내는 파워 세이블 신호를 공급하기 위한 파워 세이브 신호공급 수단과, 적어도 상기 리드/라이트 회로에서 사용되는 클록펄스를 발생시키는 것으로서, 상기 파워 세이브를 신흥공급수단에 접속되어, 상기 파워 세이브 신호가 파워 세이브를 나타내고 있는 기간에는 비동작 상태가 되고, 상기 파워 세이브 신호가 비파워 세이브를 나타내고 있는 기간에는 동작장태에 되어 상기 외부 스텝펄스의 주기보다도 충분히 짧은 주기로 늘록펄스를 발생시키는 클록 펄스 발생기와, 상기 스텁펠스 입력단자에접속되어 있고, 상기 외부 스텝펄스의 주기의 1/2 시간폭을 가지는 제1의 펄스를 발생시키는 단안정멀티바이브레이터와, 상기 스텝펄스 입력단자와 상기 클록펄스발생기에 접속되어 있고, 상기 외부 스텝펄스에 응답하여 상기 클록펄스의 계수를 개시함으로써 상기 제1펄스의 시간폭과 실질적으로 동일한 소정시간을 계측하고, 상기 소정시간을 펄스를 출력하는 카운터와, 상기 스텁펠스 입력단자와 상기 파워세이브 신호공급수단에 접속되어 있으며, 상기 클록펄스 발생기의 기동시점으로 부터 안정된 클록펄스가 발생하는 시점까지의 기동기간을 나타내는 신호를 발생시키는 기동기간 신호발생 수단과, 상기 단안정멀티바이브레이터와 상기 카운터와 상기 기동 기간 발생수단과 상기 스테핑 모터 제어 및 구동회로에 접속되어 있고, 상기 외부 스텁펄그의 2배수의 내부 스텁펄스를 얻기 위해 상기 단안정멀티바이브레이터로 부터 얻어진 상기 제 1 의 펄스의 상승부와 하강부에 동기하여 상기 제 1펄스의 시간폭보다 짧은 시간폭의 제 2펄스를 발생시키고, 상기 제2-펄스를 상기 내부 스텝펄스로 하여 상기 스테핑 모터 제어 및 구동회로에 공급하고, 상기 기동기간후에는 상기 카운터의 출력펄스의 상부와 하강부에 동기하여 상기 카운터의 출력펄스의 상기 시간폭 보다도 짧은 시간폭의 제3펄스를 발생시켜, 이 제3펄스를 상기 내부 스텁펠스로 하여 상기 스테핑 모터 제어 및 구동회로에 공급하도록 구성된 펄스발생수단을 구비하는 것을 특징으로 하는 데이터 변환장치.
- 제 3항에 있어서, 상기 펄스발생수단은, 상기 단안정멀티마이브레이터와 상기 카운터와 상기 기동기간 신호발생 수단에 접속되어, 상기 기둥 기간에는 상기 단안정멀티바이브레이터로 부터 출력된 상기 제1펄스를 선택하고, 상기 기동기간 후에는 상기 카운터로 부터 출력된 펄스를 선택하는 셀렉터와, 상기 셀렉터에 접속되어 상기 제1펄스 및 상기 카운터의 출력펄스의 상승부 및 하강부를 검출하도록 구성된 에지 검출회로와, 상기 에지검출회로에 접속되어, 상기 에지검출회로의 출력에 응답하여 상기 제1펄스 및 상기 카운터의 출력 펄스보다도 시간폭이 짤븐 상기 내부 스텝펄스를 발생시키는 단안정멀티바이브레이터로 이루어지는 것을 특징으로 하는 데이터 변환장치.
- 호스트(host) 장치에 접속되어 사용되는 데이터 변환장치에 있어서, 동심원 형상으로 복수의 트랙을 가지는 기록매체 디스크를 회전시키기 위한 디스크 회전수단과, 상기 디스크에 있어서 데이터의 판독(리드) 또는 기록(라이트)을 수행하기 위한 신호변환헤드와, 상기 디스크에 기록을 위한 데이터 또는 상기 디스크로 부터 판독한 데이터의 처리를 수행하기 위해 상기 헤드에 접속된 리드/라이트 회로와, 상기 헤드를 상기 디스크의 반경방향으로 이동시키기 위한 스테핑모터와, 상기 스테핑 모터에 접속된 스테핑 모터 제어 및 구동회로와, 상기 스테핑 모터를 구동하기 위해 상기 호스트장치로 부터 발생된 외부 스텝펄스를 입력시키기 위한 스텝펄스 입력단자와, 상기 외부 스텝펄스로 상기 스테핑모터를 구동하는 기간은 비파워 세이브를 나타내며, 상기 스테핑 모터를 구동하는 기간 이외의 적어도 일부의 기간에 파워 세이브를 나타내는 파워 세이블 신호를 공급하기 위한 파워 세이브 신호공급 수단과, 적어도 상기 리드/라이트 회로에서 사용되는 콜록펄스를 발생시키는 것으로서, 상기 파워 세이브 신호공급수단에 접속되어, 상기 파워 세이브 신호가 파워 세이브를 나타내고 있는 기간에는 비동안 상태가 되고, 상기 파워 세이브 신호가 비파워 세이브를 나타내고 있는 기간에는 동작상태가 되어 상기 외부 스텝 펄스의 주기보다 충분히 짧은 주기로 클록펄스를 발생시키는 클록 펄스 발생기와, 상기 스텝펄스 입력단자에 접속되어 있고, 상기 외부 스텝펄스의 주기의 1/2 시간폭을 가지는 제1의 펄스를 발생시키는 단안정멀티바이브레이터와, 상기 스텁펄스 입력과 상기 클록펄스 발생기에 접속되어 있으며, 상기 외부스텝펄스에 응답하여 상기 클록펄스의 계수를 개시함으로써 상기 제1펄스의 시간폭과 실질적으로 동일한 소정시간을 계측하여, 상기 소정시간을 나타내는 펄스를 출력하는 카운터와, 상기 스텝펄스 입력단자와 상기 파워세이브 신호공급수단에 접속되어 있고, 상기 클록펄스 발생기의 기동시점으로 부터 탄정된 클록펄스가 발생하는 시점까지의 기동기간을 나타내는 신호를 발생시키는 기동기간 신호발생 수단과, 상기 단안정멀티바이브레이터와 상기 카운터와 상기 기동기간 발생수단과 상기 스테핑 모터 제어 및 구동회로에 접속되어 있고, 상기 기동기간에는 상기 단안정멀티바이브레이터로 부터 얻어진 상기 제1펄스의 하강부에 동기시켜 상기 제1펄스의 시간폭 보다도 짧은 시간폭의 제2펄스를 발생시키고, 상기 기동기간 후에는 상기 카운터 출력펄스의 하강부에 동기시켜 상기 카운터의 출력펄스의 상기 시간폭보다도 짧은 시간폭의 제3펄스를 발생시키도록 구성된 펄스발생 수단과, 상기 스텝펄스 입력단자와 상기 펄스 발생 수단과 상기 스테핑 모터 제어 및 구동회로에 접속되어 상기 외부 스텝펄스의 2배수의 내부스텝펄스를 상기 스테핑 모터 제어 및 구동회로에 공급하기 위해 상기 외부 스테핑 펄스와 상기 제2펄스 및 상기 외부 스텝펄스와 상기 제3펄스를 가하여 상기 내부 스텝펄스를 얻는 수단을 구비하는 것을 특징으로 하는 데이터 변환장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5021748A JP2822831B2 (ja) | 1993-01-14 | 1993-01-14 | ステッピングモ−タ制御装置 |
JP1993-21748 | 1993-01-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940018178A KR940018178A (ko) | 1994-08-16 |
KR970006189B1 true KR970006189B1 (ko) | 1997-04-24 |
Family
ID=12063696
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940000573A KR970006189B1 (ko) | 1993-01-14 | 1994-01-14 | 기록매체 디스크를 사용한 데이터 변환장치 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP2822831B2 (ko) |
KR (1) | KR970006189B1 (ko) |
TW (1) | TW224528B (ko) |
-
1993
- 1993-01-14 JP JP5021748A patent/JP2822831B2/ja not_active Expired - Fee Related
- 1993-12-23 TW TW082110925A patent/TW224528B/zh active
-
1994
- 1994-01-14 KR KR1019940000573A patent/KR970006189B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW224528B (en) | 1994-06-01 |
KR940018178A (ko) | 1994-08-16 |
JPH06215505A (ja) | 1994-08-05 |
JP2822831B2 (ja) | 1998-11-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
USRE39809E1 (en) | Hard sectoring circuit and method for a rotating disk data storage device | |
GB2186397A (en) | Disc drive control system | |
JPH0731793B2 (ja) | 磁気テープの異なつたトラツク上に磁気ヘツドを位置決めするための方法および装置 | |
JP2999684B2 (ja) | 光学ディスクの記録制御方法および光学ディスク装置 | |
US5715228A (en) | Optical recording apparatus | |
KR100232423B1 (ko) | 광디스크용 재생속도 제어장치 | |
JPS623498B2 (ko) | ||
US4143407A (en) | Magnetic data storage and retrieval system | |
KR970006189B1 (ko) | 기록매체 디스크를 사용한 데이터 변환장치 | |
KR100422600B1 (ko) | 재생장치및회전서보회로 | |
GB2110844A (en) | Disc players for reproducing an information signal from a rotating disc | |
US4155105A (en) | Write clock signal generator for use with rotating magnetic memory systems | |
US4551661A (en) | Driving apparatus for a recording medium | |
EP0370113B1 (en) | Optical disc device and reproduction of its clock signal | |
JPH0572025B2 (ko) | ||
JP2874508B2 (ja) | ディスク装置の制御装置 | |
US5293279A (en) | Capstan motor controller | |
KR940002963B1 (ko) | 데이타 기록장치의 헤드를 위치 결정하는 서보시스템 | |
JP2546138B2 (ja) | ディスク駆動装置 | |
JP2520906B2 (ja) | 異常検出回路 | |
JPH02218059A (ja) | システムクロック発生装置 | |
JPH0845167A (ja) | 光ディスク原盤の記録装置及び光ディスク | |
JPH0416288Y2 (ko) | ||
JP2727028B2 (ja) | 磁気記録媒体の欠陥検出装置 | |
JPH0467707B2 (ko) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090925 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |