KR970004280A - 발진 검출기 - Google Patents
발진 검출기 Download PDFInfo
- Publication number
- KR970004280A KR970004280A KR1019950019162A KR19950019162A KR970004280A KR 970004280 A KR970004280 A KR 970004280A KR 1019950019162 A KR1019950019162 A KR 1019950019162A KR 19950019162 A KR19950019162 A KR 19950019162A KR 970004280 A KR970004280 A KR 970004280A
- Authority
- KR
- South Korea
- Prior art keywords
- amplifying
- inverting
- comparing
- input terminal
- output signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/282—Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
- G01R31/2822—Testing of electronic circuits specially adapted for particular applications not provided for elsewhere of microwave or radiofrequency circuits
- G01R31/2824—Testing of electronic circuits specially adapted for particular applications not provided for elsewhere of microwave or radiofrequency circuits testing of oscillators or resonators
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Manipulation Of Pulses (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
본 발명은 아날로그 전압기준기의 이득을 감소시킨 발진 검출기에 관한 것으로, 아날로그 전압 기준기 이득을 감소시킨 발진 검출회로를 이용한 시그마-델타 모듈레이터를 아날로그-디지탈 변환기 및 통신용 코덱등에 적용할 경우 전압 비교기의 이득이 감소되고 결과적으로 이득에 따른 칩의 면적이 감소되며, 또한 이득이 감소됨에 따라 소비 전력 또한 감속되는 등의 효과가 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 낸드 연산기를 이용한 발진 검출기 회로도, 제3도는 OR 연산기를 이용한 발진 검출기 회로도, 제4도는 아날로그 신호의 출력상태도, 제5도는 아날로그 신호의 입력 상태도, 제6도는 본 발명에 이용한 연산 증폭기의 내부 구성도, 제7도는 배타적 논리합 연산기를 이용한 발진 검출기 회로도.
Claims (9)
- 발진 검출기에 있어서, 외부로부터 아날로그 출력신호를 정입력단으로 입력하고, 정발진포화점 전압 기준 신호를 부입력단으로 입력받아 정발진측 아날로그전압을 비교하는 제1비교수단(24); 외부로부터 아날로그 출력신호를 부입력단으로 입력하고, 부발진포화점 전압 기준 신호를 정입력단으로 입력받아 부발진측 아날로그 전압을 비교하는 제2비교수단(25); 상기 제1비교수단(24)으로부터의 출력신호를 반전 및 증폭하는 제1반전수단(26); 상기 제2비교수단(25)으로부터의 출력신호를 반전 및 증폭하는 제2반전수단(27); 상기 제1 및 제2반전수단(26,27)의 출력은 입력하여 부정 논리곱 연산후 출력하는 낸드수단(28); 및 상기 낸드수단(28)에 접속되어 발진 검출신호를 반전시켜 출력하는 제3반전수단(29)을 구비하는 것을 특징으로 하는 발진 검출기.
- 제1항에 있어서, 상기 제1 및 제2비교수단(24,25)은, 제1 및 제2연산증폭기를 구비한 특징으로 하는 발진 검출기.
- 발진 검출기에 있어서, 외부로부터 아날로그 출력신호를 정입력단으로 입력하고, 정발진포화점 전압 기준 신호를 부입력단으로 입력받아 정발진측 아날로그 전압을 비교하는 제1비교수단(34); 외부로부터 아날로그 출력신호를 부입력단으로 입력하고, 부발진포화점 전압 기준신호를 정입력단으로 입력받아 부발진측 아날로그 전압을 비교하는 제2비교수단(35); 상기 제1비교수단(34)으로부터의 출력신호를 증폭하여 출력하는 제1증폭수단(36); 상기 제2비교수단(35)으로부터의 출력신호를 증폭하여 출력하는 제2증폭수단(37); 상기 제1 및 제2증폭수단(36,37)의 출력은 입력하여 논리합 연산 후 출력하는 논리합 연산수단(38); 및 상기 논리합 연산 수단(38)에 접속되어 발진 검출신호를 반전시켜 출력하는 반전수단(39)을 구비하는 것을 특징으로 하는 발진 검출기.
- 제3항에 있어서, 상기 제1 및 제2비교수단(24,25)은, 제1 및 제2연산증폭기를 구비한 특징으로 하는 발진 검출기.
- 제3항에 있어서, 상기 제1 및 제2증폭수단(36,37)은 각각, 짝수개의 반전기로 구성한 것을 특징으로 하는 발진 검출기.
- 발진 검출기에 있어서, 외부로부터 아날로그 출력신호를 정입력단으로 입력하고, 정발진포화점 전압 기준 신호를 부입력단으로 입력받아 정발진측 아날로그 전압을 비교하는 제1비교수단(74); 외부로부터 아날로그 출력신호를 부입력단으로 입력하고, 부발진포화점 전압 기준 신호를 정입력단으로 입력받아 부발진측 아날로그 전압을 비교하는 제2비교수단(75); 상기 제1비교수단(74)으로부터의 출력신호를 반전 및 증폭하는 제1증폭수단(76); 상기 제2비교수단(75)으로부터의 출력신호를 반전 및 증폭하는 제2증폭수단(77); 상기 제1 및 제2증폭수단(76,77)의 출력은 입력하여 배타적 논리합 연산 후 출력하는 배타적 논리합 연산 수단(78); 및 상기 배타적 논리합 연산 수단(78)에 접속되어 발진 검출 신호를 반전시켜 출력하는 반전수단(80)을 구비하는 것을 특징으로 하는 발진 검출기.
- 제6항에 있어서, 상기 제1 및 제2비교수단(24,25)은, 제1 및 제2연산증폭기를 구비한 것을 특징으로 하는 발진 검출기.
- 제6항에 있어서, 상기 제1 및 제2증폭수단(76,77)은 각각, 홀수개의 반전기로 구성한 특징으로 하는 발진 검출기.
- 제6항에 있어서, 상기 제1 및 제2증폭수단은 각각, 짝수개의 반전기로 구성한 특징으로 하는 발진 검출기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950019162A KR0150762B1 (ko) | 1995-06-30 | 1995-06-30 | 발진 검출기 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950019162A KR0150762B1 (ko) | 1995-06-30 | 1995-06-30 | 발진 검출기 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970004280A true KR970004280A (ko) | 1997-01-29 |
KR0150762B1 KR0150762B1 (ko) | 1998-12-15 |
Family
ID=19419509
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950019162A KR0150762B1 (ko) | 1995-06-30 | 1995-06-30 | 발진 검출기 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0150762B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113176740A (zh) * | 2020-01-24 | 2021-07-27 | 意法半导体(鲁塞)公司 | 调节集成电路 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9094084B2 (en) | 2010-02-16 | 2015-07-28 | Freescale Semiconductor, Inc. | Detector and method for detecting an oscillatory signal among noise |
-
1995
- 1995-06-30 KR KR1019950019162A patent/KR0150762B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113176740A (zh) * | 2020-01-24 | 2021-07-27 | 意法半导体(鲁塞)公司 | 调节集成电路 |
CN113176740B (zh) * | 2020-01-24 | 2024-05-28 | 意法半导体(鲁塞)公司 | 调节集成电路 |
Also Published As
Publication number | Publication date |
---|---|
KR0150762B1 (ko) | 1998-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7498879B2 (en) | Summing comparator for higher order class D amplifiers | |
RU2008127878A (ru) | Устройство обработки сигнала пьезоэлектрического преобразователя | |
KR960030403A (ko) | 반도체 장치, 이 장치를 갖는 반도체 회로, 상관 연산 장치, 신호 변환기, 및 신호 처리 시스템 | |
KR910017736A (ko) | 이득가변증폭기 | |
KR850700191A (ko) | 제곱회로 | |
KR920015364A (ko) | 출력 버퍼회로 | |
KR830005761A (ko) | 가변부하 임피던스 이득제어증폭기 | |
KR920003311A (ko) | 메모리 장치 | |
KR970004280A (ko) | 발진 검출기 | |
KR970024513A (ko) | 연산증폭기 및 디지탈신호전달회로 | |
KR910018811A (ko) | 부하 접속 상태 검출 장치 | |
KR910010831A (ko) | 오디오 장치의 마지막 단의 출력왜곡을 감지하기 위한 회로 | |
KR960030404A (ko) | 반도체 장치, 이 장치를 사용하는 반도체 회로, 상관 연산 장치, 신호 변환기, 및 이 변환기를 사용하는 신호 처리 시스템 | |
KR880005741A (ko) | 증폭기 | |
KR960027254A (ko) | 선형성이 양호한 오퍼레이션널 트랜스콘덕턴스 증폭기 | |
KR910007238A (ko) | 증폭 회로 | |
KR970024172A (ko) | 반도체 집적 회로 및 반도체 입력 장치(semiconductor integrated circuit, and semiconductor input circuit) | |
KR880010578A (ko) | 병렬형 d/a 콘버터의 직선성 보상회로 | |
KR930017292A (ko) | 신호처리회로 | |
SU853623A1 (ru) | Управл емый генератор тока | |
SE9101459D0 (sv) | Limiterande foerstaerkare | |
KR840001014A (ko) | 증 폭 회 로 | |
KR950007269A (ko) | Fg출력 증폭회로 | |
KR960036313A (ko) | 비교 회로 | |
JPH0147928B2 (ko) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050524 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |