KR970004095B1 - 종합 정보 통신망 프라이머리 게이트웨이로서 동작하는 워크스테이션에 플러그된 종합 정보 통신망 어댑터 카드의 셋트를 초기화시키기 위한 방법 및 그 장치 - Google Patents
종합 정보 통신망 프라이머리 게이트웨이로서 동작하는 워크스테이션에 플러그된 종합 정보 통신망 어댑터 카드의 셋트를 초기화시키기 위한 방법 및 그 장치 Download PDFInfo
- Publication number
- KR970004095B1 KR970004095B1 KR1019930024418A KR930024418A KR970004095B1 KR 970004095 B1 KR970004095 B1 KR 970004095B1 KR 1019930024418 A KR1019930024418 A KR 1019930024418A KR 930024418 A KR930024418 A KR 930024418A KR 970004095 B1 KR970004095 B1 KR 970004095B1
- Authority
- KR
- South Korea
- Prior art keywords
- isdn
- adapter
- processing means
- pattern
- workstation
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/177—Initialisation or configuration control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/02—Details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0435—Details
- H04Q11/0464—Primary rate access circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/093—Personal computer
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/096—Digital subscriber terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/104—Central control; Computer control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/107—Control equipment for part of the connection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/109—Initialising; Downloading of parameters or program routines
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Communication Control (AREA)
- Computer And Data Communications (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
없음
Description
제1도는 본 발명에 따른 방법을 사용하는 ISDN 프라이머리 게이트웨이의 일반적인 환경을 도시한 도면.
제2도는 어댑터 카드를 갖는 퍼스널 워크스테이션 장치에 기초한 ISDN 프라이머리 게이트웨이의 기술적인 아키텍처를 상세히 도시한 도면.
제3도는 워크스테이션(500) 및 4개의 어댑터 카드(210, 220, 230 및 240)의 구조를 도시한 도면.
제4도는 각각의 ISDN 어댑터 카드(210 내지 240)의 내부 구조를 도시한 도면.
제5도는 ISDN 프라이머리 어댑터(222)의 커플러의 내부 구조를 도시한 도면.
제6도는 초기 프로세스 동안에 포함된 다른 단계를 도시한 도면.
* 도면의 주요부분에 대한 부호의 설명 *
1 : ISDN 프라이머리 게이트웨이 장치10-12 : 단자
13-15 : 데이타 프로세싱 시스템21 : 전기 통신 제어 장치
25 : 호스트 컴퓨터100 : 마이크로프로세서
110 : 디멀티플렉스 회로130 : 멀티플렉스 회로
180-200 : ISDN DAUGHTER 카드210-240 : ISDN 어댑터 카드
222 : ISDN 프라이머리 어댑터300 : PROM 저장부
310 : 래치320 : RAM 저장부
500 : 워크스테이션600 : 라인 변압기
610 : PRACT 모듈620 : 발진 회로
630 : ACFA 모듈640-670 : HSCX 모듈
680 : 디코더
본 발명은 원격 통신 분야에 관한 것으로, 특히 종합 정보 통신망(Intergrated Services Digital Network) 프라이머리 게이트웨이(primary gateway)로서 동작하는 워크스테이션에 플러그된 한 셋트의 ISDN 어댑터를 초기화시키기 위한 방법에 관한 것이다.
종합 정보 통신망은 일반 전화(음성) 서비스에 추가하여 다양한 서비스를 제공하는 것이 가능하여 팩스, 비디오, 데이타 및 모든 종류의 영상을 단일 선로를 통하여 단말기에 전송할 수 있는 국제 통신 규격이다. ISDN은 ISDN 통신망에 베이직 또는 프라이머리 레이트(Basic or primary Rate) 액세스를 선택할 수 있도록 해주는 국내 및 국제 레벨에서의 공중 통신망 운용자에 의해 제공된다. 베이직 액세스(2B+D로도 호칭됨)는 음성 또는 데이타 통신을 위한 2개의 64Kbps 채널 이외에 전송의 제어 및 모니터를 위한 1개의 D채널을 제공하여, 총 144Kbps의 속도가 된다. 프라이머리 레이트(30B+D로도 호칭됨)는 동시에 최대 30개의 64Kbps B 채널과 1개의 64Kbps D 채널을 제공하여 2Mbps의 속도가 된다.
ISDN 통신망에 의해 제공된 성능, 특히 프라이머리 레이트에 의해 제공되는 속도는 X. 25, SNA, TCP/IP 또는 OSI 애플리케이션(OSI application)을 운용하는 IBM 또는 IBM 이외의 호스트 컴퓨터 및 광범위한 단말장치와 이용자 사이에서 효과적인 국내 및 국제 통신을 가능하게 해준다. 따라서, 일반적으로 전기 통신 분야 및 복잡한 전기 통신 장비의 구조와 동작에 대해 전문적인 지식을 갖고 있지 않은 광범위한 사용자들도 ISDN 장비의 높은 전송률과 가능성으로부터 혜택을 받게 된다.
예를 들면, ISDN 통신망에 의해 제공된 가능성으로 인해 전자 카탈로그 및 멀티 미디어 데이타 베이스의 창출 및 개발이 가능하게 되었다. 중앙데이타 베이스에 기억된 전자 영상은 국내 또는 경계 지역에 걸쳐 있는 다수의 이용자에 의해 수 초내에 액세스될 수 있다. 프레임 에이전트(frame agent)는 전자 및 최근의 카달로그를 이용하여 인쇄된 카탈로그를 사용하는 것보다 훨씬 더 상세한 내용으로 특정 휴양지 및 호텔을 표시할 수 있게 해준다. 관광 여행 관리자는 중앙 데이타 베이스의 한 신호의 갱신이 더 간편하고 값싸게 보이기 때문에, 이러한 가능성으로부터 혜택을 받을 수 있다. 또한, 도매 상인과 소매 상인은 제품 항목이 자동차, 의류 또는 기술 제품인지를 확실히 설명할 수 있고, 이용자로 하여금 카탈로그를 훑어보고 직접 주문을 할 수 있도록 해준다. 소매 상인은 수중에 값비싼 전 제품을 갖고 있을 필요없이 전자적으로 다양한 모델을 표시할 수 있고, 추가 및 삭제가 손쉽게 조작된다. ISDN 통신망은 한 셋트의 30명의 이용자를 동시에 한 전자 카탈로그에 접속되도록 해준다.
더우기, ISDN 통신망에 의해 제공된 가능성은 피크 시간이 아닌 시간 동안의 낮은 요금을 이용하기 위해 전기지에 위치한 지점(branch office) 또는 분배 센터에 의해 중앙 호스트로부터 소프트웨어를 다운 로드하거나 검색할 수 있는 파일 전송 기술의 개발을 가능하게 해준다.
결과적으로, 폭 넓고 다양한 전기 통신 사용자들은 대응하는 많은 수의 전기 통신 응용 기술에 의한 데이타, 음성 및 영상 전송을 포함하는 ISDN 1차군 통신에 의해 제공된 가능성으로부터 혜택을 받게 된다.
일반적으로, 조작자(operator)는 퍼스날 컴퓨터의 사용에 의해 제공된 많은 가능성을 인식하고 있다. 퍼스널 컴퓨터들은 키보드, 마우스, 스크린상에 디스플레이되는 아이콘 및 프롬프트 메시지에 의해 점점 더 이용자와 친숙하게 되기 때문에, 운용자는 고도로 복잡한 컴퓨터를 제어하는데 익숙해 있다. 그러나, 그와 같은 워크스테이션은 전기 통신 분야에 적합하지 않으며, 특히 중요하고 엄격한 제한을 포함하는 ISDN 프라이머리 통신에 적합하지 않다.
상술한 바와 같이, 프라이머리 ISDN 전기 통신은 점점 더 발전되고 있고, 여행 대리업, 부동산업, 소매업 및 도매업 응용 분야에서와 같이 다른 숙련된 기술을 갖고 있고 광범위한 운용자들에 의해 사용될 것이기 때문에, 전기 통신 분야에서의 숙련된 기술 및 경험이 있든지 없든지 간에 어떤 운용자도 주문 생산, 구성(configuration), 라인 접속, 에러와 디렉토리 관리 및 데이타 트래픽(traffic) 제어를 가능하게 해주는 간단하고 효율적인 장치를 제공받을 수 있도록 이용자에게 친숙한 워크스테이션을 기초로 한 ISDN 프라이머리 게이트웨이에 대한 필요성이 대두되고 있다.
퍼스널 컴퓨터를 기초로 한 워크스테이션은 보장 기간 동안에 이용자에게 많은 데이타 프로세싱 자원을 제공하기 때문에 광범위하게 개발되어 왔다.
본 발명에서 해결되어야 할 문제점은 운용자가 마우스, 장치를 제어하기 위해 스크린에 디스플레이되는 윈도우 및 아이콘과 같은 설비를 갖는 복잡한 전기 통신 장치를 제공받을 수 있도록 퍼스널 컴퓨터와 같은 워크스테이션에 기초한 ISDN 프라이머리 게이트웨이를 제공하는 것이다.
이러한 문제점은 한 셋트의 ISDN 카드와 X. 25 카드가 플러그된 워크스테이션을 포함하는 본 발명에 따른 방법과 장치에 의해 해결되는데, 여기서 ISDN 프라이머리 어댑터에 접속되고, X.25 어댑터 카드는 호스트 컴퓨터와의 링크를 제공한다. 본 발명에 따르면, 다양한 ISDN 및 X.25 카드는 ISDN 카드중 1개의 ISDN 카드가 D 채널을 관리하는 동안 다른 ISDN 카드가 B 채널만을 관리하는 특정한 절차에 의해 워크스테이션의 프로세서와 연동한다.
카드와 워크스테이션은 30개의 B 채널과 1개의 D 채널로 구성되는 ISDN 프라이머리 프레임(primary frame)을 조작하기 위해 함께 연동한다. 카드와 워크스테이션 사이의 협동은 아래의 단계를 포함하는 본 발명에 따른 방법에 의해 달성되며, 이러한 방법은
특정 폴링 패턴을 상기 IDSN 어댑터 카드 각각에 전송할 때에 구성되는 폴링을 ISDN 프라이머리 어댑터에서 수행하는 단계,
상기 ISDN 어댑터 카드중 1개의 ISDN 어댑터 카드에서 상기 폴링 패턴의 수신에 응답하여, 상기 워크스테이션으로부터 ISDN 어댑터 카드 및 ISDN 프라이머리 어댑터로 전송된 오퍼레이셔널 코드를 상기 제2메모리 저장부에 적재(loding)하라는 요구를 하기 위해 요구 패턴(request pattern)으로 구성되는 제1패턴을 워크스테이션에 배치된 상기 프로세서로 송신하는 단계,
2개의 주 프로세싱 수단과 제2프로세싱 수단이 제어 정보의 송신과 D 채널을 위해 후에 사용될 마스터 카드로서 상기 ISDN 어댑터 카드를 인식하도록 주 프로세서에 의해 수신된 상기 요구 패턴에 응답하여, 상기 제1패턴이 송신된 상기 장치(222)로 ISDN 어댑터 카드(210)을 경유하여 제2패턴을 경유하여 상기 장치(222)에 배치된 메모리 저장부로 전송하는 단계를 포함한다. 추가로, 그러한 ISDN 어댑터 카드는 워크스테이션에서 ISDN 프라이머리 어댑터 내부에 배치된 메모리 기억부로 오퍼레이셔널 코드를 다운 로딩하기 위해 사용된다.
이러한 것은 ISDN 프라이머리 프레임의 30B+D 채널을 처리하기 위해 모든 부분이 함께 동작되도록 각기 다른 필요한 소프트웨어 루틴을 카드 내부의 적절한 장소에 적재시키는 것을 가능하게 해준다.
제1도에 따르면, 제1도에는 본 발명에 따른 방법의 서로 다른 기술적 단계들을 유리하게 병합할 수 있는 1개의 ISDN 프라이머리 게이트웨이 장치(1)의 일반적인 기술적 환경이 도시되어 있다. ISDN 프라이머리 게이트웨이 장치(1)은 단말기(10), 대화형 단말기(interactive terminal:11), IBM 7820 형태의 ISDN 단말기 어댑터를 경유하여 IBM 3174 형태의 틀러스터 제어기에 접속된 단말기(12) 및 관련된 IBM 7820 단말기 어댑터를 통하여 ISDN 통신망에 접속된 IBM RISC 시스템/6000 형태의 데이타 프로세싱 시스템(13, 14 및 15)와 같은 데이타 종단 장치(Data Terminating Equipment:DTE)를 수용할 수 있게 해준다. 본 발명의 한 실시예에서, 각각의 DTE(10 내지 15)는 다른 도시에 배치되는데, 예를 들면, DTE(15)는 파리에 배치되는 반면 DTE(14)는 런던에서 동작되고, DTE(13)은 묀헨에서 동작되며, 각각의 DTE에는 IBM 3745와 같은 전기 통신 제어 장치(21)을 경유하여 또한 파리에 배치된 IBM 3090 형태의 호스트 컴퓨터(25)에 배치된 전자 데이타 베이스를 액세스하기 위해 국내의 각각의 ISDN 통신망에 접속할 수 있는 2B+D의 기본 액세스 기능이 제공된다. 그러한 전기 통신 아키텍처는 부동산 분야에서 특히 유용하게 이용될 수 있는데, 대응하는 부동산 대행업소에 각각 배치된 최대 30개 까지의 다른 전기 DTE들이 파리에 있는 호스트 컴퓨터(25) 내부에 배치된 데이타 베이스로 부터 데이타, 영상 및 가능하게는 음악 또는 음성을 포함하고, 폭 넓고 포괄적인 설명을 포함하는 유럽에서 판매되는 주택에 관한 중앙 데이타 베이스를 액세스 할 수 있게 된다. 아키텍처는 1개의 단일 호스트 컴퓨터(25)로 제한되지 않음을 주목해야 한다. ISDN 프라이머리 게이트웨이(1)은 또한 IBM ES/9221 호스트 컴퓨터(22), RISC 시스템/6000 호스트 컴퓨터(23) 및 AS/400 컴퓨터(24)와 같은 추가의 호스트 컴퓨터로의 액세스도 제공할 수 있다.
제2도에 따르면, 제2도에는 본 발명에 따른 방법을 사용하는 ISDN 프라이머리 게이트웨이의 일반적인 아키텍처가 기술되어 있다. 게이트웨이(1)은 본 발명의 양호한 실시예에서 IBM 퍼스널 시스템/2 8595-AH9 및 그 후속 모델과 같은 형태이고, 호스트 컴퓨터에 대한 X.21/V.35 또는 HPTSS 접속을 가능하게 하기 위해 1개 또는 2개의 X.25 카드(211)가 플러그된 컴퓨터(500)을 포함하고, 컴퓨터를 ISDN 프라이머리 어댑터(222)에 접속시켜 주는 1개 내지 4개의 ISDN 카드(210, 220, 230 및 240)을 추가로 포함한다. 각각의 X. 25 카드(211) 또는 ISDN 카드(210-240)는 IBM에 의해 시판되고, 숙련된 기술자에게 공지된 기준 카드로서 "IBM 실시간 인터페이스 코프로세서 포트마스터 어댑터/A (IBM Real Time Interface Coprocessor Portmaster Adapter/A)" 카드(RIC)라는 이름으로 현재 입수 가능하다. 간단히 말하면, 각각의 RIC 포트마스터 카드(211 또는 210-240)은 소정의 메모리와 다이렉트 메모리 액세스(Direct Memory Access:DMA) 콘트롤러, I/O 장치 등과 동작하는 그 자체의 마이크로프로세서를 포함한다. 그러한 마이크로프로세서는 시간 분할(time sharing) 및 우선 순위(priority) 관리를 제공하는 오퍼레이팅 시스템과 결합된다. 각각의 RIC 포트마스터 카드는 워크스테이션(500)의 마이크로 채널 아키텍처(Micro-Channel Architecture:MCA) 버스에 직접 접속되므로, 워크스테이션 자원은 머신에 플러그된 모든 카드에 지원된다. 본 발명의 양호한 실시예에서, 각각의 RIC 포트마스터 카드는 마더(MOTHER) 보드이고, 마더 보드상에는 X. 21 또는 V. 35 CCITT 권고안, 즉 OSI 모델의 레이어(1)에 대응하는 공지된 기능에 부합되는 전기적인 인터페이스를 제공하는 전기적 인터페이스 보드(ELECTRICAL INTERFACE BOARD) 형태로 추가된 대응되는 도터(DAUGHTER) 카드가 꽂혀 있다는 점에 주의해야 한다. ISDN 프라이머리 게이트웨이(1)에 접속될 1개의 호스트 컴퓨터가 V. 35 인터페이스를 갖고 있다고 가정하면, 대응하는 RIC 포트 마스터 카드(211)은 V. 35 도터 보드 기판에 끼워질 것이다. 반대의 경우, 예를 들면 X. 21 인터페이스를 통하여 통신하는 호스트 컴퓨터의 경우에 있어서, RIC 포트마스터 카드는 CCITT X. 21 권고안에 부합하는 도터 카드에 끼워질 것이다. 유사하게, 각각의 ISDN RIC 포트마스터 카드 (210-240)은 30개의 B 채널의 시분할 멀티플렉싱(TDM)을 달성하는 ISDN 프라이머리 어댑터(222)에 대한 전기적 접속을 가능하게 해주는 대응하는 ISDN 도터 카드(170, 180, 190 또는 200)에 끼워지게 됨으로써 ISDN 프라이머리 게이트웨이는 ISDN 네트워크에 대한 프라이머리 액세스를 제공한다.
제3도에 따르면, 제3도에는 가능하게는 4개의 ISDN 어댑터 CIB 카드(210-240)를 갖고 있는 워크스테이션의 구조가 도시되어 있는데, 각각의 카드는 상술된 바와 같은 도터 카드(170, 180, 190 또는 200)과 결합된 마더 카다이다. 각각의 ISDN 카드는 최대 8개의 B 채널 또는 7개의 B 채널 +D 채널의 처리를 제공하고, 그러한 채널들은 ISDN 프라이머리 어댑터(222)에 의해 멀리플렉스되며, 그러한 구성은 제5도에 예시되어 있다.
이제 제5도에 따르면, ISDN 프라이머리 어댑터(222)의 결합기(coupler) 부분은 ISDN 네트워크의 프라이머리 네트워크 종단기(Network Terminator:NT)에 대한 전기적 접속을 제공하는 2개의 라인 변압기(600)의 셋트를 포함한다. 라인 변압기(600)들은 각각 "프라이머리 레이트 어댑터 및 클럭 송신기(Primary Rate Adapter and Clock Transmitter:PRACT)" 모듈(610)의 송신(수신에 응답) 균형(balanced) 라인[Tx1 및 Tx2 (각각, Rx1 및 Rx2)]에 접속되고, 이러한 모듈(610)은 발진 회로(620)에 의해 구동된다. PRACT 모듈(610)은 지멘스사(SIEMENS)에 의해 PEB 2235라는 모델명으로 시판되고 있는 공지된 모듈이므로 더 이상의 상세한 설명은 필요치 않으리라 본다. PRACT 모듈(610) 은 또한 HDB3 송신 및 수신 신호를 전달하는 4개의 균형된 송신 및 수신 와이어(O1/O2 및 I1/I2)의 셋트에 의해 향상된 CMOS 프레임 정렬기(Advanced CMOS Frame Aligner:ACFA) 모듈(630)과 통신한다. ACFA 모듈은 사건의 보고용으로 사용되는 채널(0)의 네트워크 관리 기능을 포함하는 관리 기능을 제공한다. 그러한 사건이 발생되면, ACFA 모듈(630)은 리드(80) 상에 ISDN 프라이머리 어댑터(222)의 결합기에 포함된 마이크로프로세서(100)에 전송되는 인터럽트 신호를 발생시킨다. ACFA 모듈(630)은 아래에 설명된 바와 같이 2개의 수신(Rx 및 Tx) 리드(62 및 61)에 의해 RIC 포트마스터 카드 내부에 배치된 4개의 내부 HSCX 모듈의 셋트로부터 TDM 데이타를 송수신한다. 주 목적이 ISDN 데이타 트래픽을 처리하는 것인 ISDN 프라이머리 어댑터(222)의 커플러에 포함된 상기 회로 및 모듈에 추가하여, 상기 모듈은 또한 본 발명의 일부가 아닌 회로의 셋트를 포함하고, 이러한 회로의 셋트는
-74138:어드레스 디코더
-34C85:Fox 및 Mink 사이의 통신용 V11 수신기
-34C87:Fox 및 Mink 사이의 통신용 구동기 V11
-전력 공급 스위치-LED 구동기를 제공한다.
INTEL 8301 형태의 프로세서(100)은 PROM 저장부(300)에 결합되고, 래치(310)에 의해 디멀티플렉스되는 어드레스/데이타 버스에 의해 통신한다. 프로세서(100)은 또한 후술할 1개의 RIC 포트마스터 카드를 통하여 퍼스널 시스템/2 주 저장부로부터 다운 로드되는 오퍼레이셔널 코드를 저장하기 위해 사용되는 RAM 저장부(320)에 관련된다. 멀티플렉싱 회로(130)[디멀티플렉싱 회로(110)]은 ISDN 프라이머리 어댑터의 커플러의 프로세서(100)과 4개의 특정한 도터 카드(170, 180, 190 및 200) 사이에서 직렬 제어 데이타의 교환을 멀티플렉스(각각 디멀티플렉스)하기 위해 사용된다. 특히 ACFA Chip Select(CSACFA), RAM WR, RAM RD, PROM RD 제어 신호를 포함하여, 필요로 하는 모든 제어 논리 신호는 CONTROL LOGIC 회로(330)에 의해 제공된다. 이미 설명된 바와 같이, 각각의 RIC 포트마스터 카드(210, 220, 230 또는 240)은 도터 카드(170, 180, 190 또는 200) 및 퍼스널 시스템/2 컴퓨터에 플러그된 마더 카드에 끼워진다. 각각의 RIC 카드[210 내지 240:도터 카드(170 내지 200)에 관련됨]은 제4도에 예시되어 있다. 각각의 카드(210 내지 240)은 멀티플렉스된 데이타 트태릭에 대한 TDM 슬롯 관리를 제공하는 4개의 다른 HSCX 1 모듈 내지 HSCX 4 모듈(640, 650, 660 및 670)의 셋트를 포함하고, 각각의 모듈은 2개의 풀 듀플렉스(full-duplex) 통신 채널의 관리를 제공한다. 따라서, 4개의 모듈은 ISDN 프라이머리 어댑터(222)의 커플러에 배치된 ACFA 모듈(630)로부터 송신 및 수신될 수 있는 데이타의 획일적인 TDM 트래릭을 구성하기 위해 8개의 폴 듀플렉스 채널의 관리 기능을 제공한다. HSCX 모듈은 8개의 폴듀플렉스 채널의 데이타 흐름을 전송하는 8비트 데이타 버스(91)에 의해 INTEL 80452 형태의 마이크로프로세서(140)과 통신한다. A0 내지 A15 어드레스 버스(92)는 HSCX 모듈(640, 650, 660 및 670)의 내부 레지스터를 제어하기 위해 다코터(680)에 의해 디코드된다. 2개의 레지스터(150 및 160)의 셋트는 마이크로 채널 아키텍쳐 버스(Micro Channel Architecture bus)를 통하여 주 컴퓨터(260)과 마이크로 프로세서(140) 사이의 통신을 위해 사용된다. 레지스터(150 및 160)들에 대한 액세스는 MCA 버스의 어드레스 버스(68)에 의해 전달된 어드레스를 수신하는 디코더(176)에 의해 제어된다.
ISDN 프라이머리 게이트웨이의 다른 카드들의 주요 부분들을 설명하였으므로, 이제 ISDN 프라이머리 프레임을 처리하기 위해 모든 카드가 어떠한 방법으로 협동하는 가를 설명할 것이다.
절차는 처음에 제6도에 예시된 바와 같이 초기화 프로세스에 의해 시작한다. 단계 10에서, 기계의 파워 온 리셋트 후에 즉시, 모든 카드가 모든 부분들의 테스트를 수행하는 일반적인 테스트 절차가 수행된다. 그후, 단계 11에서, ISDN 프라이머리 어댑터(222)내의 프로세서(100)은 PROM 저장부(300) 내부에 저장된 프로그램을 실행한다. 이것을 달성하기 위해, 프로세서(100)에 의해 발생된 프로그램 저장 인에이블(Program Store ENable:PSEN) 저장 신호는 초기 오퍼레이셔널 코드를 펫치(fetch)하기 위해 제어 논리(330)의 PROM RD 출력 리드로 직접 전송된다. 따라서, 테스트 절차후, 프로세서(100)이 퍼스널 시스템/2(500)의 주 저장부 내부에 저장되고, 데이타의 전송을 위해 사용될 오퍼레이셔널 코드의 다운 로딩에 관한 기술적인 단계들을 실행하도록 PROM 저장부는 프로세서(100)으로 프로그램 명령들을 전달한다. 그후, 단계 12에서, ISDN 프라이머리 어댑터(222)의 커플러에 배치된 프로세서(100)은 접속될 RIC 포트마스터 카드의 수 및 위치를 결정하기 위해 폴링(polling) 절차를 수행한다. 이것은 프로그램 가능한 입력/출력 제어 비트(제4도에서 도면 부호 P1.0 및 P1.1)의 셋팅에 의해 달성되고, 그러한 비트들은 디멀티플렉서(110)의 SELA 및 SELB 선택 입력 리드 및 멀티플렉서(130)의 SELA 및 SELB 입력 리드에 전송된다. 2개의 프로그램 가능한 입력/출력 비트의 값에 따라, 멀티플렉서(130)은 4개의 RIC 포트마스터 카드중 1개의 포트마스터 카드의 TXD 출력 리드(64)로부터 수신된 데이타를 그의 출력 리드에 제공한다. 유사하게, 2개의 프로그램 가능한 입력/출력 비트의 값에 따라, 디멀티플렉서(110)은 4개의 도터 카드(170, 180, 190 및 200) 중 1개의 도터 카드의 RxD 직렬리드(63, 73, 74 또는 75)에 프로세서(100)의 TXD 출력 리드(64)로부터 유입되는 데이타를 전송한다. 그래서, 프로세서(100)은 각각의 RIC 포트마스터 카드로 데이타를 연속적으로 송신 및 수신할 수 있다. 이렇게 데이타를 연속적으로 교환하는 동안에, 프로세서(100)은 RIC 어댑터가 실제로 슬롯에 존재할 때에 인식되는 폴링 바이트를 송신한다. 제1RIC 포트마스터는 바이트 'C1'(16진수)로 테스트 되고, 제2RIC 포트마스터는 바이트 'C2'로 테스트되며, 제3RIC 포트마스터는 바이트 'C3'으로 테스트되고, 제4RIC 포트마스터는 바이트 'C4'로 테스트 된다. RIC 포트마스터 카드가 그러한 폴링 바이트를 수신할 때, 프로세서(140)은 본 발명의 양호한 실시예에서 P.3.4로 되는 1개의 프로그램 가능한 입력/출력 비트 리드(65)에서 나타나는 인터럽트 신호를 발생시키고, 이러한 인터럽트 신호를 MCA 버스를 통하여 프로세서(260)의 1개의 INT 입력 리드에 송신된다. 프로세서(140)은 또한 레지스터(150)의 I0-I7 입력 버스로 송신되는 LOAD REQUEST 패턴 'BO'(16진수)인 결정된 패턴을 발생시킨다. 그후, 고려된 RIC 포트마스터 카드는 인식 바이트(acknowledgement byte) 'CF'(16진수)를 프로세서(100)으로 다시 보낸다. 프로세서(260)이 상술된 인터럽트 신호를 수신할 때, 프로세서는 인터럽트 신호를 발생시킨 RIC 포트마스터 카드의 레지스터(150)의 READ 동작을 수행한다. 이것은 어드레스 버스상에 적절한 어드레스를 발생시킴으로써 달성되고, 이러한 어드레스는 디코더(176)에 의해 디코드되어, 프로세서(140)에 의해 발생된 패턴으로 레지스터(150)을 적재하게 된다. 상기 패턴은 D0-D7 데이타 버스(261)에 의해 프로세서(260)으로 송신되고, 프로세서(260)은 RIC 포트마스터 카드가 처음에는 프로세서(140) 내부에 있는 RAM 저장부(320)에 있으며, 후에 RAM 저장부(320)에 있게 되는 오퍼레이셔널 코드의 다운 로딩에 이용될 수 있음을 알게 된다. 1개의 RIC 포트마스터 카드로부터의 LOAD REQUEST의 발생에 따라, 단계 14에서 주 프로세서(260)은 LOAD CODE 패턴을 송신하고, 상기 코드는 본 발명의 양호한 실시예에서 '80'(16진수)로 된다. 이것은 디코더(176)에 의해 송신 및 디코드된 적절한 어드레스의 발생에 의해 달성되고, 결과적으로 레지스터(160)의 LOAD 입력 리드를 검증한다. 그러한 검증 신호는 또한 프로세서(140)의 INTO 리드로 송신되는 인터럽트 신호로서 사용된다. 인터럽트 신호의 발생에 따라, 프로세서(140)은 그의 프로그램 가능한 P4 I/O 포트를 통하여 레지스터(160)의 내용의 READ 동작을 수행한다. 그후, 단계 15에서 프로세서(140)은 그의 TXD 직렬 버스를 경유하여 멀티플렉서(130)의 대응하는 입력 리드로 LOAD CODE 패턴을 송신하고, 프로세서(140)은 디멀티플렉서(110)에 접속된 RXD 직렬 버스로부터 양호한 실시예에서 'FF'인 인식 바이트를 기다리는 상태로 진행한다. 프로세서(100)은 연속적으로 멀티플렉서(130)의 4개의 입력 리드를 폴링하기 때문에, 프로세서(100)은 멀티플렉서(130)의 1개의 입력 리드를 통하여 직렬로 송신되는 LOAD CODE 패턴을 인식할 것이다. LOAD CODE의 검출에 따라, 프로세서(100)은 디멀티플렉서(110) 및 RXD 버스를 경유하여 프로세서(140)으로 다시 송신되는 인식 신호 'FF'를 발생시킨다.
이러한 순간으로부터, 단계 16에서 프로세서(100)은 LOAD CODE 패턴을 발생시키는 RIC 포트마스터 카드를 마스터 카드로 인식하고, 이러한 RIC 포트마스터 카드는 카드에 오퍼레이셔널 코드를 다운 로드키시고, 또한 프라이머리 TDM 프레임의 D 채널을 조작하기 위해 병렬로 사용될 것이다. 그러나, 프로세서(100)에 의해 수행된 폴링 절차는 프로세서(100)이 기계에 플러그된 다른 RIC 포트마스터 카드에서 발생할 수 있는 어떤 사건을 인식하도록 유지된다는 점을 주목해야 한다.
그후, 단계 17에서, 프로세서(260)은 상기 마스터 RIC 포트마스터 카드를 경유하여 RAM 저장부(320)의 안쪽에 적재될 전체 코드의 길이를 나타내는 2바이트의 셋트를 프로세서(100)으로 송신한다. 송신의 보안성을 향상시키기 위해, 프로세서(260)에서 프로세서(140)으로 송신되고, 유사하게 프로세서(140)에서 프로세서(100)으로 송신되는 각각의 바이트가 인식 바이트 'FF'(16진수)로 체계적으로 뒤따르게 된다는 점을 주목해야 한다. 따라서, 프로세서(260)과 프로세서[100:프로세서(140)을 경유하여 사이에서 제어 정보의 동시 교환 및 다른 RIC 포트마스터 카드의 연속적인 폴링이 달성될 수 있다.
다운 로드될 오퍼레이셔널 코드의 길이를 나타내는 2바이트가 송신되어, 프로세서(100)에 의해 인식될 때, 퍼스널 시스템/2(500) 내부에 배치된 주 프로세서(260)은 그러한 송신을 시작한다. 단계 18에서, 오퍼레이셔널 코드는 인식된 각각의 바이트 단위로 1바이트씩 멀티플렉서(138) 및 프로세서(140)의 TXD 직렬 버스를 경유하여 프로세서(100)으로 송신된다.
오퍼레이셔널 코드는 또한 바이트의 송신 이전에 프로세서(260)에 의해 계산되고, 바이트의 수신 후에 프로세서(140 및 100)에 의해 계산된 검사 합(checksum)을 포함한다. 검사 합의 검사가 3개의 프로세서(100, 140 및 260) 사이에서 제어 데이타의 교환 동안에 발생된 에러의 존재를 나타내면, 에러를 검출한 프로세서는 오퍼레이셔널 코드를 보낸 프로세서로 'FF'인 ERROR CODE를 송신하고, 반대의 경우에는 최종 인식 CODE['FO' (16진수)]가 송신된다. 수신되어 프로세서(100)에 의해 인식된 오퍼레이셔널 코드는 프로세서(100)의 데이타 버스(D0-D7) 상에 나타나고, 그후 RAM 저장부(320)에 저장된다.
전체 오퍼레이셔널 코드가 절차의 제1단계를 제어하는 초기 오퍼레이셔널 코드에 의해 RAM 저장부(320)에 저장될 때, 프로세서(100)은 제어 논리부(330)이 프로세서(100)에 의해 발생된 PSEN 제어 신호로 PROM RD 출력 리드를 디스에이블시키고, 역으로 RAM RD 출력 리드를 인에이블시키도록 그의 프로그램 가능한 출력 비트 P1.3을 리셋트시킨다. 따라서, 제어 신호는 RAM 저장부(320)의 RD 입력 리드를 직접 송신하고, 결과적으로 프로세서(100)은 프로세서(260)의 주 저장부로부터 송신되고, ISDN 프라이머리 어댑터(222)의 커플러의 RAM에 저장되는 오퍼레이셔널 코드의 제어하에 있게 된다.
이러한 순간으로부터, 4개의 RIC 포트마스터 카드(200, 220, 230 및 240)에 관련된 커플러는 커플러의 RAM 저장부의 적재된 적절한 오퍼레이셔널 코드로 ISDN 데이타 송신을 처리할 수 있게 된다. 이것은 결과적으로 디스켓 설비 또는 소정의 하드 디스크 장치를 갖고 있는 퍼스널 시스템/2와는 대조적으로 결합기가 그러한 장치를 장착할 수 없으므로 퍼스널 시스템/2의 주 저장부로부터 ISDN 프라이머리 어댑터(222)의 커플러의 RAM으로 어퍼레이셔널 코드를 다운 로드시킬 수 있는 가능성은 중요한 장점이 된다. 이것은 기계의 갱신 또는 유지를 용이하게 해주고, 실제로 전기 통신 분야에 존재하는 다른 표준형의 계속적인 발전을 고려해 볼 때에 바람직한 것이다.
동작 단계는 먼저 ACFA 모듈(630)의 초기화에 의해 시작되고, 특히 적절한 동작 모드를 셋팅함으로써 시작된다. ACFA의 그러한 초기화는 숙련된 기술자에게 잘 알려져 있고, 이용 가능한 기술적인 매뉴얼에 의해 주로 언급된다. 유사하게, 도터 카드(210) 상의 프로세서(140)은 카드상에 배치된 4개의 HSCX 모듈(640, 650, 660 및 670)의 초기화를 수행한다. 물론, 도터 카드(210)상에 배치된 프로세서(140)에 대응하는 다른 RIC 포트마스터 도터 카드(180, 190 및 200) 상의 각각의 프로세서는 유사한 초기화 절차를 수행한다.
이것은 프로세서(140)의 어드레스 버스상의 적절한 어드레스의 발생에 의해 달성되고, 그러한 어드레스는 4개의 HSCX 모듈중 1개의 HSCX 모듈로 송신된 1개의 유일한 칩 선택 제어 신호를 발생시키기 위해 디코더(680)에 의해 디코드된다. 이것은 결과적으로 데이타 버스(D0-D7)상의 프로세서(140)에 의해 발생된 셋팅 파라미터로 HSCX 모듈에 있는 레지스터를 적재시킨다.
프레임의 ISDN 송신 및 수신은 그때에 시작될 수 있다. 프라이머리 인터페이스상에 송신될 SDLC 프레임은 MCA 버스(261)의 레벨에서 발생된다. 본 발명의 양호한 실시예에서, SDLC 프레임의 연속적인 바이트는 주 프로세서(260)의 계산 자원을 부분적으로 방전(discharge) 하기 위해 퍼스널 시스템/2의 안쪽에 배치된 공지된 다이렉트 메모리 액세스(Direct Memory Access) 수단에 의해 발생된다. 주 프로세서(260)은 또한 어드레스 버스상의 적절한 어드레스, 특히 어드레스 버스의 A18-A19-A20 비트를 발생시키기 때문에, 디코더(176)은 신호가 레지스터(160)의 LD 입력으로 전송되는 출력 00 리드 및 프로세서(140)의 INTO 인터럽트 리드를 작동시킨다. 따라서, 고려된 SDLC 프레임의 현재 바이트는 P4 포트를 통해 레지스터(160)을 경유하여 프로세서(140)에 수신된다. 이러한 바이트는 디코더(176)의 00 출력 리드에서 발생된 상기 인터럽트 신호에 의해 호출된 적절한 루틴의 제어 하에 프로세서(140)에 의해 프로세스된다. 그후, 프로세서(140)은 대응하는 SDLC 프레임을 조작할 HSCX 모듈로 바이트를 송신하기 위해 D0-D7 데이타 버스상에 현재의 바이트를 발생시킨다. 결정된 SDLC 프레임에 대한 ISDN 슬롯 또는 많은 ISDN 슬롯의 할당은 프로세서(260)에서 실행되는 일반적인 초기화 프로그램에 따라 동일한 카드에 배치된 다른 HSCX 모듈의 초기화에 의해 허용됨을 주목해야 한다. 결정된 SDLC 프레임에 대해 64kbps의 속도를 제공하는 다양한 ISDN 슬롯의 이러한 할당은 SDLC 프레임이 ISDN 네트워크를 통하여 송신될 속도를 정의하도록 해준다.
2개의 다른 ISDN 슬롯 [30B+D 프라이머리 ISDN 통신을 처리하는 4개의 RIC 포트마스터 카드(210, 220 230 및 240)의 셋트]을 처리하는 능력을 갖고 있는 4개의 HSCX 모듈의 셋트에 의해 수신된 SLDC 프레임은 ISDN 프라이머리 어댑터(222)의 커플러에 배치된 ACFA 모듈(630)의 RX 입력 리드(62)에 접속된 시분할 멀티플렉스(Time Division Multplex) 직렬 데이타 버스(TX) 상에서 직렬화된다. SDLC 프레임은 그후 PRACT 모듈(610) 및 라인 변압기(600)을 경유하여 ISDN 프라이머리 NT에 송신된다.
역으로, ACFA 모듈(630)의 TDM 직렬 데이타 버스(TX)는 4개의 RIC 포트마스터 카드의 도터 카드상에 배치된 모든 HSCX 모듈의 RX 입력 리드로 디지탈 데이타를 송신한다. HSCX 모듈 내부에 적재되고, 프로세서(260)에 의해 정의된 초기화 파라미터에 따라, TDM 프레임의 현재의 ISDN 슬롯은 ISDN 프라이머리 통신을 처리하기 위해 사용된 16개의 HSCX 모듈중 1개의 HSCX 모듈에 의해 저장되어 프로세스 된다. 각각의 HSCX 모듈은 소정의 선입 선출(First-In-First-Out) 수단을 포함하고, 그러한 수단은 채워질 때 프로세서(100)으로 인터럽트 제어 신호를 발생시킴을 주목해야 한다. 이것은 프로세서(100)으로 하여금 HSCX 내에 있는 FIFO를 적재시키지 않도록 해 주고, 또한 프로세서(260)의 INTO 입력 리드에 송신된 인터럽트 신호와 함게 레지스터(150)의 입력 버스로 송신한다. 결과적으로, 프로세서(100)은 이전에 설명된 바와 같은 디코더(176)에 의해 디코드된 어드레스 버스(A18-A19-A20) 상에 발생된 적절한 어드레스에 의해 이러한 레지스터(150)의 어드레싱을 수행한다. 그래서, FIFO 저장부의 내용은 주 프로세서(260)에 관련된 주 저장부에 송신되고, 전체 SDLC 프레임은 점진적으로 다시 어셈블된다.
아래에는 이미 설명된 LOAD PROGRAM CODE 명령어에 추가하여 명령어의 셋트가 설명되고, 주 프로세서(160)은 멀티플렉서(130)과 디멀티플렉서(110)의 셋트 및 프로세서(140)의 RX/TX 직렬 데이타 버스로 구성된 후방 채널과 프로세서(140)을 경유하여 프로세서(100)로 송신한다.
주 프로세서(260)에 의해 프로세서(100)으로 송신될 수 있는 제1추가 명령어는 '40'으로 코드되어 '03'(16진수)이 뒤따르는 SET LOCAL LOOP 명령어이고, 최종적으로 프로세서(100)은 RX 직렬 입력에서 수신된 TDM 데이타 채널이 ACFA(630)의 TX 출력 리드로 루프 백(loop back)되는 방식으로 ACFA 모듈(630)을 다시 초기화시킨다. 이것은 특히 기계의 소정의 내부 부분의 테스팅을 허용시켜 준다. 명령어 '40''02'는 국부 루프(local loop)를 리셋트시키기 위해 사용된다.
유사하게, 프로세서(100)이 후방 채널을 경유하여 프로세서(260)으로부터 2개의 후속 바이트 '40' 및 '07'을 수신할 때, 프로세서(100)은 REMOTE LOOP로서 '07'을 해석하고, PRACT 모듈(610)은 퍼스널 시스템/2로부터 라인을 분리시키며, 2개의 송신 및 수신 라인 변압기의 출력 리드를 사이의 PRACT 내에서 루프를 발생시킨다. 바이트 '40' 및 '06'은 전기 루프의 리셋트를 야기시킨다.
추가로, 프로세서(100이 후방 채널을 통하여 ACTIVATE LINK 명령어에 대응하는 바이트 'DO'을 수신할 때, 프로세서(100)은 ACFA 모듈(630)이 ACFA 모듈에 의해 관리되는 슬롯인 ISDN 슬롯 번호 0을 작동시키도록 ACFA 모듈(630)으로 제어 신호를 송신한다. 역 동작은 DISACTIVATE LINK 명령어(본 발명의 양호한 실시예에서 'E0')에 의해 수행된다.
이전에 설명된 바와 같이, 데이타 송신은 기계의 내부에 가능하게 플러그된 4개의 RIC 포트마스터 카드의 일정한 폴링으로 동시에 수행된다. 더 엄밀하게 말하면, 250ms 마다, 프로세서(100)은 그의 RXD 직렬버스[및 디멀티플렉서 (100)]를 경유하여 프로세서(140)으로 NORMAL POLLING 'C0'으로 불리우는 바이트를 송신하고, 이로 인하여 최종적으로 적절한 인터럽트 루틴이 호출된다. 그러한 루틴 인터럽트는 프로세서(100)으로 16진수로 'CF'인 인식 바이트의 송신을 발생시키게 되어, 프로세서(100)에게 카드에서 어떠한 문제점이나 사건이 발생하지 않았음을 표시해 준다. 인식 바이트가 프로세서(100)에 의해 수신되지 않는 경우에는, 사건의 발생 가능성이 있다고 결론을 내린다. 연속적인 NORMAL POLLING 바이트가 프로세서(140)으로부터 인식되지 않으면, 프로세서(140)은 기계 내부에 플러그되어 남아 있는 RIC 포트마스터 카드중 1개의 RIC 포트마스터 카드를 경유하여 주 프로세서(260)으로 IPL 요구를 송신한다. 결과적으로, 주 프로세서(260)은 계속 동작하는 카드에 의해 최종적으로 새로운 ISDN 데이타를 송신할 새로운 초기화 프로그램 로딩 절차를 진행한다.
Claims (11)
- ISDN 어댑터 카드 각각은 1개 이상의 B 채널을 처리하기 위한 수단(640-670)을 갖추고 있고, 제1프로세싱 수단(140)은 메모리 저장부에 관련되어 있으며, ISDN 프라이머리 게이트(primary gate)에 상기 ISDN 어댑터 카드(210-240)를 접속 시키기 위해 제2메모리 저장부에 관련된 제2프로세싱 수단(100)을 포함하는 장치(222)와 주 프로세서를 포함하는 워크스테이션 내부에 플러그된(plugged) 2개 이상의 ISDN 어댑터 카드(210-240) 셋트를 초기화시키기 위한 방법에 있어서, 특정 폴링 패턴(polling pattern)을 상기 ISDN 어댑터 카드 각각에 전송할 때에 구성되는 폴링을 상기 장치에서 수행하는 단계(12), 상기 ISDN 어댑터 카드중 1개의 ISDN 어댑터 카드에서 상기 폴링 패턴의 수신에 응답하여, 상기 워크스테이션으로부터 상기 ISDN 어댑터 카드(210) 및 상기 장치(222)로 전송된 오퍼레이셔널 코드(operational code)를 상기 제2메모리 저장부에 적재하라는 요구를 요구 패턴(14)으로 구성되는 제1패턴을 상기 워크스테이션에 배치된 상기 주 프로세서로 송신하는 단계(14), 2개의 주 프로세싱 수단과 제2프로세싱 수단이 제어 정보의 송신과 D 채널을 위해 후에 사용될 마스터 카드로서 상기 ISDN 어댑터 카드를 인식하도록 상기 주 프로세서에 의해 수신된 상기 요구 패턴에 응답하여, 상기 제1패턴이 송신된 상기 장치(222)로 ISDN 어댑터 카드(210)을 경유하여 제2패턴을 송신하는 단계 및 워크스테이션(500) 내부에 저장된 오퍼레이셔널 코드를 상기 마스터 ISDN 어댑터 카드를 경유하여 상기 장치(222)에 배치된 메모리 저장부로 전송하는 단계를 포함하는 것을 특징으로 하는 2개 이상의 ISDN 어댑터 카드셋트를 초기화시키는 방법.
- 제1항에 있어서, 상기 장치(222)에 오퍼레이셔널 코드를 다운 로딩(down loding)하기 이전에, 장치(222)내의 메모리 저장부에 저장되는 상기 오퍼레이셔널 코드의 크기 및 어드레스를 표시하는 패턴(a pattern representative of the size and the address)을 전송하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제1항 또는 제2항에 있어서, 상기 주 프로세서(260)으로부터 상기 마스터 ISDN 어댑터 카드(210)을 경유하여 상기 제2프로세싱 수단(100)으로 상기 다운 로드된 코드 바이트를 바이트 단위로 전송하는 단계를 더 포함하고, 코드 각각의 바이트의 전송에 뒤이어 인식 패턴(acknowledgment pattern)이 각각 상기 장치(222)내의 상기 제2프로세싱 수단(100)에서 상기 마스터 ISDN 어댑터 카드로 송신되고, 상기 마스터 ISDN 어댑터 카드에서 상기 주 프로세서로 송신되는 것을 특징으로 하는 방법.
- 제1항 또는 제2항에 있어서, 상기 폴링 단계는 데이타의 교환 동안에 기계에 플러그된 상기 ISDN 어댑터 카드(210-240) 중 1개의 ISDN 어댑터 카드에서 발생하는 어떤 사건의 발생(the occurence of any incident happening in one of said ISDN adapter cards)을 결정하기 위해 반복적으로 수행되는 것을 특징으로 하는 방법.
- 제1항 또는 제2항에 있어서, 상기 워크스테이션내의 상기 주 프로세서(260)에 의해 계산되고, 상기 장치(222)내의 상기 제2프로세싱 수단에 의해 검사된 검사 합(checksum)을 상기 장치로 상기 다운 로드된 오퍼레이셔널 코드에 추가하여 전송하는 단계를 더 포함하는 것을 특징으로 하는 방법.
- ISDN 네트워크의 ISDN 프라이머리 게이트에 접속하게 되는 ISDN 단자 어댑터에 워크스테이션을 접속시키기 위해 주 프로세싱 수단(260)을 포함하는 상기 워크스테이션 내부에 플러그된 어댑터에 있어서, ISDN 프라이머리 프레임 내부에 포함되어 있는 30개의 B채널중 1개 이상의 B 채널을 처리하기 위한 수단(640-670). 상기 처리 수단(640-670)을 제어하기 위해 메모리 저장부에 관련되고, 직렬 데이타 버스를 갖고 있는 프로세싱 수단(140), 상기 프로세싱 수단의 상기 직렬 데이타 버스를 상기 ISDN 프라이머리 어댑터(222)의 제2프로세싱 수단에 접속시키기 위한 수단(63 및 64), 상기 ISDN 프라이머리 어댑터(222)로부터 수신된 폴링 패턴을 검출하기 위한 수단, 상기 폴링 패턴의 검출에 응답하여 동작하고, 상기 워크스테이션(500)내의 상기 주 프로세서(260)에 제2패턴을 송신하기 위한 수단, 상기 주 프로세싱 수단(260)에 의해 발생된 제3패턴의 수신을 모니터하기 위한 수단 및 상기 제3패턴의 수신에 응답하여 동작하고, 상기 ISDN 프라이머리 어댑터에 배치된 상기 제2프로세싱 수단(100)에 제4패턴을 송신하기 위한 수단을 포함함으로써, 2개의 주 프로세서(260) 및 제2프로세싱 수단(100)이 상기 어댑터를 ISDN 프레임의 D 채널의 관리용(the management of the D-channel)으로 사용될 마스터 어댑터로서 인식(acknowledge)하는 것을 특징으로 하는 어댑터.
- 제6항에 있어서, 상기 워크스테이션으로부터 상기 직렬 데이타 버스를 경유하여 상기 장치에 오퍼레이셔널 코드의 다운 로딩을 허용하는 수단을 더 포함하는 것을 특징으로 하는 어댑터.
- 주 프로세싱 수단(260)을 포함하고, ISDN 프라이머리 30B+D 프레임의 1개 이상의 B 채널 또는 1개의 D 채널을 처리하기 위해 1개 이상의 ISDN 어댑터 카드를 갖고 있으며, 저장부에 관련된 제1프로세싱 수단을 포함하고 있는 워크스테이션을 ISDN 프라이머리 게이트에 접속시키기 위한 장치에 있어서, 메모리 저장부(300 및 320)에 관련되어 있고, 상기 1개 이상의 ISDN 어댑터 카드의 상기 제1프로세싱 수단(140)과 제어 신호를 교환하기 위한 직렬 데이타 버스를 갖고 있는 제2프로세싱 수단(100), 상기 제2프로세싱 수단(100)과 상기 워크스테이션(500) 내부에 플러그된 각각의 상기 ISDN 어댑터 카드(210-240) 사이에서 송신되는 제어 신호를 각각 멀티 플렉스 및 디멀티플렉스하기 위한 멀티플렉스 수단(130) 및 디멀티플렉스 수단(110), 상기 ISDN 어댑터 카드(210-240) 각각에 폴링 패턴을 송출하여 상기 ISDN 어댑터 카드(210-240)가 상기 주 프로세싱 수단(260)으로 대응하는 제2패턴을 송신하도록 하는 수단 및 상기 주 프로세싱 수단(260)에 의해 발생된 패턴의 상기 ISDN 카드에 의한 수신에 뒤이어 상기 ISDN 어댑터 카드내의 상기 제1프로세싱 수단에 의해 발생된 패턴의 수신을 모니터하기 위한 수단을 포함함으로써, 워크스테이션내의 2개의 주 프로세서(260)과 상기 장치내의 상기 제2프로세싱 수단(100)이 상기 ISDN 어댑터 카드를 ISDN 프레임의 D 채널의 관리를 위해 사용될 마스터 어댑터로서 인식하는 것을 특징으로 하는 워크스테이션을 ISDN 프라이머리 게이트에 접속시키기 위한 장치.
- 제8항에 있어서, 상기 워크스테이션으로부터 상기 마스터 ISDN 어댑터 카드(210)을 통하여 상기 제2프로세싱 수단(100)에 관련된 상기 메모리 저장부(320)으로 전송되는 코드를 다운 로드시키기 위한 수단(100)을 더 포함하는 것을 특징으로 하는 장치.
- 제9항에 있어서, 상기 워크스테이션애의 상기 주 프로세싱 수단(260)에 의해 발생되어, 상기 마스터 ISDN 어댑터 카드를 통하여 송신된 SET LOCAL LOOP 명령을 상기 직렬 데이타 버스를 경유하여 수신하기 위한 수단(630 및 100)을 더 포함함으로써, 상기 제2프로세싱 수단이 상기 1개 이상의 ISDN 어댑터 카드로부터 수신된 ISDN 프라이머리 프레임이 ISDN 네트워크로 송신되지 않고 상기 ISDN 어댑터 카드로 다시 송출되게 하는 내부 국부 루프(internal local loop)의 생성을 제어하는 것을 특징으로 하는 장치.
- 제9항에 있어서, 상기 워크스테이션내의 상기 주 프로세싱 수단(260)에 의해 발생되어, 상기 마스터 ISDN 어댑터 카드(210)을 통하여 송신된 REMOTE LOOP 명령을 상기 직렬 데이타 버스를 경유하여 수신하기 위한 수단(100 및 610)을 포함하며, 상기 명령은 ISDN 프라이머리 라인을 분리시키고, 내부 루프의 생성은 ISDN 네트워크로부터 수신된 ISDN 프라이머리 프레임을 상기 네트워크로 다시 송신되게 하는 것을 특징으로하는 장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP92480195.4 | 1992-12-17 | ||
EP92480195A EP0602294B1 (en) | 1992-12-17 | 1992-12-17 | Method for initializing a set of ISDN adapter cards being plugged in a workstation operating as an ISDN primary gateway, and apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940017419A KR940017419A (ko) | 1994-07-26 |
KR970004095B1 true KR970004095B1 (ko) | 1997-03-25 |
Family
ID=8211810
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930024418A KR970004095B1 (ko) | 1992-12-17 | 1993-11-17 | 종합 정보 통신망 프라이머리 게이트웨이로서 동작하는 워크스테이션에 플러그된 종합 정보 통신망 어댑터 카드의 셋트를 초기화시키기 위한 방법 및 그 장치 |
Country Status (9)
Country | Link |
---|---|
US (1) | US5530692A (ko) |
EP (1) | EP0602294B1 (ko) |
JP (1) | JP2579428B2 (ko) |
KR (1) | KR970004095B1 (ko) |
CN (2) | CN1047271C (ko) |
AT (1) | ATE183319T1 (ko) |
BR (1) | BR9304866A (ko) |
CA (1) | CA2105353C (ko) |
DE (1) | DE69229793T2 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100206465B1 (ko) * | 1996-05-04 | 1999-07-01 | 윤종용 | 사설교환기의 종합정보통신망 접속장치 및 방법 |
KR100222433B1 (ko) * | 1997-02-28 | 1999-10-01 | 윤종용 | 종합정보통신망 키폰시스템에서 망접속회로의구성방법 |
US6246703B1 (en) * | 1997-07-17 | 2001-06-12 | Intel Corporation | Apparatus and method for generating service profile identification |
CN110062574B (zh) * | 2019-03-28 | 2021-07-16 | 红板(江西)有限公司 | 多功能电路板插件压合装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4335426A (en) * | 1980-03-10 | 1982-06-15 | International Business Machines Corporation | Remote processor initialization in a multi-station peer-to-peer intercommunication system |
US4688209A (en) * | 1984-11-27 | 1987-08-18 | American Telephone And Telegraph Company, At&T Bell Laboratories | Method and apparatus for looping around a digital transmission line at a channel unit |
US4750136A (en) * | 1986-01-10 | 1988-06-07 | American Telephone And Telegraph, At&T Information Systems Inc. | Communication system having automatic circuit board initialization capability |
US5048012A (en) * | 1987-04-03 | 1991-09-10 | Advanced Micro Devices, Inc. | Data link controller with flexible multiplexer |
US4866703A (en) * | 1987-12-28 | 1989-09-12 | Ag Communication Systems Corporation | Integrated services digital network module |
FR2634038B1 (fr) * | 1988-07-08 | 1993-11-05 | Js Telecommunications | Micro-ordinateur integrant une terminaison numerique d'abonne de reseau numerique a integration de services |
JP2816164B2 (ja) * | 1988-11-11 | 1998-10-27 | 株式会社日立製作所 | 通信システム |
DE68923690T2 (de) * | 1988-12-30 | 1996-04-18 | Ibm | Verfahren und Anordnung zum Zuführen elektrischer Energie zu elektronischen Komponenten. |
US5058110A (en) * | 1989-05-03 | 1991-10-15 | Ultra Network Technologies | Protocol processor |
EP0515760B1 (en) * | 1991-05-31 | 1996-02-28 | International Business Machines Corporation | Communication controller having line adapters loadable with an application program |
-
1992
- 1992-12-17 EP EP92480195A patent/EP0602294B1/en not_active Expired - Lifetime
- 1992-12-17 DE DE69229793T patent/DE69229793T2/de not_active Expired - Fee Related
- 1992-12-17 AT AT92480195T patent/ATE183319T1/de not_active IP Right Cessation
-
1993
- 1993-09-01 CA CA002105353A patent/CA2105353C/en not_active Expired - Fee Related
- 1993-11-12 US US08/151,601 patent/US5530692A/en not_active Expired - Fee Related
- 1993-11-17 CN CN93114769A patent/CN1047271C/zh not_active Expired - Fee Related
- 1993-11-17 KR KR1019930024418A patent/KR970004095B1/ko not_active IP Right Cessation
- 1993-11-26 JP JP29588193A patent/JP2579428B2/ja not_active Expired - Fee Related
- 1993-11-29 BR BR9304866A patent/BR9304866A/pt not_active IP Right Cessation
-
1999
- 1999-02-04 CN CNB991018621A patent/CN1138210C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
BR9304866A (pt) | 1994-05-24 |
KR940017419A (ko) | 1994-07-26 |
CN1047271C (zh) | 1999-12-08 |
DE69229793D1 (de) | 1999-09-16 |
US5530692A (en) | 1996-06-25 |
JP2579428B2 (ja) | 1997-02-05 |
EP0602294B1 (en) | 1999-08-11 |
CA2105353C (en) | 1999-03-30 |
CN1243985A (zh) | 2000-02-09 |
JPH06232864A (ja) | 1994-08-19 |
DE69229793T2 (de) | 2000-04-20 |
CN1138210C (zh) | 2004-02-11 |
EP0602294A1 (en) | 1994-06-22 |
ATE183319T1 (de) | 1999-08-15 |
CA2105353A1 (en) | 1994-06-18 |
CN1092922A (zh) | 1994-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5659684A (en) | Methods and apparatus for interconnecting personal computers (PCs) and local area networks (LANs) using packet protocols transmitted over a digital data service (DDS) | |
US4442502A (en) | Digital information switching system | |
EP0602295A1 (en) | Method for configuring and operating a telecommunication apparatus | |
US6195359B1 (en) | Intelligent router for remote internet access | |
EP1389890A2 (en) | Facilitating subscriber services from a DSLAM | |
KR970004095B1 (ko) | 종합 정보 통신망 프라이머리 게이트웨이로서 동작하는 워크스테이션에 플러그된 종합 정보 통신망 어댑터 카드의 셋트를 초기화시키기 위한 방법 및 그 장치 | |
US6829249B1 (en) | Voice-over internet protocol | |
US4910729A (en) | ISDN traffic generator adapter | |
US6058120A (en) | System and apparatus for controlling telecommunications components | |
KR910000629B1 (ko) | 전화선 인터페이스용 선택모듈 및 그 인터페이스방법 | |
Cisco | Configuring the SS7 Port Adapter | |
Cisco | T1 Cards | |
Cisco | T1 Cards | |
Cisco | Configuring the Interfaces | |
KR0152215B1 (ko) | 개인통신교환기 시험용 가입자정보처리 장치 시뮬레이터의 제어 방법 | |
KR100224312B1 (ko) | 대용량 통신처리시스템의 가입자 망 정합장치에서의 서비스 처리 방법 | |
KR100397919B1 (ko) | 이더넷 정합장치의 아이 티 지 에스용 보코더장치 | |
JP2824437B2 (ja) | 通信システムのプロトコルテスト方法とその装置および電気通信システム並びにデータ交換の制御方法 | |
KR100249859B1 (ko) | 차세대지능망 지능형정보제공시스템 지능망응용프로토콜 시험장치 | |
KR920001884B1 (ko) | 데이타 조정 프로토콜 회로 및 데이타 통신 인터페이스 회로 | |
KR0164146B1 (ko) | 광 catv 분배장치의 snmp 적용장치 및 방법 | |
KR100280028B1 (ko) | 고속데이터전송시스템에서의코드자동업그레이드방법 | |
Toresson | Creating a test system for a new era of radios | |
JP2000506704A (ja) | 情報源から情報受信器へ情報を伝送するための方法 | |
Ono et al. | Interface communication processor for public packet switching network |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020509 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |