KR970001292Y1 - 전자교환기 신호서비스장치 - Google Patents
전자교환기 신호서비스장치 Download PDFInfo
- Publication number
- KR970001292Y1 KR970001292Y1 KR92013483U KR920013483U KR970001292Y1 KR 970001292 Y1 KR970001292 Y1 KR 970001292Y1 KR 92013483 U KR92013483 U KR 92013483U KR 920013483 U KR920013483 U KR 920013483U KR 970001292 Y1 KR970001292 Y1 KR 970001292Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- data memory
- data
- flip
- timing controller
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
- H04M3/02—Calling substations, e.g. by ringing
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Devices For Supply Of Signal Current (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
Abstract
내용없음.
Description
제1도는 종래기술에 의한 전자교환기 신호서비스장치의 구성을 보이는 블록도.
제2도는 본 고안에 의한 전자교환기 신호서비스장치의 구성을 보이는 블록도.
제3도는 제2도에 따른 신호서비스 장치의 입·출력신호 동작을 나타내는 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 데이타 메모리 제어부 2 : 데이타 메모리부
3 : 타이밍 제어부 4, 6 : 제1 및 제2 플립플롭
5, 7 : 제1 및 제2 병/직렬 변환부
본 고안은 전자교환기의 신호서비스장치에 관한 것으로 특히 한 개의 데이터 메모리를 이용하여 복수개 채널의 다중주파수신호 및 가청톤 신호 송신서비스를 동시에 가능케함으로써 신호서비스장치를 집적화시키고 비용을 절감시킬 수 있는 전자교환기의 신호서비스장치에 관한 것이다.
제1도는 종래기술에 의한 전자교환기의 신호서비스장치의 구성을 보이는 블록도로서, 도면부호 '1'은 데이타 메모리 제어부, '2'는 데이타 메모리부, '3'은 타이밍 제어부, '4'는 플립플롭, '5'는 병/직렬 변환부를 나타낸다.
제1도에서, 데이타 메모리 제어부(1)는 데이타 메모리부(2)를 제어하여 복수개의 채널에 대해 한 개의 채널마다 송신하고자 하는 신호 즉, 다중주파수신호 또는 가청톤 신호데이타를 저장하는 어드레스를 지정해둔다.
데이타 메모리부(2)에서는 지정받은 어드레스에 해당하는 신호 데이타를 플립플롭(4)으로 전송한다. 타이밍 제어부(3)에서는 플립플롭(4)으로 소정의 클럭신호를 송출하고 플립플롭(4)에서는 타이밍제어부(3)로부터 전달받은 틀럭신호에 동기되게 신호데이타를 병/직렬 변환부(5)로 송출한다. 병/직렬 변환부(5)에서는 타이밍 제어부(3)에서 생성한 로드(load) alc 시프트(shift) 신호를 입력으로 하고 플립플롭(4)으로 부터의 클럭신호에 동기되기 신호데이타를 송출하게 된다.
이러한 기준의 전자교환기 서비스장치에서는 한 개의 채널마다 송신하고자 하는 신호를 한 번씩 지정하여 서비스함으로써 복수개 채녈에 대한 다중주파수 신호 또는 가청톤 신호 서비스를 동시에 제공할 수 없다. 따라서, 복수개의 신호 송신 서비스를 위해서는 복수개의 데이타 송신 로직부를 필요로 하므로 비용이 상승되고 신호서비스장치가 필요이상으로 커지는 문제점이 있었다.
본 고안은 이러한 문제점을 해결하기 위하여 안출된 것으로, 전자교환기 시스템 프레임동기신호의 1개 타임슬롯마다 송신하고자 하는 신호를 두 번씩 지정하여 다중주파수신호와 가청톤 신호를 동시에 서비스함으로써 신호서비스장치를 집적화시키며 비용면에서도 경제적인 전자교환기 신호 서비스장치를 제공하는데 그 목적이 있다.
이러한 목적을 달성하기 위하여 본 고안은 전자교환기의 신호 서비스장치에 있어서, 데이타메모리부와, 타이밍제어부에서 생성되는 제어신호에 따라 상기 데이타 메모리부를 제어하여 그 출력을 다중화시키는 데이타 메모리 제어부와, 상기 타이밍 제어부로부터 다중화된 클럭신호를 입력으로 하고 상기 데이타 메모리부로 부터의 다중화된 출력을 각각의 입력으로 하는 제1 및 제2 플립플롭과, 상기 타이밍제어부로부터 다중화된 제어신호와 상기 제1 및 제2 플립플롭으로부터의 출력 및 데이타 클럭을 입력으로하여 다중화된 신호서비스를 출력하는 제1 및 제2 병/직렬 변환부를 구비하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 고안의 실시예를 상세히 설명한다.
제2도는 본 고안에 의한 전자교환기 신호서비스장치의 구성을 보이는 블럭도이고, 제3도는 제2도에 따른 신호서비스장치의 입·출력 신호의 동작을 나타내는 타이밍도이다.
제2도에서, 도면부호 '1'은 데이타 메모리 제어부이고, '2'는 데이타 메모리부, '3'은 타이밍 제어부, '4, 6'은 플립플룹, '5', '7'은 병/직렬 변환부를 나타낸 것이다.
제2도의 데이타 메모리제어부(1)에서는 데이타메모리부(2)를 제어하여 각 타임슬롯마다 즉, 한 개의 채널마다 다중주파수신호데이타를 기억시킬 어드레스와 가청톤 신호 데이타를 기억시킬 어드레스를 지정한다.
데이타메모리부(2)에서는 지정받은 메모리 어드레스에 해당하는 신호데이타를 제1 및 제2 플립플롭(4, 6)에 송출한다. 제1 및 제2 플립플롭(4,6)은 타이밍제어부(3)로부터 입력되는 소정의 클럭신호에 따라 제1 플립플롭(4)에서는 다중주파수신호 데이타 또는 가청 톤 신호 데이타를 제1 병/직렬 변환부(5)로 송출하고, 제 2플립플롭(6)에서는 가청 톤 신호 데이타 또는 다중주파수 신호데이타를 제 2병/직렬변환부(7)로 송출한다. 제1 및 제 2병/직렬 변환부(5, 7)에서는 타이밍제어부(3)로부터 생성된 제어신호를 입력으로 하고 데이타클럭(2,048MHz)에 동기되는 다중주파수 신호와 가청톤 신호를 송신하게 된다.
데이타 메모리 제어부(1)는 데이타 메모리부(2)의 하위 어드레스를 지정하기 위한 카운터와 상위 어드레스를 저장하는 제어메모리로 구성되어 있다.
제3도의 타이밍도에서, (a)는 시스템 프레임 동기신호(FS)파형이고 (b)는 데이타 메모리 제어부(1)의 카운터 출력파형이고, (c)는 데이타클럭의 파형이고, (d)는 데이타 메모리 제어부(1)의 제어메모리 어드레스 입력파형이며, (e)는 데이타 메모리 제어부(1)의 제어메모리 출력으로 데이타 메모리부(2)의 상위어드레스입력파형이며, (f)는 데이타 메모리부(2)의 출력을 나타내는 파형이며, (g),(h)는 타이밍제어부(3)로 부터의 클릭입력으로 제 1 및 제 2 플립플롭(4, 6)으로의 클럭입력에 해당하는 파형이며, (i)는 타이밍제어부(3)로부터 생성되어 제1 및 제2 병/직렬변환부(5, 7)의 로딩신호입력 파형을 나타낸 것이다.
제3도에서 도시하는 바와 같이 본 고안의 전자교환기시스템에서는 타이밍도(a)에서와 같이 125μsec주기의 프레임동기신호를 32채널에 대하여 할당한 다중주파수신호를 송신하다. 따라서 1채널당 주기 다시 말해서, 1타임 슬롯시간은 3,9μsec마다 두 번씩 다중주파수신호 데이타 어드레스와 가청톤 신호 데이타 어드레스를 지정한다.
제2도의 데이타 메모리 제어부(1)에서 데이타 메모리부(2)의 하위 어드레스를 지정하기 위한 카운터 출력은 타이밍도(b)에 도시된 바와 같으며, 이는 하나의 다중주파수신호 또는 가청톤 신호 데이타 길이를 N이라고 가정한다면 N-1번째 순위의 데이타까지는 카운트가 증가되고 다음 순위에서는 다시 Ф부터 카운트한다. 따라서, 데이타 메모리부(2)의 하위 어드레스는 한 플레임동안 동일하다. 데이타 메모리 제어부(1)의 제어메모리는 본 고안의 실시예에 의한 신호음 송신 어드레스 용량과 같은 64바이트로 구성되어 있고, 타이밍제어부(3)는 1프레임에 64개의 어드레스를 타이밍도(d)에서와 같이 변화시킨다.
이에따라 메모리 제어부(1)의 제어메모리에서는 해당 어드레스에 기억된 데이타를 출력하며 이는 데이타 메모리부(2)의 상위 어드레스가 되며, 1프레임동안 동일하게 유지되는 하위 어드레스와 함께 데이타 메모리부(2)의 전체 어드레스를 구성한다. 상위 어드레스의 파형은 (c)에서와 같다.
제2도의 타이밍제어부(3)에서 생성되는 클럭신호는 제1 플립플롭(4)과 제2 플립플롭(6)로 송출되며 제 1플립플롭(4) 및 제 2플립플롭(6)으로의 클럭입력신호는 각각 (g),(h)에서와 같다. 데이타메모리부(2)의 출력은 (f)파형과 같으며, 이는 타이밍제어부(3)에서 생성되는 제어신호(이 제어신호파형은 (i)에서와 같으며)에 의해 다중주파수 신호 또는 가청톤신호로 다중화된다.
Claims (3)
- 전자교환기의 신호서비스장치에 있어서, 데이타메모리부(2)와, 타이밍제어부(3)에서 생성되는 제어신호에 따라 상기 데이타 메모리부(2)를 제어하여 그 출력을 다중화시키는 데이타 메모리 제어부(1)와, 상기 타이밍제어부(3)로부터 다중화된 클럭신호를 입력으로 하고 상기 데이타 메모리부(2)로 부터의 다중화된 출력을 각각 입력으로 하는 제1 및 제 2 플립플롭(4, 6)과, 상기 타이밍제어부(3)로부터 다중화된 제어신호와 상기 제1 및 제 2 플립플롭(4, 6)으로부터의 출력을 입력으로 하고 데이타 클럭에 동기되게 다중화된 신호서비스를 출력하는 제1 및 제 2 병/직렬 변환부(5, 7)를 구비하는 것을 특징으로 하는 전자교환기 신호서비스 장치.
- 제1항에 있어서, 상기 데이타 메모리 제어부(1)는 상기 데이타 메모리부(2)에 한 타임슬롯마다 두 번씩 다중주파수 신호 데이타 어드레스와 가청톤 신호 데이타어드레스를 지정하는 것을 특징으로 하는 전자교환기 신호서비스 장치.
- 제1항에 있어서, 상기 제1 및 제2 플립플롭(4, 6)은 상기 타이밍제어부(3)에서 발생하는 클럭신호에 따라 이에 동기되게 각각 다중주파수신호 또는 가청톤 신호를 송출하는 것을 특징으로 하는 전자교환기 신호 서비스 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR92013483U KR970001292Y1 (ko) | 1992-07-21 | 1992-07-21 | 전자교환기 신호서비스장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR92013483U KR970001292Y1 (ko) | 1992-07-21 | 1992-07-21 | 전자교환기 신호서비스장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940004551U KR940004551U (ko) | 1994-02-24 |
KR970001292Y1 true KR970001292Y1 (ko) | 1997-02-22 |
Family
ID=19337094
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR92013483U KR970001292Y1 (ko) | 1992-07-21 | 1992-07-21 | 전자교환기 신호서비스장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970001292Y1 (ko) |
-
1992
- 1992-07-21 KR KR92013483U patent/KR970001292Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR940004551U (ko) | 1994-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4688212A (en) | Centralized image responsive telephone time slot interchange system | |
US4998249A (en) | Method and system for multiplexing telephone line circuits to highway lines | |
KR850007723A (ko) | 전기통신 회의를 할 수 있는 교환시스템 | |
US4680752A (en) | Time switch in a time division switching network | |
US5341370A (en) | Data transfer between high bit rate buses via unshielded low bit rate bus | |
KR970001292Y1 (ko) | 전자교환기 신호서비스장치 | |
CA2186918C (en) | Method and apparatus for reducing data delay within a multi-channel shared-circuit data processing environment | |
JP2889027B2 (ja) | 時分割スイッチ及びかかるスイッチを構成する接続モジュール | |
US4628502A (en) | Data and signaling time slot transfer and processing system for a set of multiplex lines | |
KR0149898B1 (ko) | 집적회로 | |
JPH0356519B2 (ko) | ||
JP3009745B2 (ja) | 信号情報のチャンネル同期交換の方法 | |
US5257260A (en) | Expanding switching capability of a time division communication system by multiplexing groups of circuits into successions | |
US5754544A (en) | Switching network for the pick-up and forwarding of data streams | |
KR100209556B1 (ko) | 키폰시스템에서 음성채널 확장장치 | |
US4324000A (en) | Termination circuit for FDM/TDM processors | |
KR970002692B1 (ko) | 사설교환기의 다채널 시분할 톤 검출장치 및 방법 | |
KR890001202B1 (ko) | 디지탈 교환기의 톤 제너레이터(tone generator) | |
US4800558A (en) | Telephone switching system frame sync generator | |
KR100228789B1 (ko) | 영상전화기에서의 데이타 채널 제어회로 및 방법 | |
KR950003673B1 (ko) | 가입자회선 접속 버스구조 | |
KR100366789B1 (ko) | 교환시스템의 피씨엠 데이터 다중화 장치 | |
KR0136770B1 (ko) | 사설 전자 교환기의 다중 채널식 음성 서비스 장치 | |
KR970006949B1 (ko) | 전전자교환기용 원격가입자 스위치 시스템의 안내방송장치 | |
KR950008958Y1 (ko) | 채널타임 슬롯 할당용 타이밍 신호 출력신호 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
LAPS | Lapse due to unpaid annual fee |