KR950003673B1 - 가입자회선 접속 버스구조 - Google Patents

가입자회선 접속 버스구조 Download PDF

Info

Publication number
KR950003673B1
KR950003673B1 KR1019920002180A KR920002180A KR950003673B1 KR 950003673 B1 KR950003673 B1 KR 950003673B1 KR 1019920002180 A KR1019920002180 A KR 1019920002180A KR 920002180 A KR920002180 A KR 920002180A KR 950003673 B1 KR950003673 B1 KR 950003673B1
Authority
KR
South Korea
Prior art keywords
line
bus
sla
subscriber
isdn
Prior art date
Application number
KR1019920002180A
Other languages
English (en)
Other versions
KR930018912A (ko
Inventor
김동석
채창준
Original Assignee
한국전기통신공사
이해욱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이해욱 filed Critical 한국전기통신공사
Priority to KR1019920002180A priority Critical patent/KR950003673B1/ko
Publication of KR930018912A publication Critical patent/KR930018912A/ko
Application granted granted Critical
Publication of KR950003673B1 publication Critical patent/KR950003673B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges

Abstract

내용 없음.

Description

가입자회선 접속 버스구조
제1도는 디지탈 1차 군속도 다중화장치에서의 본 발명에 따른 가압자회선 접속버스 구조를 적용한 계통도.
제2도는 본 발명의 구성을 나타낸 블럭도.
제3도는 버스제어기에서 발생된 버스제어신호들의 상호관계와 가입자회선 접속버스 연결선으로 전송되는 데이타 스트림을 나타낸 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 가입자회선 접속버스(SLA Bus) 2 : 전화 회선 카드
3 : ISDN 회선 카드 4 : 디지탈 1차군 속도 접속부
5 : 마이크로 프로세서 6 : VF 가입자회선부
7 : ISDN 가입자회선부 8 : SLA 버스 연결선
9 : 타임 슬롯 메모리 10 : 회선제어기
11 : 버스제어기 12 : 마이크로 프로세서 접속부
본 발명은 가입자회선 접속버스(Subscriber Line Access Bus:이하 SLA 버스라 명명함) 구조에 관한 것으로서, 특히 64Kbit/s의 음성주파(Voice Frequency:이하 VF라 명명함.)급 디지탈 신호 및 2B+D의 ISDN 기본접속신호를 유럽방식 1차군속도(DS-1E:2,048Kbit/s) 및 복미방식 1차군속도(DS-1:1,544Kbit/s)로 다중화하는 디지탈 1차군속도 다중화장치에서의 가입자회선 접속버스 구조에 관한 것이다.
일반적으로, VF급 디지탈 신호 및 ISDN 기본접속신호를 다중화하여 전송하는 방식에서 북미방식(NAS)과 유럽방식(CEPT)이 있는데, 한국은 기존의 북미방식에서 ISDN 서비스 제공에 유리한 유럽방식으로 전환할 예정이며, 이에 따라 북미방식과 유럽방식이 상당기간 동안 공존하게 될 것으로 예상되고 있어서, 경제적인 시설투자와 운용 유지를 위해서 이들 두가지 서로 다른 전송방식을 단일 통신기기로써 수용할 필요가 발생한다.
따라서, 본 발명은 가입자회선을 수용하는 채널뱅크 또는 다중화장치의 일부를 일부는 것으로서 64Kbit/s의 VF급 디지탈 신호 및 ISDN 기본접속신호등 가입자회선 신호를 북미 방식 또는 유럽방식 디지탈 1차 군속도로 다중화하거나 이들 디지탈 1차군속도로부터 가입자회선으로 역다중화하는데 그 목적이 있다.
본 발명은, 상기 목적을 달성하기 위하여, 3개 회선의 음성급 PCM 데이타 또는 디지탈 데이타 신호를 메모리에 일시 저장하였다가 내부 송수신 클럭 및 타이밍 신호에 따라 직렬 및 병렬 출력하도록 이루어진 VF 가입자회선부와, 1개 회선의 ISDN 신호를 메모리에 일시 저장하였다가 내부 송수신클럭 및 타이밍신호에 따라 직렬 및 병렬 출력하도록 이루어진 ISDN 가입자회선부와, 3개의 가입자신호 접속용 연결선과, 1개의 제어신호 접속용 연결선으로 이루어진 SLA 버스 연결선과, 각 회선의 데이타를 수신하여 북미방식 또는 유럽방식 전송 프레임의 해당 타임슬롯에 배열하도록 이루어진 타임슬롯 메모리와, 각 회선의 호처리 관련정보 및 유지보수정보를 처리하는 회선제어기와, VF 회선 및 ISDN 회선에 따른 SLA 버스의 구조변환과 북미방식 및 유럽방식에 따른 SLA 버스의 구조변환등을 처리하도록 이루어진 마이크로 프로세서 접속부와, 각 가입자회선부를 주기적으로 지정하는 제어신호와 송신 및 수신을 지시하는 제어신호 그리고 가입자 데이타의 전송속도를 동기시켜주는 제어신호등을 발생하도록 이루어진 버스제어기로 구성된 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 상세히 설명한다.
제1도는 디지탈 1차군속도 다중장치에서의 본 발명의 가입자회선 접속버스를 적용한 계통도이다. 본 발명에서 제시한 SLA 버스(1)는 디지탈 1차군속도 다중장치의 한 구성요소로서 각 가입자회선의 데이타를 지정된 순서대로 수신하여 메모리에 저장하였다가 지정된 순서대로 출력하는데, 상기 SLA 버스(1)는 전화 가입자의 음성신호를 PCM 데이타로 변환하는 전화회선 카드(2), ISDN 회선을 종단하는 ISDN 회선 카드(3), 시분할 다중화된 가입자신호를 규정된 프레임 구조에 맞게 전송시키는 디지탈 1차군속도 접속부(4), 호처리정보 및 유지보수 정보를 처리하는 마이크로 프로세서(5)와 각각 연결된다.
제2도는 본 발명이 제시한 SLA 버스의 구성을 나타낸 블록도로서, 3개의 VF급 신호와 1개의 호처리 및 유지보수 정보를 송수신하는 VF 가입자회선부(6)와, 1개의 ISDN 신호와 유지보수 정보를 송수신하는 ISDN 가입자회선부(7)와, 4개의 데이타 전송선(#1, #2, #3 및 #4)으로 이루어진 SLA 버스 연결선(8)과, 가입자회선부(6,7)의 데이타를 타임슬롯 순서대로 입력하거나 출력하는 타입슬롯 메모리(9)와, 가압자회선부(6,7)의 호처리 및 유지보수 정보를 처리하는 회선제어부(10)와, SLA 버스 제어신호인 /WE와 /CE 그리고 DCLK 신호를 발생시키는 버스제어부(11)와, SLA 버스를 사용하는 디지탈 1차군속도 다중장치와 운용 유지 시스템과의 정보교환을 가능하게 하고 상기 VF 가입자회선부(6)와 상기 ISDN 가입자회선부(7)의 접속 그리고 북미식 1차군 속도와 유럽식 1차군속도의 접속등 수용서비스에 따라 SLA 버스부의 구성을 변경가능하게 하는 마이크로 프로세서 접속부(12)로 구성된다.
상기 VF 가입자회선부(6)는 3개의 64Kbit/s 신호를 전화회선카드(2)로부터 수신하여 메모리에 저장하였다가 버스제어신호인 /WE와 /CE 그리고 DCLK 신호에 따라 SLA 버스연결선(8)의 1번선, 2번선 및 3번선(#1,#2 및 #3)에 순차적으로 각 회선의 8비트 직렬데이타를 전송하며, 북미방식일때 최대 8개 그리고 유럽방식일때 최대 10개까지 SLA 버스에 접속이 가능하다.
상기 ISDN 가입자회선부(7)는 2B+D 신호를 ISDN 회선카드(3)로부터 수신하여 B1과 B2 그리고 D신호로 구분하고 구분된 각 신호의 정보량이 8비트가 되도록 D신호에 0이나 1비트를 추가시킨다음 제어신호에 따라 SLA 버스연결선(8)의 1번선, 2번선 및 3번선(#1,#2, 및 #3)으로 전송하며, 북미방식일때 최대 8개 그리고 유럽방식일때 최대 12개까지 SLA 버스에 접속이 가능하다.
상기 VF 가입자회선부(6)와 ISDN 가입자회선부(7)는 호처리 및 유지보수 정보교환을 위한 메모리를 내포하여 전환 회선카드(2)와 ISDN 회선카드(3)로부터 수신한 호처리정보 및 유지보수정보를 저장하였다가 /WE와 /CE 그리고 DCLK 신호에 따라 SLA 버스연결선(8)의 4번선(#4)으로 전송한다.
상기 SLA 버스연결선(8)은 4개의 데이타 전송선으로 이루어지는데, 1번선, 2번선 및 3번선(#1,#2, 및 #3)에는 VF 및 ISDN 가입자회선부(6 및 7)의 데이타가 8비트 단위로 전송되며 4번선(#4)에는 호처리 및 유지보수용 데이타가 8비트 단위로 전송된다. 상기 타임슬롯 메모리(9)는 VF 및 ISDN 가입자회선부(6 및 7)의 직렬 8비트 데이타를 순서대로 입력받아 지정된 번지에 수록한 다음 CCITT의 규정에 의한 디지틀 1차군속도 프레임을 구성하기 위하여, VF 회선신호의 경우에는 1개의 타임슬롯에 1개의 VF 회선을 할당하여 타임슬롯 순서대로 디지탈 1차군속도 접속부(4)로 출력시키고 디지탈 1차군속도 접속부(4)로부터 프레임 단위 신호를 수신하여 메모리에 수록한다음 /WE와 /CE 그리고 DCLK 신호에 따라 각 타임슬롯에 할당된 가입자회선으로 출력하며, ISDN 회선신호의 경우에는, 유럽방식 디지탈 1차군속도 프레임은 타임슬롯 0번부터 31번까지 32개 타임슬롯으로 이루어지며 타임슬롯 0번과 16번을 신호방식 및 유지보수 정보전송에 사용하므로 나머지 30개의 타임슬롯을 ISDN 가입자회선에 할당하고, 북미방식 디지틀 1차군속도 프레임은 타입슬롯 1번부터 24번까지 24개 타임슬롯으로 이루어지며 1번부터 20번까지 20개 타임슬롯을 ISDN 가입자회선에 할당하고 나머지 4개 타임슬롯은 예비채널로 지정하며, 양 전송방식에서 공히 가용한 타임슬롯을 순차적인 5개의 타임슬롯 단위로 분할하여 매 5타임슬롯마다 2개의 ISDN 가입자회선을 할당하며, SLA 버스로부터 입력되는 2B+D 신호를 메모리의 지정된 번지에 수록한 다음 임의의 5타임슬롯에 할당된 ISDN 회선을 회선 1과 회선 2로 정의하여 순차적인 타임슬롯에 회선 1의 B1, 회선 1의 B2, 회선 2의 B1, 회선 2의 B2, 회선 1의 D+CV1, 회선 2의 D+CDV1 신호 순으로 사상하여 디지탈 1차군속도 접속부(4)로 전송하고, 디지탈 1차군속도 접속부(4)로부터 프레임단위 신호를 수신받아 메모리에 수록한 다음 각 ISDN 회선신호로 역사상하여 ISDN 회선부(7)로 전송하며, 북미방식일때 최대 8ISDN 회선을 그리고 유럽방식일대 최대 12ISDN 회선을 수용하며, CV1 채널은 운용유지보수정보 전송용으로 사용된다.
상기 회선제어기(10)는 가입자회선의 호처리정보를 SLA 버스연결선(8)의 4번선(#4)으로 입력받아 디지탈 1차군속도 전송프레임의 지정된 타임슬롯(9)으로 정보를 전송하거나 디지틀 1차군속도 접속부(4)로부터 입력되는 신호프레임에서 호처리 및 운용유지보수 정보를 분석하여 가입자회선 제어 및 유지보수 데이타를 처리하여 타입슬롯(9)에 할당되는 가입자회선의 순서를 지정한다.
상기 버스제어기(11)는 가입자회선부(6,7), 타임슬롯메모리(9), 회선제어기(10)의 데이타가 SLA 버스연결선(8)을 통해 송수신될 수 있도록 최대 12개의 VF 및 ISDN 가입자회선부(6 및 7)를 주기적이고 순차적으로 지정하는 /CE1부터 CE12까지의 /CE(Chip Enable Nagative) 신호와, 가입자회선부(6,7)의 데이타가 SLA 버스연결선(8)으로 출력되고 동시에 SLA 버스연결선(8)으로부터 타임슬롯 메모리(9)로 수록되는 주기와 타임슬롯 메모리(9)의 데이타를 가입자회선부(6,7)로 전송하는 주기를 지정하는 /WE(Write Enable Nagative) 신호와, SLA 버스연결선(8)로 송수신되는 데이타의 전송속도 및 위상을 지시하는 DCLK 신호를 발생시키며, 각 제어신호의 속도는 VF가 입자회선과 ISDN 가입자회선 그리고 북미방식다중화와 유럽방식다중화에 따라 변화하고 그 특징은 하기 표 1과 같으며, DCLK 클럭주파수는 1타임슬롯의 정보량과 1가 입자회선부의 타임슬롯 갯수와 펑퐁방식전송을 나타내는 2회 횟수와 SLA 버스에 접속 가능한 최대가입자 회선부 갯수 그리고 프레임 주파수를 곱한 값이며, 북미방식 1차 군속도에서는 수용가능한 최대 VF 회선부 갯수와 ISDN 회선부 갯수가 동일하므로 각 클럭주파수가 동일하다.
[표 1]
상기 마이크로 프로세서 접속부(12)는 본 발명이 제시한 SLA 버스가 사용되는 다중장치와 운용유지시스템과의 정보교환을 가능하게 하고, VF 가압지회선부(6) 접속과 ISDN 가입자회선부(7) 접속 그리고 북미방식 1차군속도 접속과 유럽방식 1차군속도접속에 따라 SLA 버스의 동작을 제어하고, 신호방식 및 유지보수정보를 처리한다.
제3도는 SLA 버스에서의 데이타 전송 타이밍도 및 제어신호의 상호관계도이다. /CE 신호는 가입자 회선부(6,7)를 지정하는 신호로서 125μs 동안에 북미방식일때에 8개의 VF 가입자회선부(6) 또는 8개의 ISDN 가입자회선부(7)를 순차적으로 지정하고, 유럽방식일때에는 10개의 VF 가입자회선부(6) 또는 12개의 ISDN 가입자회선부(7)을 순차적으로 지정한다. /WR 신호는 저전위일때 가입자회선부(6,7)의 데이타가 SLA 버스 연결선(8)을 경유하여 타임슬롯 메모리(9)로 송신(Write)되고, 고전위일때 타임슬롯 메모리(9)의 데이타가 SLA 버스연결선(8)을 경유하여 가입자회선부(6,7)로 수신(Read)되도록 각 가입자회선부(6,7) 및 타임슬롯 메모리(9)의 동작을 제어하며, /CE 신호가 저전위인 기간을 /WR 신호의 1주기로 한다. DCLK 신호는 가입자회선부(6,7)의 데이타를 SLA 버스로 전송할때 비트 단위로 동기시켜주는 기준 클럭으로서 /WR 신호의 1주기는 DCLK 신호의 48주기와 같다.
상기와 같이 구성되어 작동하는 SLA 버스는 다음과 같은 작용효과가 있다.
첫째, 64Kbit/s 신호 3개를 가입자 회선부에 접속함으로써 POTS(Plain Old Telephone Service)서비스 및 ISDN 서비스를 용이하게 수용할 수 있으며, 북미방식의 24개 VF 채널과 8개의 ISDN 채널 그리고 유럽방식의 30개 VF 채널과 12개 ISD 채널을 수용할 수 있다.
둘째, 64Kbit/s 신호 3개의 1개의 가입자 회선부에 접속함으로서 64Kbits 신호 3개의 정수배에 해당하는 신호(예, 6×64Kbit/s)를 수용할 수 있다.
셋째, 각 가입자 회선당 64Kbit/s의 유지보수 및 호처리 신호를 SLA 버스 4번선을 통하여 제어부와 통신함으로써 효과적인 시스템 제어가 가능하다.
넷째, 북미방식과 유럽방식 디지탈 1차군속도, 프레임구조를 선택적으로 수용하고, POTS 회선과 ISDN 회선을 선택적으로 수용함으로써 범용 채널뱅크를 구성할 수 있다.

Claims (6)

  1. 전화회선카드, ISDN 회선카드, SLA 버스, 디지탈 1차군속도 접속부를 포함하는 디지탈 1차군속도 다중화장치의 SLA 버스에 있어서, 3개의 VF급 신호와 1개의 호처리 및 유지보수 정보를 송수신하는 VF 가입자회선부(6)와, 1개의 ISDN 신호가 유지보수 정보를 송수신하는 ISDN 가입자회선부(7)와, 4개의 데이타 전송선으로 이루어지는 SLA 버스 연결선(8)과, 가입자회전부(6,7)의 데이타를 타임슬롯 순서대로 임력하거나 출력하는 타임슬롯 메모리(9)와, 가입자 회선(6,7)의 호처리 및 유지보수 정보를 처리하는 회선제어부(10)와, SLA 버스 제어신호인/WE와 /CE 그리고 DCLK 신호를 발생시키는 버스제어부(11)와, SLA 버스를 사용하는 디지탈 1차군속도 다중장치와 운용유지 시스템과의 정보교환을 가능하게 하고 VF 가입자 회선부(6)와 ISDN 가입자회선부(7)의 접속 그리고 북미식 1차군 속도와 유럽식 1차군 속도의 접속등 수용서비스에 따라 SLA 버스부의 구성을 변경가능하게 하는 마이크로 프로세서 접속부(12)로 구성된 것을 특징으로 하는 SLA 버스 구조.
  2. 제1항에 있어서, 상기 VF 가입자 회선부(6)는 3개의 64Kbit/s 신호를 전화급회선카드로부터 수신하여 메모리에 저장하였다가 버스제어 신호인 /WE와 /CE 그리고 DCLK 신호에 따라 8비트 단위로 SLA 버스 연결선(8)의 1번선, 2번선, 3번선으로 송신하고 각 가입자 회선(6,7)의 호처리 및 유지보수 정보를 4번선으로 송신하며, 역으로 순시하는 것을 특징으로 하는 SLA 버스 구조.
  3. 제1항에 있어서, 상기 ISDN 가입자회선부(7)는 2B+D 신호를 ISDN 회선카드로부터 수신하여 B1과 B2 그리고 D신호로 구분하여 메모리에 저장하였다가 각각 8비트가 되도록 D신호의 나머지 비트를 0이나 1로 채운다음, 버스제어 신호인 /WE와 /CE 그리고 DCLK 클럭에 따라, 8비트 단위로 B1은 SLA 버스 연결선(8)의 1번선, B2는 2번선, D신호는 3번선으로 송신하고, 운용유지보수정보를 SLA 버스 연결선(8)의 4번선으로 송신하며, 역으로 수신하는 것을 특징으로 하는 SLA 버스 구조.
  4. 제1항에 있어서, 상기 SLA 버스연결선(8)은 4개의 데이타 전송선으로 이루어지며 1번선과 2번선 그리고 3번선에는 가입자회선(6,7)의 데이타가 8비트 단위로 전송되며 4번선에는 호처리 및 운용유지보수용 데이타가 8비트단위로 전송되는 것을 특징으로 하는 SLA 버스 구조.
  5. 제1항에 있어서, 상기 회선제어기(10)는 가입자 회선부(6,7)의 호처리 정보를 SLA 버스연결선(8)의 4번선으로 입력받아 디지탈 1차군 속도 전송 프레임의 해당 타임슬롯으로 정보를 전송하거나 1차군속도 정속부로부터 입력된 신호의 호처리 및 유지보수 타임슬롯상의 데이타를 분석하여 가입자회선 제어 및 유지보수를 하며 타임슬롯에 할당된 가입자회선이 순서를 지정하는 것을 특징으로 하는 SLA 버스 구조.
  6. 제1항에 있어서, 상기 버스제어기(11)는 125μs 동안에 북미방식일때에 8개의 VF 가입자회선부(6) 또는 8개의 ISDN 가입자회선부(7)를 순차적으로 지정하고, 유럽방식일때에는 10개의 VF 가입자회선부(6) 또는 12개의 ISDN 가입자회선부(7)를 순차적으로 지정하는 /CE1부터 CE12까지의 /CE 클럭을 공급하고, /CE 신호가 저전위인 기간을 1주기로 하여 가입자회선부(6,7)의 데이타를 SLA 버스연결선(8)을 경유하여 타임슬롯 메모리(9)로 송신(Write)하고 타임슬롯 메모리(9)의 데이타를 SLA 버스 연결선(8)을 경유하여 수신(Read)하도록 하는 /WR 클럭을 공급하며, /WR 신호 1주기 기간을 48주기로 하여 SLA 버스로 전송되는 데이타를 비트단위로 동기시켜주는 DCLK 신호를 공급하는 것을 특징으로 하는 SLA 버스 구조.
KR1019920002180A 1992-02-14 1992-02-14 가입자회선 접속 버스구조 KR950003673B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920002180A KR950003673B1 (ko) 1992-02-14 1992-02-14 가입자회선 접속 버스구조

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920002180A KR950003673B1 (ko) 1992-02-14 1992-02-14 가입자회선 접속 버스구조

Publications (2)

Publication Number Publication Date
KR930018912A KR930018912A (ko) 1993-09-22
KR950003673B1 true KR950003673B1 (ko) 1995-04-17

Family

ID=19328975

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920002180A KR950003673B1 (ko) 1992-02-14 1992-02-14 가입자회선 접속 버스구조

Country Status (1)

Country Link
KR (1) KR950003673B1 (ko)

Also Published As

Publication number Publication date
KR930018912A (ko) 1993-09-22

Similar Documents

Publication Publication Date Title
US6879603B1 (en) Processor-based voice and data time slot interchange system
US4685101A (en) Digital multiplexer for PCM voice channels having a cross-connect capability
CA1321648C (en) Format converter
EP0144351B1 (en) System for switching multirate digitized voice and data
US5784369A (en) Methods and system for switching time-division-multiplexed digital signals of different rates
US4494231A (en) Time division switching system for circuit mode and packet mode channels
CA2031963C (en) System for controlling multiple line cards on a tdm bus
US4157458A (en) Circuit for use either as a serial-parallel converter and multiplexer or a parallel-serial converter and demultiplexer in digital transmission systems
US5014268A (en) Parallel time slot interchanger matrix and switch block module for use therewith
US4143246A (en) Time division line interface circuit
US3987251A (en) Time division switching network for switching multirate multiplexed data
JPH04256236A (ja) 情報スイッチング方法および装置
US3925621A (en) Digital circuit switched time-space-time switch equipped time division transmission loop system
US4805171A (en) Unitary PCM rate converter and multiframe buffer
JP2938294B2 (ja) サブレート制御チャネル交換方式
US4639909A (en) Digital signal distributor
US5553066A (en) Data transfer system including exchange
US5446731A (en) Signaling channel data transmitting/receiving circuit of a primary multiplexer
KR950003673B1 (ko) 가입자회선 접속 버스구조
US5257260A (en) Expanding switching capability of a time division communication system by multiplexing groups of circuits into successions
KR920009209B1 (ko) 음성 및 데이타 합성/분리회로
GB2027565A (en) Improvements in or relating to the switching of digital signals
KR960002676B1 (ko) 종합정보통신망 중용량 망종단장치의 스위칭 제어장치
KR100209556B1 (ko) 키폰시스템에서 음성채널 확장장치
WO1994028664A1 (en) Telecommunications system interfacing device and method

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080408

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee