KR960025124A - 클럭 버퍼링 회로 - Google Patents

클럭 버퍼링 회로 Download PDF

Info

Publication number
KR960025124A
KR960025124A KR1019940036370A KR19940036370A KR960025124A KR 960025124 A KR960025124 A KR 960025124A KR 1019940036370 A KR1019940036370 A KR 1019940036370A KR 19940036370 A KR19940036370 A KR 19940036370A KR 960025124 A KR960025124 A KR 960025124A
Authority
KR
South Korea
Prior art keywords
clock
bit
buffering circuit
circuit
byte
Prior art date
Application number
KR1019940036370A
Other languages
English (en)
Other versions
KR0150236B1 (ko
Inventor
김성도
정희범
서정욱
송원철
이훈복
Original Assignee
양승택
재단법인 한국전자통신연구소
조백제
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소, 조백제, 한국전기통신공사 filed Critical 양승택
Priority to KR1019940036370A priority Critical patent/KR0150236B1/ko
Publication of KR960025124A publication Critical patent/KR960025124A/ko
Application granted granted Critical
Publication of KR0150236B1 publication Critical patent/KR0150236B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

바이트 단위의 병렬처리에서, 각각의 클럭버퍼를 통하여 클럭이 제공될 때 발생되는 클럭스큐를 개선하기 위한 클럭버퍼링회로의 구조가 개시된다.
하나의 클럭원에 연결되어 있는 특정한 하나의 클럭버퍼는 입력되는 8비트데이타 중에서 특정한 1비트를 선택하여 이 비트와 연관된 저장소자에게만 클럭을 제공한다.
이로써, 특정한 하나의 데이타 비트는 집적회로 내에서 저장소자로 랫치될 때 하나의 클럭으로 처리되므로 자동배치배선 등으로 인한 클럭스큐를 줄일 수 있다.

Description

클럭 버퍼링 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 클럭버퍼링회로.

Claims (1)

  1. 바이트 데이타를 처리하는 회로의 클럭버퍼링회로에 있어서, 하나의 클럭원과 각각 연결되는 8개의 클럭버퍼들(31~38)을 포함하고, 상기 클럭버퍼들 각각은 상기 바이트 데이타의 해당 1비트를 처리하는 저장소자들로 클럭을 제공하는 것을 특징으로 하는 클럭버퍼링회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940036370A 1994-12-23 1994-12-23 클럭 버퍼링 회로 KR0150236B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940036370A KR0150236B1 (ko) 1994-12-23 1994-12-23 클럭 버퍼링 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940036370A KR0150236B1 (ko) 1994-12-23 1994-12-23 클럭 버퍼링 회로

Publications (2)

Publication Number Publication Date
KR960025124A true KR960025124A (ko) 1996-07-20
KR0150236B1 KR0150236B1 (ko) 1998-10-15

Family

ID=19403212

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940036370A KR0150236B1 (ko) 1994-12-23 1994-12-23 클럭 버퍼링 회로

Country Status (1)

Country Link
KR (1) KR0150236B1 (ko)

Also Published As

Publication number Publication date
KR0150236B1 (ko) 1998-10-15

Similar Documents

Publication Publication Date Title
AR012798A1 (es) Circuito para reducir el efecto de ruido en senales, aparato procesador de senales, disposicion de computacion y metodo, que emplean el circuito
TW359776B (en) Data processor and data processing system
KR930022340A (ko) 디인터리브회로
KR850008017A (ko) Cmos 입출력회로
NO870415L (no) Datamaskinsystem.
KR900013516A (ko) 선경 회로망을 이용한 Associative Memory
PT96598A (pt) Bucha para parede oca com resistencia de fixacao melhorada e seu processo de moldacao
DE69800119T2 (de) Fernschreibgerät
KR920003162A (ko) 다포트 캐시 메모리
KR960025124A (ko) 클럭 버퍼링 회로
KR920022310A (ko) 효율이 개선된 deam행 용장 회로 및 용장 대체 방법
SE9901290L (sv) Avdelad buffert
KR930001217A (ko) 반도체 기억장치
KR970055522A (ko) 디플레션 트랜지스터를 이용한 5v/3.3v 톨러런트의 출력 버퍼
KR970016934A (ko) 인크리멘트 처리장치
KR970049433A (ko) 패스 트랜지스터 멀티플렉서를 이용한 데이타 압축 회로
KR920013698A (ko) 집적회로
KR970013757A (ko) 비교기 회로
KR940004446A (ko) 버스 인터페이스 장치
KR910010319A (ko) 3중 메모리 방법 및 회로
KR930018853A (ko) 전 가산기
KR920010404A (ko) Pc 시스템에서 8비트 16비트 변환버스 인터페이스 로직
KR920018566A (ko) 정보처리장치
KR950004740A (ko) 데이타 출력 장치
KR970013730A (ko) 어드레스 버퍼링 방법 및 그 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040401

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee