KR960020561A - How to Report Common Bus Status During Processor Initialization at Electronic Switching - Google Patents

How to Report Common Bus Status During Processor Initialization at Electronic Switching Download PDF

Info

Publication number
KR960020561A
KR960020561A KR1019940031653A KR19940031653A KR960020561A KR 960020561 A KR960020561 A KR 960020561A KR 1019940031653 A KR1019940031653 A KR 1019940031653A KR 19940031653 A KR19940031653 A KR 19940031653A KR 960020561 A KR960020561 A KR 960020561A
Authority
KR
South Korea
Prior art keywords
common bus
processor
fault
state
bus
Prior art date
Application number
KR1019940031653A
Other languages
Korean (ko)
Other versions
KR0131950B1 (en
Inventor
이석란
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR1019940031653A priority Critical patent/KR0131950B1/en
Publication of KR960020561A publication Critical patent/KR960020561A/en
Application granted granted Critical
Publication of KR0131950B1 publication Critical patent/KR0131950B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Hardware Redundancy (AREA)

Abstract

본 발명은 전전자 교환기에서 프로세서 초기화시 공통 버스 상태를 운영자에 알릴 수 있는 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법에 관한 것으로, 이를 위하여, 전전자 교환기에서 프로세서 초기화시 공통 버스 상태를 운영자에게 보고하는 방법에 있어서, 프로세서의 초기화시 공통 버스의 상태를 검사하여 공통 버스 상태 데이타를 주 프로세서로 전송하는 제1과정과, 공통 버스 이상 상태 감지시에 이에 대한 복구 동작과 이상 상태 현황을 상기 주 프로세서로 전송하는 제2과정과, 상기 주 프로세서가 상기 공통 버스 상태 데이타와 이상 상태 현황을 수신한 경우에 상기 운영자에게 알리기 위하여 상기 수신한 데이타를 재 구성하여 출력하는 제3과정으로 이루어진 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법을 제공한다.The present invention relates to a method of reporting a common bus state at the time of processor initialization in an all-electronic exchange that can inform the operator of the common bus state at the time of initialization of the processor. In the method of reporting to the processor, the first process of checking the state of the common bus upon initialization of the processor and transmitting the common bus state data to the main processor, and the recovery operation and abnormal state status of the common bus state when the common bus abnormality is detected. A second process of transmitting to a main processor, and a third process of reconfiguring and outputting the received data to notify the operator when the main processor receives the common bus state data and an abnormal state state. Report common bus status on processor initialization at exchange Provide a method.

Description

전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법How to Report Common Bus Status During Processor Initialization at Electronic Switching

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제1도는 본 발명에 적용된 하드웨어 시스템의 블럭 구성도,1 is a block diagram of a hardware system applied to the present invention,

제2도는 다수의 보조 프로세서와 주 프로세서간의 정합을 도시한 블럭 구성도.2 is a block diagram illustrating the matching between a plurality of coprocessors and a main processor.

Claims (5)

전전자 교환기에서 프로세서 초기화시 공통 버스 상태를 운영자에게 보고하는 방법에 있어서, 프로세서의 초기화시 공통 버스의 상태를 검사하여 공통 버스 상태 데이타를 주 프로세서로 전송하는 제1과정과; 공통 버스 이상 상태 감지시에 이에 대한 복구 동작과 이상 상태 현황을 상기 주 프로세서로 전송하는 제2과정과; 상기 주 프로세서가 상기 공통 버스 상태 데이타와 이상 상태 현황을 수신한 경우에 상기 운영자에게 알리기 위하여 상기 수신한 데이타를 재 구성하여 출력하는 제3과정으로 이루어진 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법.A method for reporting a common bus state to an operator at initialization of a processor in an electronic switching system, the method comprising: checking a state of a common bus at initialization of a processor and transmitting common bus state data to a main processor; A second process of transmitting a recovery operation and an abnormal state state of the common bus abnormal state to the main processor; A method of reporting a common bus state at the time of initializing a processor in an electronic switchgear having a third process of reconfiguring and outputting the received data to notify the operator when the main processor receives the common bus state data and an abnormal state state. . 제1항에 있어서, 제1과정은, 일정 영역에서 프로세서 초기화 여유를 읽어 상기 주 프로세서로 프로세서 초기화 이유를 전송하는 단계와; 이중화된 공통 버스 중에서 제1공통 버스의 동작을 검사하여 정상이면 현재 사용하고 있는 공통 버스가 제1공통 버스임을 상기 주 프로세서로 전송하고, 이상 상태면 제2공통 버스로 절체하고 제2공통 버스의 동작을 검사하는 단계와; 제2공통 버스의 동작이 정상이면 현재 사용하고 있는 공통 버스가 제2공통 버스임을 상기 주 프로세서로 전송하고, 이상 상태면 공통 버스 사용불가임을 프로세서 초기화 이유를 저장하는 일정 영역에 저장하는 단계로 이루어진 것을 특징으로 하는 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법.The method of claim 1, further comprising: reading a processor initialization margin in a predetermined region and transmitting a processor initialization reason to the main processor; In operation of the redundant common bus, the operation of the first common bus is inspected, and if it is normal, the currently used common bus is transmitted to the main processor. If the status is abnormal, the transfer to the second common bus is performed. Checking the operation; If the operation of the second common bus is normal, transmitting the common bus currently being used to the main processor to the main processor; and if the abnormal state is not present, storing the reason for the processor initialization in a predetermined area. A method of reporting common bus state at processor initialization in an electronic switchgear. 제1항에 있어서, 제2과정은, 하드웨어에 의한 감지로 공통 버스 폴트 인터럽트가 발생되면 일정 영역에서 하드웨어에서 감지하여 저장해 놓은 공통 버스 폴트 발생 이유를 읽는 단계와; 발생된 공통 버스 폴트를 판별하여 클록 폴트이면 공통 버스 폴트 발생 이유를 클록 폴트로 저장하고 클록 폴트 발생 카운트를 중가시키고 폴트 상태인 공통 버스를 이중화된 다른 공통 버스로 절체하고, 프레임 싱크 폴트이면 발생 이유를 프레임 싱크 폴트로 저장하고 프레임 싱크 폴트 발생 카운트를 증가시키고 폴트 상태인 공통 버스를 이중화된 다른 공통 버스로 절제하며, 특정 프로세서의 한계치 이상 버스 점유로 판별되면 한계치 이상 버스 점유 폴트임을 저장하고 한계치 이상 버스 점유 폴트 발생 카운트를 증가시키고 공통 버스의 점유를 강제로 해제하는 단계와; 카운트된 절체 횟수가 설정된 한계치 이상인지를 비교하여 한계치 이상이면 공통 버스 사용불가라는 프로세서 초기화 이유를 일정 영역에 저장하고 다시 초기화를 수행하고, 한계치 이하이면 버스 절체 수행 횟수를 증가시키고 발생한 공통 버스 폴트 종류와 발생된 공통 버스를 상기 주 프로세서로 전송하는 단계로 이루어진 것을 특징으로 하는 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법.The method of claim 1, further comprising: reading a reason for generating a common bus fault detected and stored in hardware in a predetermined area when a common bus fault interrupt occurs due to detection by hardware; Determine the common bus fault that occurred and store the reason for the common bus fault as a clock fault if it is a clock fault, increase the clock fault occurrence count, switch the faulted common bus to another redundant redundant bus, and if it is a frame sync fault, why Is stored as a frame sync fault, the frame sync fault occurrence count is incremented, and the faulted common bus is aborted to another redundant redundant bus, and if it is determined that the bus occupies more than the threshold of a particular processor, it stores the faulted bus occupancy fault and exceeds the threshold. Increasing the bus occupancy fault occurrence count and forcibly releasing the occupancy of the common bus; If the counted number of transfers is greater than or equal to the set threshold, if the threshold is greater than the threshold, the processor initializes the reason for not using the common bus in a certain area and reinitializes it. And transmitting the generated common bus to the main processor. 제1항에 있어서, 제2과정은, 소프트웨어에 의한 루프백 테스트 실패가 감지되면 공통 버스 폴트 발생 이유를 루프백 테스트로 저장하는 단계와; 폴트 상태인 공통 버스를 판별하여 이중화된 다른 공통 버스로 절체하는 단계와; 공통 버스 절체 횟수를 비교하여 절체된 횟수가 설정된 한계치 이상이면 공통 버스 사용 불가라는 프로세서 초기화 이유를 일정영역에 저장하고 프로세서 초기화를 수행하고, 절체 횟수가 설정된 횟수보다 작으면 절체 횟수를 증가시키고 발생한 공통 버스 폴트 종류와 폴트가 발생된 공통 버스를 상기 주 프로세서로 전송하는 단계로 이루어진 것을 특징으로 하는 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법.The method of claim 1, further comprising: storing, as a loopback test, a reason for generating a common bus fault when a loopback test failure is detected by software; Determining a common bus in a fault state and switching to another redundant common bus; Comparing the number of common bus transfers, if the number of transfers is greater than the set limit, store the processor initialization reason that the common bus is not available in a certain area and initialize the processor.If the transfer number is less than the set number, increase the transfer number and generate the common And transmitting a common bus having a bus fault type and a fault generated to the main processor. 제1항에 있어서, 제3과정은, 다수 프로세서로부터 프로세서 초기화 이유, 공통 버스 상태, 공통 버스 폴트 종류, 공통 버스가 발생한 버스를 포함하는 데이타를 수신할 경우에 상기 수신한 데이타가 정상인지를 판단하여 정상이면 어떤 데이타인지를 판단하는 단계와; 상기 수신한 데이타를 송신한 프로세서별로 구분하여 상기 운용자가 알 수 있는 형식으로 재구성하여 입출력 프로세서에 연결된 입출력 터미널로 출력하는 단계로 이루어진 것을 특징으로 하는 전전자 교환기에서 프로세서 초기화시 공통 버스 상태 보고 방법.The method of claim 1, wherein the third process determines whether the received data is normal when receiving data from a plurality of processors including a processor initialization reason, a common bus state, a common bus fault type, and a bus on which the common bus has occurred. Determining if the data is normal; And reconstructing the received data for each processor transmitted and reconfiguring the data into a format known to the operator and outputting the received data to an input / output terminal connected to an input / output processor. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940031653A 1994-11-29 1994-11-29 Method for reporting state of common bus on initializing KR0131950B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940031653A KR0131950B1 (en) 1994-11-29 1994-11-29 Method for reporting state of common bus on initializing

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940031653A KR0131950B1 (en) 1994-11-29 1994-11-29 Method for reporting state of common bus on initializing

Publications (2)

Publication Number Publication Date
KR960020561A true KR960020561A (en) 1996-06-17
KR0131950B1 KR0131950B1 (en) 1998-04-21

Family

ID=19399379

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940031653A KR0131950B1 (en) 1994-11-29 1994-11-29 Method for reporting state of common bus on initializing

Country Status (1)

Country Link
KR (1) KR0131950B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100518452B1 (en) * 2003-12-03 2005-09-30 한국전자통신연구원 Method for processing fallacy data of router
KR100670075B1 (en) * 1999-09-08 2007-01-18 유티스타콤코리아 유한회사 Connection administrate method by checking trunk of a cellular communication system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100670075B1 (en) * 1999-09-08 2007-01-18 유티스타콤코리아 유한회사 Connection administrate method by checking trunk of a cellular communication system
KR100518452B1 (en) * 2003-12-03 2005-09-30 한국전자통신연구원 Method for processing fallacy data of router

Also Published As

Publication number Publication date
KR0131950B1 (en) 1998-04-21

Similar Documents

Publication Publication Date Title
JPH0746322B2 (en) Faulty device identification system
US3564145A (en) Serial loop data transmission system fault locator
US4541031A (en) Loop fault isolator
KR960020561A (en) How to Report Common Bus Status During Processor Initialization at Electronic Switching
US7089484B2 (en) Dynamic sparing during normal computer system operation
US5784274A (en) System and method for monitoring errors occurring in data processed by a duplexed communication apparatus
JP2778625B2 (en) Failure assessment method
JPH0553846A (en) Fault detecting system
KR100194979B1 (en) Determination of Operation Mode of Redundant Processor System
JPS63280537A (en) Fault state reporting system
KR100214134B1 (en) Method for self-test of standby processor in full electronic switching system
KR100291097B1 (en) Real-Time Clock-Related Fault Detection Device in Processor Board with Redundancy
US5418794A (en) Error determination scan tree apparatus and method
KR0153017B1 (en) Rink process system of the full electronic switching system having memory and line inter-facing unit
JP2954040B2 (en) Interrupt monitoring device
KR0142357B1 (en) Multiple fault alarm processing device using group event flag
JP2606160B2 (en) Failure detection method for parity check circuit
KR100285338B1 (en) Diagnostic Device and Method for Standby Board in Electronic Switching System
JPH0730650A (en) Fault reporting system
KR950022649A (en) Diagnosis and recovery method of trunk line status in distributed node exchange system
JP2891188B2 (en) Signal sending circuit
KR970056421A (en) Alarm Collecting Device of ATM Switching System and its Operation Method
JPH07202826A (en) Method for locating faulty position
KR100352848B1 (en) Apparatus for error checking of multiframe indicator byte in communication system
SU1410047A1 (en) Switching system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee