KR960020488A - 에이치디티브이(hdtv) 디코더의 슬로우 재생장치 및 방법 - Google Patents

에이치디티브이(hdtv) 디코더의 슬로우 재생장치 및 방법 Download PDF

Info

Publication number
KR960020488A
KR960020488A KR1019940031520A KR19940031520A KR960020488A KR 960020488 A KR960020488 A KR 960020488A KR 1019940031520 A KR1019940031520 A KR 1019940031520A KR 19940031520 A KR19940031520 A KR 19940031520A KR 960020488 A KR960020488 A KR 960020488A
Authority
KR
South Korea
Prior art keywords
memory
frame
vld
signal
write
Prior art date
Application number
KR1019940031520A
Other languages
English (en)
Other versions
KR0136612B1 (ko
Inventor
김진경
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR1019940031520A priority Critical patent/KR0136612B1/ko
Publication of KR960020488A publication Critical patent/KR960020488A/ko
Application granted granted Critical
Publication of KR0136612B1 publication Critical patent/KR0136612B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/423Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation characterised by memory arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/124Quantisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/625Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding using discrete cosine transform [DCT]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Discrete Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Signal Processing For Recording (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 영상압축신호 복조부의 메모리 제어부에 슬로우 재생기능을 추가하여 HDTV 디코더가 슬로우 재생의 처리가 가능토록 한 HDTV 디코더의 슬로우 재생장치 및 방법에 관한 것이다.
종래의 기술로는 HDTV 디코더가 HDVCR이나 다른 기록재생시스템과 연결하여 슬로우 재생기능을 가질 수 업었던 점을 감안하여 본 발명은 HDTV 디코더내의 메모리 제어부를 VLD부의 디코딩을 제어하고 프레임 메모리와 메모리부의 리드 및 라이트를 슬로우 재생모드에 맞게 제어하도록 구성하며, VLD 인에이블신호 하이시 픽춰 코딩 타입을 판단하며, 픽춰 코딩 타입에 따라 프레임 메모리와 메모리부의 리드/라이트 및 멀티플렉서의 멀티플렉싱을 제어하며, VLD 인에이블신호 로우시 프레임 메모리로의 라이트를 금하고 토글신호에 따라 프레임 메모리와 메모리부의 리드/라이트 및 멀티플렉서의 멀티플렉싱을 제어함으로써 별도의 메모리나 많은 양의 로직을 추가하지 않고도 슬로우 재생모드로 디코딩하여 디스플레이할 수 있는 HDTV 디코더를 구현할 수 있게 된다.

Description

에이치디티브이(HDTV) 디코더의 슬로우 재생장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제5도는 본 발명에 따른 메모리 제어부의 VLD인에이블신호 발생부의 구성도,
제6도는 본 반명에 따른 메모리 제어부의 프레임 메모리 리드/라이트신호 발생부의 구성도,
제7도는 본 발명에 따른 메모리 제어부의 메모리부 라이트신호 발생부의 구성도.

Claims (6)

  1. 입력영상신호를 디코딩하고 움직임 벡터를 출력하는 VLD부와, 역양자화 및 역DCT부와, 움직임 보상부와, I나 P프레임이 저장되는 제, 제2프레임 메모리와, 영상신호의 프레임 재배치를 위한 메모리부 및 멀티플렉서와, 상기 제1, 제2프레임 메모리와 메모리부의 리드/라이트 및 멀티플렉서의 멀티플렉싱을 제어하는 메모리 제어부를 구비하는 HDTV 디코더에 있어서, 상기 메모리 제어부는 상기 VLD부의 디코딩을 제어하고 상기 제1, 제2프레임 메모리와 메모리부의 리드 및 라이트를 슬로우 재생모드에 맞게 제거하도록 구성됨을 특징으로 하는 HDTV 디코더의 슬로우 재생장치.
  2. 제1항에 있어서, 상기 메모리 제어부는 슬로우 재생모드인 경우 프레임 클럭주기로 VLD부의 인에이널신호를 발생하는 VLD 인에이블신호 발생부와, 상기 VLD 인에이블 신호 발생부로 부터의 VLD 인에이블신호 및 프레임 클럭에 따라 상기 제1, 제2프레임 메모리의 리드/라이트를 제어하는 프레임 메모리 리드/라이트신호 발생부와, 상기 VLD 인에이블신호 발생부로부터의 VLD 인에이블신호 입력에 따라 상기 메모리부의 라이트신호를 발생하는 메모리부 라이트신호 발생부와, 상기 VLD 인에이블신호 발생부로부터의 VLD 인에이블신호에 따라 상기 멀티플렉서의 선택신호를 발생하는 선택신호 발생부로 구성됨을 특징으로 하는 HDTV 디코더의 슬로우 재생장치.
  3. 제2항에 있어서, 상기 프레임 메모리 리드/라이트신호 발생부는 VLD 인에이블신호와 I나 P프레임 데이타가 입력되는 제1앤드 게이트와, 상기 제1앤드 게이트의 출력이 토글입력단에 입력되며 클럭단에 프레임 클럭이 입력되는 T플립플롭과, VLD 인에이블신호와 B프레임 데이타가 입력되는 제2앤드 게이트와, 상기 제1앤드 게이트의 출력과 T플립플롭의 출력이 입력되어 제1프레임 메모리의 라이트신호를 발생하는 제3앤드 게이트와, 상기 T플립플롭의 출력이 반전된 신호와 상기 제1앤드 게이트의 출력이 입력되어 제2프레임 메모리의 라이트 신호를 발생하는 제4앤드 게이트와, 상기 T플립플롭의 출력이 반전된 신호와 상기 제2앤드 게이트의 출력이 입력되어 제1프레임 메모리의 리드신호를 발생하는 제1오아 게이트와, 상기 제2앤드 게이트의 출력과 상기 T플립플롭의 출력이 입력되어 제2프레임 메모리의 리스신호를 발생하는 제2오아 게이트로 구성됨을 특징으로 하는 HDTV 디코더의 슬로우 재생장치.
  4. VLD 인에이블신호 하이시 픽춰 코딩 타입을 판단하는 제1단계와, 픽춰 코딩 타입에 따라 제1, 제2프레임 메모리와 메모리부의 리드/라이트 및 멀티플렉서의 멀티플렉싱을 제어하는 제2단계와, VLD 인에이블신호 로우시 제1, 제2프레임 메모리로의 라이트를 금하고 토글신호에 따라 제1, 제2프레임 메모리와 메모리부의 리드/라이트 및 멀티플렉서의 멀티플렉싱을 제어하는 제3단계로 이루어짐을 특징으로 하는 HDTV 디코더의 슬로우 재생방법.
  5. 제4항에 있어서, 상기 기 제2단계는 픽춰 코딩 타입이 I나 P픽춰일 경우 토글신호에 따라 제, 제2프레임 메모리의 리드/라이트를 반대로 행하는 제1단계와, 메모리부의 라이트를 금하고 제2프레임 메모리로부터 리드를 행하는 제2단계와, 멀티플렉서의 선택신호를 하이로 하고 프레임 단위로 토글을 행하는 제3단계와, 픽춰 코딩 타입이 B픽워 일 경우 제1, 제2프레임 메모리의 라이트는 금하고 리드를 행하는 제4단계와, 메모리부로의 라이트 및 제2프레임 메모리의 리드를 행하는 제5단계와, 멀티플렉서의 선택신호를 로우로 하는 제6단계로 이루어짐을 특징으로 하는 HDTV 디코더의 슬로우 재생방법.
  6. 제4항에 있어서, 상기 제3단계는 제1, 제2프레임 메모리로의 라이트를 금하고 토글신호에 따라 제1, 제2프레임 메모리의 리드를 반대로 행하는 제1단계와, 메모리부로의 라이트 및 제2프레임 메모리의 리드를 행하는 제2단계와, 멀티플렉서의 선택신호를 하이로 하는 제3단계로 이루어짐을 특징으로 하는 HDTV 디코더의 슬로우 재생방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940031520A 1994-11-28 1994-11-28 에이치디티브이 디코더의 슬로우 재생장치 및 방법 KR0136612B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940031520A KR0136612B1 (ko) 1994-11-28 1994-11-28 에이치디티브이 디코더의 슬로우 재생장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940031520A KR0136612B1 (ko) 1994-11-28 1994-11-28 에이치디티브이 디코더의 슬로우 재생장치 및 방법

Publications (2)

Publication Number Publication Date
KR960020488A true KR960020488A (ko) 1996-06-17
KR0136612B1 KR0136612B1 (ko) 1998-11-16

Family

ID=19399265

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940031520A KR0136612B1 (ko) 1994-11-28 1994-11-28 에이치디티브이 디코더의 슬로우 재생장치 및 방법

Country Status (1)

Country Link
KR (1) KR0136612B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100249229B1 (ko) * 1997-08-13 2000-03-15 구자홍 에이치디티브이의 다운 컨버젼 디코딩 장치
KR100547103B1 (ko) * 1999-02-09 2006-01-26 삼성전자주식회사 가변속 모드를 위한 기록 및/또는 재생방법 및 그 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100249229B1 (ko) * 1997-08-13 2000-03-15 구자홍 에이치디티브이의 다운 컨버젼 디코딩 장치
KR100547103B1 (ko) * 1999-02-09 2006-01-26 삼성전자주식회사 가변속 모드를 위한 기록 및/또는 재생방법 및 그 장치

Also Published As

Publication number Publication date
KR0136612B1 (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
ES2196120T3 (es) Reproduccion de datos codificados en operaciones de lectura en retroceso.
KR950002455A (ko) 영상기록장치
US8184700B2 (en) Image decoder
KR960032307A (ko) 데이타 디코딩 장치 및 방법
KR970050128A (ko) 고속재생을 위한 비디오데이타 복호방법 및 그 장치
KR100274922B1 (ko) 화상 표시 장치 및 그 특수 재생 제어 장치
KR950703259A (ko) 동화상 복호화 장치(Moving picture decoding apparatus)
US5321508A (en) Video image data recording apparatus
JP2000217109A (ja) 動画像再生装置及び再生方法
KR960020488A (ko) 에이치디티브이(hdtv) 디코더의 슬로우 재생장치 및 방법
JP2000083215A (ja) 再生方法及び再生装置
JPH03228490A (ja) 動画像復号化装置
KR940010042A (ko) 동화상의 시퀀스를 실시간으로 취득 및 재생하기 위한 시스템
JP2723024B2 (ja) 圧縮画像データ再生装置
KR100297992B1 (ko) 동화상 복호 방법 및 장치, 및 동화상 재생 장치
JPH099258A (ja) 符号化映像データの復号装置
JP3039416B2 (ja) 映像記憶再生装置
JP2990696B2 (ja) 動画像復号化装置
JP2000217120A (ja) 再生装置、方法及びコンピュ―タ読み取り可能な記憶媒体
KR950024200A (ko) 디지탈영상재생시스템의 에러정정방법 및 장치
KR970014341A (ko) 순차기록방식에 따라 기록된 영상데이타를 위한 가변장 복호기
KR100296095B1 (ko) 고화질텔레비젼수상기의복호기에있어서프레임기록제어회로
KR970063951A (ko) 화상 복호화 장치
JPH0795562A (ja) 動画像復号化装置
JPH05236429A (ja) 画像再生装置および方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091230

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee