KR960013052A - 영상 디코더의 반화소 처리 장치 - Google Patents

영상 디코더의 반화소 처리 장치 Download PDF

Info

Publication number
KR960013052A
KR960013052A KR1019940023639A KR19940023639A KR960013052A KR 960013052 A KR960013052 A KR 960013052A KR 1019940023639 A KR1019940023639 A KR 1019940023639A KR 19940023639 A KR19940023639 A KR 19940023639A KR 960013052 A KR960013052 A KR 960013052A
Authority
KR
South Korea
Prior art keywords
pixel
image
pixel motion
image information
output
Prior art date
Application number
KR1019940023639A
Other languages
English (en)
Other versions
KR0152780B1 (ko
Inventor
최진우
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR1019940023639A priority Critical patent/KR0152780B1/ko
Publication of KR960013052A publication Critical patent/KR960013052A/ko
Application granted granted Critical
Publication of KR0152780B1 publication Critical patent/KR0152780B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/01Equalisers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Image Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 영상 디코더의 반화소 처리 장치에 관한 것으로, 종래에는 후방향 영상과 전방향 영상을 스캔라인 단위로 번갈아 반화소 처리를 하는 경우 디램(DRAM)의 페이지 모드를 이용하지 못하여 엑세스 타임이 지나치게 길어지는 문제점이 있고 또한, 후방향 영상과 전방향 영상을 별도의 회로에서 각기 반화소 처리할 경우 블럭 단위의 메모리가 증가하므로 단가가 상승하는 문제점이 있었다. 이러한 점을 개선하기 위하여 본 발병에서는 전방향 영상을 반화소 처리하여 버퍼에 일시 저장한 후 후방향 영상을 반화소 처리하여 버퍼에 저장된 반화소 처리된 전반향 영상과 합산하고 그 합산된 값의 평균값을 구하여 양방향 영상을 보간하도록 구성한 것으로, 본 발명은 블럭 단위로 전방향 처리 종료 후 후방향 처리를 하므로 디램의 페이지 모드를 활용할 수 있으므로 메모리 엑세스 타임이 단축시킬 수 있어 시스템의 성능을 향상시킬 수 있고 또한, 블럭 단위 처리에서 이중 버퍼 구조를 채용함과 동시에 양방향 처리에 필요한 버퍼를 겸용으로 사용하므로 1개의 블럭 버퍼가 필요없어 메모리 크기의 감소에 의해 제조 단가를 절감시킬 수 있다.

Description

영상 디코더의 반화소 처리 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제6도는 본 발명의 다른 실시예의 블럭도.
제7도는 제6도의 상세 블럭도.

Claims (10)

  1. 후방향 영상 및 전방향 영상을 저장하는 프레임 메모리와, 상기 프레임 메모리로부터 상기 두 영상을 순차적으로 읽어 매크로 블럭 단위로 반화소 움직임 보상을 하는 반화소 움직임 보상 수단과, 상기 반화소 움직임 보상된 후방향 영상의 매크로 블럭 정보를 일시 저장하는 제1버퍼링 수단과, 이 제1버퍼링 수단에 반화소 움직임 보상된 전방향 영상 정보의 저장이 완료되면 상기 반화소 움직임 보상 수단에서 반화소 움직임 보상된 후방향 영상과 순차적으로 합산하여 그 평균을 구하므로서 양방향 영상을 예측하는 보간 수단과, 이 보간 수단에서 예측된 양방향 영상을 일시 저장하는 제2버퍼링 수단으로 구성한 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  2. 제1항에 있어서, 제2버퍼링 수단은 이중 버퍼링되도록 2개의 버퍼가 병렬 접속된 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  3. 제1항에 있어서, 반화소 움직임 보상 수단은 필요에 따라 수평 방향의 반화소 움직임을 보상하는 수평 반화소 움직임 보상기와, 이 수평 반화소 움직임 보상기의 출력을 입력받아 필요에 따라 수직 방향의 반화소 움직임을 보상하는 수직 반화소 움직임 보상기로 구성한 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  4. 제3항에 있어서, 수평 반화소 움직임 보상기는 프레임 메모리의 저장 데이타를 2픽셀씩 읽어 픽셀 지연시키는 제1,제2픽셀 지연기와, 상기 제2픽셀 지연기의 입력 신호와 상기 제1픽셀 지연기의 출력 신호를 합산하여 수평 방향으로 픽셀의 평균을 구하는 제1가산기와, 상기 제1,제2픽셀 지연기의 출력 신호를 합산하는 제2가산기와, 상기 제1,제2가산기의 입출력 신호를 필요에 따라 각기 선택하는 제1,제2멀티플렉서로 구성한 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  5. 제3항에 있어서, 수직 반화소 움직임 보상기는 수평 반화소 움직임 보상기으로부터 출력된 영상 정보를 각가 1라인 지연시키는 제1,제2라인 지연기와, 이 제1,제2라인 지연기의 입출력을 각기 합산하여 수직 방향으로 픽셀의 평균을 구하는 제1,제2가산기와, 이 제1가산기의 출력 신호 및 제1라인 지연기의 입력 신호중 하나를 필요에 의해 선택 출력하는 제1멀티플렉서와, 상기 제2가산기의 출력 신호 및 제2라인 지연기의 입력 신호중 하나를 필요에 따라 선택 출력하는 제2멀티플렉서로 구성한 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  6. 제1항에 있어서, 보간 수단은 반화소 움직임 보상 수단의 출력과 제1버퍼링 수단의 출력을 각기 합산하여 평균함에 의해 양방향 영상을 예측하는 제1,제2가산기로 구성한 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  7. 전방향 영상 정보 및 후방향 영상 정보를 저장하는 프레임 메모리와, 이 프레임 메모리의 2개의 영상 정보를 순차적으로 읽어 반화소 움직임을 보상하는 반화소 움직임 보상 수단과, 이 반화소 움직임 보상 수단에서 보상된 전방향 영상 정보를 일시 저장한 후 상기 반화소 움직임 보상 수단에서 출력되는 후방향 영상 정보와 합산하여 예측된 양방향 영상 정보를 출력하는 보간 수단과, 이 보간 수단을 통해 출력되는 전방향 영상 정보를 일시 저장한 후 그 보간 수단에 출력하고 상기 보간 수단에서 출력되는 양방향 영상 정보를 저장하는 이중 버퍼링 수단으로 구성하는 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  8. 제7항에 있어서, 보간 수단은 반화소 움직임 보상 수단의 영상 정보를 각기 픽셀 지연시키는 제1, 제2픽셀 지연기와, 이 제1, 제2픽셀 지연기의 출력과 이중 버퍼링 수단의 출력을 합산하는 제1,제2가산기와, 상기 제1픽셀 지연기 및 제1가산기의 출력중 하나를 선택하여 상기 이중 버퍼링 수단에 출력하는 제1멀티플렉서와, 상기 제2픽셀 지연기 및 제2가산기의 출력중 하나를 선택하여 상기 이중 버퍼링 수단에 출력하는 제2멀티플렉서로 구성한 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  9. 제8항에 있어서, 제1,제2멀티플렉서는 제1,제2픽셀 지연기에서 출력되는 전방향 영상 정보를 이중 버퍼링 수단에 출력한 후 제1,제2가산기에서 출력되는 양방향 영상 정보를 선택하여 상기 이중 버퍼링 수단에 출력하는 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
  10. 제7항에 있어서, 제1,제2픽셀 지연기는 이중 버퍼링 수단에 저장된 전방향 영상 정보가 제1,제2가산기에 입력되는 시간과 일치하도록 지연 시간을 갖는 것을 특징으로 하는 영상 디코더의 반화소 처리 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940023639A 1994-09-16 1994-09-16 영상 디코더의 반화소 처리 장치 KR0152780B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940023639A KR0152780B1 (ko) 1994-09-16 1994-09-16 영상 디코더의 반화소 처리 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940023639A KR0152780B1 (ko) 1994-09-16 1994-09-16 영상 디코더의 반화소 처리 장치

Publications (2)

Publication Number Publication Date
KR960013052A true KR960013052A (ko) 1996-04-20
KR0152780B1 KR0152780B1 (ko) 1998-10-15

Family

ID=19393063

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940023639A KR0152780B1 (ko) 1994-09-16 1994-09-16 영상 디코더의 반화소 처리 장치

Country Status (1)

Country Link
KR (1) KR0152780B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100778469B1 (ko) * 2000-12-12 2007-11-21 엘지전자 주식회사 움직임 추정 최적화 방법 및 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100778469B1 (ko) * 2000-12-12 2007-11-21 엘지전자 주식회사 움직임 추정 최적화 방법 및 장치

Also Published As

Publication number Publication date
KR0152780B1 (ko) 1998-10-15

Similar Documents

Publication Publication Date Title
US5621464A (en) Method of reordering a decoded video picture sequence
US6965644B2 (en) Programmable architecture and methods for motion estimation
US20130300898A1 (en) Image processing apparatus having a buffer memory for image data storage
US8451901B2 (en) High-speed motion estimation apparatus and method
US5442402A (en) Modular memory for an image decoding system
US20060203908A1 (en) Method and apparatus for loading image data
EP0602642B1 (en) Moving picture decoding system
JP3522801B2 (ja) 動き補償を用いた動映像信号処理器のためのメモリ装置
US8014618B2 (en) High-speed motion compensation apparatus and method
US6188727B1 (en) Simplicity HDTV video decoder and its decoding method
JPH08294115A (ja) Mpeg復号化器及びその復号化方法
KR100204475B1 (ko) 개선된 프레임 재배열 장치
KR960013052A (ko) 영상 디코더의 반화소 처리 장치
JP5182285B2 (ja) デコード方法及びデコード装置
KR970025184A (ko) 예측매크로블럭 변환을 이용한 동화상 복호기
US5915040A (en) Image processing apparatus
US6668087B1 (en) Filter arithmetic device
JPH05260461A (ja) 動き補償予測装置
KR970057917A (ko) 매크로블럭의 반픽셀처리장치
US5946036A (en) Image decoding using read/write memory control based on display region setting
KR960003418A (ko) 반픽셀 움직보상장치
KR970002481B1 (ko) 반픽셀(Half Pixel) 움직임보상장치
KR20020001064A (ko) 고화질 텔레비전의 움직임 보상 및 화면 디스플레이 장치
JP3271220B2 (ja) 画像処理装置
KR100243471B1 (ko) 프레임 메모리에 있어서 어드레스 발생장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050331

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee