KR960008550A - 데이타 스터핑(stuffing) 장치 - Google Patents

데이타 스터핑(stuffing) 장치 Download PDF

Info

Publication number
KR960008550A
KR960008550A KR1019940020683A KR19940020683A KR960008550A KR 960008550 A KR960008550 A KR 960008550A KR 1019940020683 A KR1019940020683 A KR 1019940020683A KR 19940020683 A KR19940020683 A KR 19940020683A KR 960008550 A KR960008550 A KR 960008550A
Authority
KR
South Korea
Prior art keywords
data
format
received
generating
clock
Prior art date
Application number
KR1019940020683A
Other languages
English (en)
Other versions
KR0165054B1 (ko
Inventor
심재영
Original Assignee
정장호
금성정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, 금성정보통신 주식회사 filed Critical 정장호
Priority to KR1019940020683A priority Critical patent/KR0165054B1/ko
Publication of KR960008550A publication Critical patent/KR960008550A/ko
Application granted granted Critical
Publication of KR0165054B1 publication Critical patent/KR0165054B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems
    • H04L12/6418Hybrid transport
    • H04L2012/6478Digital subscriber line, e.g. DSL, ADSL, HDSL, XDSL, VDSL

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Communication Control (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 디지털 신호 처리기(Digital Signal Processer)를 이용하여 수신된 다양한 형태의 데이터 포맷을 송신할 비트-레이트(Bit-rate)에 맞도록 스터핑하는 데이터 스터핑 장치에 관한 것이다.
이러한 본 발명은 다양한 데이터 로멧으로 수신되는 데이터를 HDSL 프레임 포맷에 맞게 다중화 또는 역다중화 하는 다중/역다중화 수단과, 입력 데이터의 비트율과 출력데이타의 비트율간의 차에 의한 HDSL 프레임 길이 가변에 대응한 스터핑클럭을 발생하고, 데이터의 기록 및 판독 신호를 발생하는 클럭 제어수단과, 상기 수신되는 데이터의 속도와 포맷에 따라 데이터 포맷 제어신호 및 디지털 신호처리수단 리세트 신호를 발생하는 중앙처리장치와, 상기 중앙처리장치로부터 발생된 데이터 포맷 제어신호에 따라 데이터 포맷을 선택하는 데이터 포맷 선택수단과, 상기 클럭 제어수단에서 얻어진 데이터 기록 및 판독신호를 어드레스 디코더로부터 얻어진 신호에 따라 주기적으로 처리하여 언더플로우 또는 오버플로우를 감시하는 요구신호 처리수단과, 상기 클럭수단에서 얻어진 데이터 기록 및 판독 신호에 따라 상기 데이터 포맷 선택수단으로부터 데이터 포맷을 인출하여 상기 수신되는 디지털 데이터를 해당 포맷에 대응되게 처리하여 수신데이터는 루프로 전송하고, 송신데이터는 상기 역다중화수단을 통해 외부로 송신토록 하는 디지털 신호 처리수단으로 이루어진다.

Description

데이터 스터핑(STUFFING) 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 데이터 스터핑(STUFFING)장치 구성도.

Claims (1)

  1. 다양한 데이터 포맷으로 수신되는 데이터를 HDSL 프레임 포맷에 맞게 다중화 또는 역중화 하는 다중/역다중화 수단과, 입력 데이터의 비트율과 출력데이타의 비트율간의 차에 의한 HDSL 프레임 길이 가변에 대응한 스터핑클럭을 발생하고, 데이터의 기록 및 판독 신호를 발생하는 클럭 제어수단과, 상기 수신되는 데이터의 속도와 포맷에 따라 데이터 포맷 제어신호 및 디지털 신호처리수단 리세트 신호를 발생하는 중앙처리장치와, 상기 중앙처리장치로부터 발생된 데이터 포맷 제어신호에 따라 데이터 포맷을 선택하는 데이터 포맷 선택수단과, 상기 클럭 제어수단에서 얻어진 데이터 기록 및 판독신호를 어드레스 디코더로부터 얻어진 신호에 따라 주기적으로 처리하여 언더플로우 또는 오버플로우를 감시하는 요구신호 처리수단과, 상기 클럭수단에서 얻어진 데이터 기록 및 판독신호에 따라 상기 데이터 포맷 선택수단으로부터 데이터 포맷을 인출하여 상기 수신되는 디지털 데이터를 해당 포맷에 대응되게 처리하여 수신데이타는 루프로 전송하고, 송신데이타는 상기 역다중화수단을 통해 외부로 송신토록 하는 디지털 신호 처리수단을 포함하는 것을 특징으로 하는 데이터 스터핑 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940020683A 1994-08-22 1994-08-22 데이터 스터핑 장치 KR0165054B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940020683A KR0165054B1 (ko) 1994-08-22 1994-08-22 데이터 스터핑 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940020683A KR0165054B1 (ko) 1994-08-22 1994-08-22 데이터 스터핑 장치

Publications (2)

Publication Number Publication Date
KR960008550A true KR960008550A (ko) 1996-03-22
KR0165054B1 KR0165054B1 (ko) 1999-01-15

Family

ID=19390857

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940020683A KR0165054B1 (ko) 1994-08-22 1994-08-22 데이터 스터핑 장치

Country Status (1)

Country Link
KR (1) KR0165054B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100500890B1 (ko) * 1996-09-23 2005-07-14 에이알엠 리미티드 디지탈 신호처리용 집적회로구조

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100500890B1 (ko) * 1996-09-23 2005-07-14 에이알엠 리미티드 디지탈 신호처리용 집적회로구조

Also Published As

Publication number Publication date
KR0165054B1 (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
KR970057695A (ko) 디지탈 신호 다중화 방법 및 장치 및 디지탈 신호 기록매체
KR890006016A (ko) 디지탈 기록장치
KR870010498A (ko) 정보 전송 방법
KR960039842A (ko) 데이타 동기화장치 및 방법
KR890017977A (ko) 영상 신호의 방식변환장치
FR2681199B1 (fr) Procede et dispositif pour multiplexer des signaux de donnees.
ATE240623T1 (de) Aufzeichnungsmedium
KR900018980A (ko) 디지탈 신호 재생 장치
KR960008550A (ko) 데이타 스터핑(stuffing) 장치
KR920008606A (ko) 화상데이터의 블록전송장치
KR900013461A (ko) 오디오 또는 비디오 신호의 디지틀기록 및 재생장치
KR960006366A (ko) 엠.피.이.지.2 스트림을 위한 디멀티플렉서 장치
KR960015255A (ko) 공용램 억세스 방법 및 장치
KR910018191A (ko) 시리얼 프린터의 인자데이타 정렬장치
KR950006601A (ko) 고속 데이타 메모리장치
BR0104869A (pt) Filtro digital, processo de processamento por filtro, meio de gravação, programa que efetua o processamento por filtro para dados de imagem, e, sistema de entretenimento
JPS57184354A (en) Digital transmitter
KR970025144A (ko) 가변길이 복호화기의 메모리 인터페이스방법 및 회로
SU786044A1 (ru) Многоканальное устройство дл передачи и приема цифровой информации
KR900018985A (ko) 디지탈신호 재생장치
KR950024456A (ko) 동영상 및 오디오 복호시스템에 있어서 비트스트림 데이터 전송장치 및 방법
KR970023185A (ko) 디지탈 브이 씨 알의 버퍼 메모리 모듈 제어 장치
KR950025516A (ko) 씨디지(cdg) 내장형 티브이 제어장치 및 제어방법
KR960018953A (ko) 퍼스널 컴퓨터를 이용한 브이오디(vod)용 간이 서버장치
KR910012880A (ko) I/o 포트를 통한 메모리 팩 인터페이스 로직회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050628

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee