KR960006404A - 프레임 동기 신호의 에러 검출 및 표시회로 - Google Patents

프레임 동기 신호의 에러 검출 및 표시회로 Download PDF

Info

Publication number
KR960006404A
KR960006404A KR1019940018238A KR19940018238A KR960006404A KR 960006404 A KR960006404 A KR 960006404A KR 1019940018238 A KR1019940018238 A KR 1019940018238A KR 19940018238 A KR19940018238 A KR 19940018238A KR 960006404 A KR960006404 A KR 960006404A
Authority
KR
South Korea
Prior art keywords
signal
data
frame
clock
generated
Prior art date
Application number
KR1019940018238A
Other languages
English (en)
Other versions
KR0134481B1 (ko
Inventor
곽재봉
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR1019940018238A priority Critical patent/KR0134481B1/ko
Publication of KR960006404A publication Critical patent/KR960006404A/ko
Application granted granted Critical
Publication of KR0134481B1 publication Critical patent/KR0134481B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0054Detection of the synchronisation error by features other than the received signal transition
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40058Isochronous transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/4013Management of data rate on the bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 제1 및 제2 IOM2 버스 유니트(10,14)상에서 발생되는 각각의 IOM2 버스의 데이타 클럭 신호는 회로로서, 상기 IOM2 버스 유니트(10,14)상에서 발생되는 프레임 동기신호를 수신하여 상기 데이타 클럭 신호의 처음 클럭부터 사용하기 위해 프레임 동기신호 보다 좁은 펄스 폭을 갖는 프레임 동기신호를 수신하여 상기 데이타 클럭 신호의 처음 클럭부터 사용하기 위해 프레임 동기신호 보다 좁은 펄스 폭을 갖는 프레임 동기 신호 리세트용 신호(FSC1_FC 및 FSC2_FC)를 각기 생성하는 제1 및 제2프레임 신호 생성수단(12,16)과; 상기 프레임 동기 리세트용 신호(FSC1_FC)에 의거하여 제2 IOM버스 유니트(14)로 부터의 상기 데이타 클록신호(DCL2)를 카운팅하고, 그에 대응하는 데이타를 발생하며, 상기 프레임 동기 리세트용 신호(FSC2_FC)에 의거하여 상기 제1 IOM2 버스 유니트(10)로 부터의 상기 데이타 클럭 신호(DCL1)를 카운팅하고, 그에 대응하는 데이타를 각기 발생하는 제1 및 제2클럭 카운팅 수단(18,20)과; 상기 클럭 카운팅 수단(18,20)에서 각기 발생되는 데이타에 응답하여 상기 프레임 동기 신호의 정상 또는 비정상을 각기 검출하고, 상기 검출된 결과에 대응하는 데이타를 각기 발생하며, 상기 데이타에 응답하여 상기 프레임 동기 신호의 정상 또는 비정상을 각기 나타내고, 상기 정상 또는 비정상 상태를 나타내는 데이타를 각기 기록하며, 비정상 상태의 횟수를 각기 기록하는 데이타 에러 검출 및 표시수단(50,60)으로 이루어진다.

Description

프레임 동기 신호의 에러 검출 및 표시회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 프레임 동기 신호의 에러 검출 및 표시회로를 나타낸 상세 회로도.

Claims (1)

  1. 제1 및 제2 IOM2 버스 유니트(10,14)상에서 발생되는 각각의 IOM2 버스의 데이타 클럭 신호(DCL1,DCL2)를 이용하여 상대편의 프레임 동기 신호(FSC2, FSC1)의 이상상태를 검출하고 표시하는 회로로서, 상기 IOM2 버스 유니트(10,14)상에서 발생되는 프레임 동기신호를 수신하여 상기 데이타 클럭 신호의 처음 클럭부터 사용하기 위해 프레임 동기신호 보다 좁은 소정의 펄스 폭을 갖는 프레임 동기 리세트 신호(FSC1_FC 및FSC2_FC)를 각기 생성하는 제1 및 제2프레임 동기 리세트 신호 생성수단(12, 16)과; 상기 프레임 동기 리세트 신호(FSC1_FC)에 의거하여 제2 IOM버스 유니트(14)로 부터의 상기 데이타 클록신호(DCL2)를 카운팅하고, 그에 대응하는 데이타를 발생하며, 상기 프레임 동기 리세트용 신호(FSC2_FC)에 의거하여 상기 제1 IOM2 버스 유니트(10)로 부터의 상기 데이타 클럭 신호(DCL1)를 카운팅하고, 그에 대응하는 출력 데이타를 각기 발생하는 제1 및 제2클럭 카운팅 수단(18,20)과; 상기 제1 및 제2데이타 클럭 카운팅 수단(18,20)에서 각기 발생되는 데이타에 응답하여 상기 프레임 동기 신호의 정상 또는 비정상을 각기 검출하고, 상기 검출된 결과에 대응하는 데이타를 각기 발생하며, 상기 데이타에 응답하여 상기 프레임 동기 신호의 정상 또는 비정상을 각기 나타내고, 상기 정상 또는 비정상 상태를 나타내는 데이타를 각기 기록하며, 비정상 상태의 횟수를 각기 기록하는 프레임 동기신호의 에러 검출 및 표시수단(50,60)을 포함하는 프레임 동기신호의 에러 검출 및 표시회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940018238A 1994-07-27 1994-07-27 프레임 동기 신호의 에러 검출 및 표시회로 KR0134481B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940018238A KR0134481B1 (ko) 1994-07-27 1994-07-27 프레임 동기 신호의 에러 검출 및 표시회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940018238A KR0134481B1 (ko) 1994-07-27 1994-07-27 프레임 동기 신호의 에러 검출 및 표시회로

Publications (2)

Publication Number Publication Date
KR960006404A true KR960006404A (ko) 1996-02-23
KR0134481B1 KR0134481B1 (ko) 1998-04-27

Family

ID=19388962

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940018238A KR0134481B1 (ko) 1994-07-27 1994-07-27 프레임 동기 신호의 에러 검출 및 표시회로

Country Status (1)

Country Link
KR (1) KR0134481B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100418471B1 (ko) * 1999-12-18 2004-02-14 엘지전자 주식회사 교환기의 아이에스디엔 가입자 보드 시험 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100418471B1 (ko) * 1999-12-18 2004-02-14 엘지전자 주식회사 교환기의 아이에스디엔 가입자 보드 시험 방법

Also Published As

Publication number Publication date
KR0134481B1 (ko) 1998-04-27

Similar Documents

Publication Publication Date Title
KR960006404A (ko) 프레임 동기 신호의 에러 검출 및 표시회로
KR960006377A (ko) 데이타 클럭 신호의 에러 검출 및 표시회로
KR910005206A (ko) 잡음제거 원격측정수신기
KR970055399A (ko) 클럭의 유무 판별 장치
SU1539810A1 (ru) Устройство дл определени параметров технического обслуживани издели
KR950703253A (ko) 양호한 노이즈 면역성을 갖는 tv 라인 및 필드 검출 장치(tv line and field detection apparatus with good noise immunity)
SU1287162A1 (ru) Сигнатурный анализатор
SU1552032A1 (ru) Устройство дл обнаружени течи
JP2906850B2 (ja) 時分割形スイッチ監視回路
SU1270870A1 (ru) Счетное устройство с контролем
SU1381522A1 (ru) Устройство дл ввода информации
SU1132291A1 (ru) Устройство дл регистрации сигналов неисправности
KR900002624A (ko) 클램프펄스 작성회로
KR100456109B1 (ko) 전송장치에서의 클럭손실 검출회로
SU1347182A1 (ru) Счетное устройство с контролем
KR19990056716A (ko) 액정표시소자의 자동 모드 검출 회로
KR960002554Y1 (ko) 수평동기신호의 극성 검출회로
SU1481882A1 (ru) Преобразователь перемещени в код
JPS60153649A (ja) 検出回路
JPS63199390U (ko)
JPH0714184B2 (ja) クロックダウン検出回路
JPH04321336A (ja) アラーム収集方式
KR960020557A (ko) 전전자 교환기의 경로시험장치
JPS63215139A (ja) 平衡複流相互接続回線における信号障害検出方式
JPS63113699A (ja) 警報表示回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010331

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee