KR960003496A - 감쇠기를 이용한 믹서 - Google Patents

감쇠기를 이용한 믹서 Download PDF

Info

Publication number
KR960003496A
KR960003496A KR1019940015040A KR19940015040A KR960003496A KR 960003496 A KR960003496 A KR 960003496A KR 1019940015040 A KR1019940015040 A KR 1019940015040A KR 19940015040 A KR19940015040 A KR 19940015040A KR 960003496 A KR960003496 A KR 960003496A
Authority
KR
South Korea
Prior art keywords
response
signal
clock signal
clock
mixing
Prior art date
Application number
KR1019940015040A
Other languages
English (en)
Other versions
KR970004058B1 (ko
Inventor
김학준
범장수
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940015040A priority Critical patent/KR970004058B1/ko
Publication of KR960003496A publication Critical patent/KR960003496A/ko
Application granted granted Critical
Publication of KR970004058B1 publication Critical patent/KR970004058B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/02Arrangements for generating broadcast information; Arrangements for generating broadcast-related information with a direct linking to broadcast information or to broadcast space-time; Arrangements for simultaneous generation of broadcast information and broadcast-related information
    • H04H60/04Studio equipment; Interconnection of studios
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Transmitters (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 회로가 간단하고 순차적 처리가 가능한 김쇠기를 이용한 믹서를 공개한다. 그 믹서는 외부로부터 인가되는 제1,2,3,4의 제어신호를 인가받아 이들 선택하여 출력하는 제1신호선택수단; 제1입력정보를 입력받아 제1클럭신호에 응답하여 래치하고 상기 제1제어신호에 응답하여 감쇠하고 제2클럭신호에 응답하여 출력하며, 제2입력 정보를 입력받아 상기 제1클릭신호에 응답하여 감지하고 상기 제2제어신호에 응답하여 감쇠하고 상기 제2클럭신호에 응답하여 출력하는 제1감쇠수단과, 상기 제1입력정보를 입력받아 상기 제l클럭신호에 응답하여 래치하고 상기 제3제어신호에 응답하여 감쇠하고 제3클럭신호에 응답하여 출력하며, 상기 제2입력정보를 입력받아 상기 제1클럭신호에 응답히여 래치하고 상기 제4제이신호에 응답하여 감쇠하고 상기 제3클럭신호에 응답하여 출력하는 제2감쇠수단과, 상기 제1 및 제2제어신호에 응답하여 상기 제1감쇠수단의 출력신호들을 믹싱하는 제l믹싱수단과, 상기 제3 및 제4제어신호에 응답하여 상기 제2감쇠수단의 출력신호들을 믹싱히는 제2믹싱수단과, 상기 제1믹싱수단 및 상기 제2믹싱수단의 출력신호들을 선택하여 출력하는 제2신호 선택수단을 구비한 것을 특징으로 한다.

Description

감쇠기를 이용한 믹서
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 감쇠기를 이용한 믹서의 구성을 설명하기 위한 블럭도이다.
제3도는 제2도에 나타낸 감쇠기의 구성을 상세히 설명하기 위한 블럭도이다.
제4도는 제2도의 본 발명에 의한 감쇠기를 이용한 믹서의 동작을 설명하기 위한 타이밍도이다.

Claims (5)

  1. 외부로부터 인가되는 제1, 2, 3, 4의 제어신호를 인가받아 이를 선택하여 출력하는 제1신호선택수단 ; 제1입력정보를 입력받아 제1클럭신호에 응답하여 래치하고 상기 제1제어신호에 응답하여 감쇠하고 제2클럭신호에 응답하여 출력하고, 제2입력정보를 입력받아 상기 제1클럭신호에 응답하여 래치하고 상기 제2제어신호에 응답하여 감쇠하고 상기 제2클럭신호에 응답하여 출력하는 제1감쇠수단 ; 상기 제1입력정보를 입력받아 상기 제1클럭신호에 응답하여 래치하고 상기 제3제어신호에 응답하여 감쇠하고 제3클럭신호에 응답하여 출력하고, 상기 제2입력정보를 입력받아 상기 제1클럭신호에 응답하여 래치하고 상기 제4제어신호에 응답하여 감쇠하고 상기 제3클럭신호에 응답하여 출력하는 제2감쇠수단 ; 상기 제1 및 제2제어신호에 응답하여 상기 제1감쇠수단의 출력신호들을 믹싱하는 제1믹싱수단 ; 상기 제3 및 제4제어신호에 응답하여 상기 제2감쇠수단의 출력신호들을 믹싱하는 제2믹싱수단 ; 및 상기 제1믹싱수단 및 상기 제2믹싱수단의 출력신호들을 선택하여 제2신호선택수단을 구비한 것을 특징으로 하는 감쇠기를 이용한 믹서.
  2. 제1항에 있어서, 상기 제2감쇠수단의 출력신호를 제4클럭신호에 응답하여 신호 지연하는 신호지연수단을 더 구비한 것을 특징으로 하는 감쇠기를 이용한 믹서.
  3. 제1항에 있어서, 상기 제1 및 제2믹싱수단은 뮤팅처리부와 가산부로 구성된 것을 특징으로 하는 감쇠기를 이용한 믹서.
  4. 제1항에 있어서, 상기 제1감쇠수단은 상기 제1,2제어신호를 인가받아 제5, 6, 7클럭신호를 발생하는 제1클럭발생수단 ; 상기 제1클럭신호에 응답하여 상기 제1 및 제2입력정보를 래치하고 상기 제5클럭신호에 응답하여 분주하는 제1분주수단 ; 상기 제6클럭신호에 응답하여 상기 제1분주수단의 출력신호를 래치하고 누산하는 제1누산수단 ; 상기 제7클럭신호에 응답하여 상기 제1누산수단의 출력신호를 분주하는 제2분주수단 ; 상기 제2클럭신호에 응답하여 상기 제2분주수단의 출력신호를 출력하는 전송수단을 구비한 것을 특징으로 하는 감쇠기를 이용한 믹서.
  5. 제1항에 있어서, 상기 제2감쇠수단은 상기 제3 및 제4제어신호를 인가받아 제8, 9, 10클럭신호를 발생하는 제2클럭발생수단 ; 상기 제1클럭신호에 응답하여 상기 제3 및 제4입력정보를 래치하고 상기 제8클럭신호에 응답하여 분주하는 제3분주수단 ; 상기 제9클럭신호에 응답하여 상기 제3분주수단의 출력신호를 래치하고 누산하는 제2누산수단 ; 상기 제10클럭신호에 응답하여 상기 제2누산수단의 출력신호를 분주하는 제4분주수단 ; 상기 제3클럭신호에 응답하여 상기 제2누산수단의 출력신호를 출력하는 제2전송수단을 구비한 것을 특징으로 하는 감쇠기를 이용한 믹서.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940015040A 1994-06-28 1994-06-28 감쇠기를 이용한 믹서 KR970004058B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940015040A KR970004058B1 (ko) 1994-06-28 1994-06-28 감쇠기를 이용한 믹서

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940015040A KR970004058B1 (ko) 1994-06-28 1994-06-28 감쇠기를 이용한 믹서

Publications (2)

Publication Number Publication Date
KR960003496A true KR960003496A (ko) 1996-01-26
KR970004058B1 KR970004058B1 (ko) 1997-03-24

Family

ID=19386547

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940015040A KR970004058B1 (ko) 1994-06-28 1994-06-28 감쇠기를 이용한 믹서

Country Status (1)

Country Link
KR (1) KR970004058B1 (ko)

Also Published As

Publication number Publication date
KR970004058B1 (ko) 1997-03-24

Similar Documents

Publication Publication Date Title
KR920001866A (ko) 라디오용 감도 전환 회로
KR890006010A (ko) Fm 라디오 수신기
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
DK0760954T3 (da) Fasestøjdetektor
KR960003496A (ko) 감쇠기를 이용한 믹서
KR900017291A (ko) 지연 회로
KR960003497A (ko) 감쇠기를 이용한 믹서
KR940027291A (ko) 입력신호처리장치 및 방법
KR890015244A (ko) 디지탈 클립회로
KR970024510A (ko) 지연형 fm 복조회로
KR960038988A (ko) 반도체메모리소자의 어드레스버퍼
KR960032883A (ko) 자동 뮤팅 발생회로
KR960043489A (ko) 디지탈 보간 필터
KR970024523A (ko) 디지탈 볼륨 콘트롤장치
KR930017002A (ko) 오디오 인터페이스 회로
KR970064050A (ko) 디지털 신호 처리기 응용회로
KR970066843A (ko) 퍼스널 컴퓨터의 음소거 장치
KR960027475A (ko) 동기 및 루프스위칭회로
KR860008687A (ko) 지속기간-감지 디지탈 신호 게이트
KR960027288A (ko) 팝 노이즈 제거회로
KR970009307A (ko) 뮤팅 회로를 내장한 디지탈 볼륨 제어장치
KR970019562A (ko) 디지탈 복합 영상 기기의 입출력 클럭 주파수 제어회로
KR960008595A (ko) 고속 루프 가산기
KR930018844A (ko) 쉬프트신호의 구간을 조정하는 쉬프트클럭발생회로
JPS5535590A (en) Automatic sound volume control device

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060630

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee