KR950035458A - 시그마-델타형 에이/디(a/d) 컨버터의 해상도를 확장하기 위한 방법과 장치 - Google Patents

시그마-델타형 에이/디(a/d) 컨버터의 해상도를 확장하기 위한 방법과 장치 Download PDF

Info

Publication number
KR950035458A
KR950035458A KR1019950000329A KR19950000329A KR950035458A KR 950035458 A KR950035458 A KR 950035458A KR 1019950000329 A KR1019950000329 A KR 1019950000329A KR 19950000329 A KR19950000329 A KR 19950000329A KR 950035458 A KR950035458 A KR 950035458A
Authority
KR
South Korea
Prior art keywords
count
predetermined
charge
converter
application
Prior art date
Application number
KR1019950000329A
Other languages
English (en)
Inventor
제이. 몰너 리차드
Original Assignee
프랑코 드 베네드티
엘사그 인터내셔널 엔. 브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프랑코 드 베네드티, 엘사그 인터내셔널 엔. 브이. filed Critical 프랑코 드 베네드티
Publication of KR950035458A publication Critical patent/KR950035458A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step
    • H03M3/46Analogue/digital converters using delta-sigma modulation as an intermediate step using a combination of at least one delta-sigma modulator in series with at least one analogue/digital converter of a different type
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval
    • H03M1/54Input signal sampled and held with linear return to datum

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명은 유입되는 아날로그신호 진폭의 디지털 표시를 사용하기 위해 사용되는 시그마-델타기술에 관한 것이다. 컨버터의 집적단은 기준저압에 대해 유입되는 아날로그 입력신호의 비율에 따라 아날로그 에러기간을 유지하고 있다. 유입되는 아날로그 신호는 변환의 끝에서 분리된다. 에러기간은 전하패킷이 집적단의 입력에 인가됨에 따라 비교기를 통해 모니터된다. 에러기간은 전하패킷이 집적단의 입력에 인가됨에 따라 비교기를 통해 모니터된다 에러기간이 제로가 될 필요가 있는 전하패킷의 수는 A/D컨버터의 해상도를 확장하기 위해 사용될 수 있는 정보를 제공하고 있다.

Description

시그마-델타형 에이/디(A/D) 컨버터의 해상도를 확장하기 위한 방법과 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 건버터에 의해 제공되는 변환의 해상도를 확장하기 위해 본 발명에 따라 부가적인 회로에 더해 제1도의 종래의 시그마-델타 컨버터의 한부분에 대한 전형적인 구현을 나타낸 도면.

Claims (6)

  1. 컨버터입력에서 나타나는 아날로그 신호진폭의 확장되지 않은 디지털표시가 제1소정시간 인터벌의 끝에서 상기 컨버터의 내부에서 발생하는 단계와, 상기 제1소정 시간의 인터벌 끝에서 확장되지 않은 디지털표시에서 에러기간을 나타내는 전하를 유지하는 단계, 상기 제1소정 시간의 인터벌 끝에서 입력으로 상기 아날로그 신호를 분리하는 단계, 전하의 극성이 상기 에러기간을 나타내는 전하가 제로로 가로지르도록 하는 상기 에러기간표시전하에 반복적으로 인가되는 것을 나타내는 에러시간 표시전하 1비트로부터 결정하는 단계, 상기 에러기간 표시전하에 대해 결정된 극성으로 상기 제로 횡단 전하의 제2시간의 인터벌 동안 반복적으로 적용하는 단계, 상기 에러기간 표시전하가 제로를 가로지를 때 카운트를 종료하는 상기 제1반복 적용을 제외하고 상기 소정의 극성으로 상기 제로횡단 전하의 각각의 반복적 적용에 있어서 각각의 비트를 소정회수 카운트하는 단계, 상기 카운트가 종료되면 상기 극성과 상기 반복적 적용은 상기 확장되지 않은 디지털표시를 카운트하도록 추가되는 단계 및, 상기 소정수의 카운트비트와 소정의 극성을 위한 1비트에 의해 확장되지 않은 표시의 소정방향으로 사실상 이동하고, 만약 상기 극성이 한 방향이라면 상기 카운트가 상기 확장되지 않은 디지털표시를 종료할 때 상기 반복적인 응용카운트를 추가하거나 또는, 만약 상기 극성을 반대방향이라면 상기 카운트가 상기 확장되지 않은 디지털표시로부터 종료할 때 상기 반복적인 적용카운트를 감하고 상기 컨버터에서 확장된 디지털표시를 획득함으로써 상기 카운트가 상기 확장되지 않은 디지털표시를 종료할 때 확장되는 단계를 구비하여 이루어진 방법이며, 상기 컨버터입력에서 나타나는 아날로그 신호진폭의 상기 컨버터출력에서 확장된 표시를 얻기 위한 입력과 출력을 갖추고 있는 시그마-델타형 A/D 컨버터에서 사용하기 위한 방법.
  2. 제1항에 있어서, 상기 컨버터는 변환수단을 갖추고 있고, 상기 컨버터입력에서 상기 아날로그 신호진폭의 확장되지 않은 표시의 상기 제1소정 시간의 인터벌에서 상기 컨버터의 내부에서 발생하는 단계는 상기 변환수단에 대해 소정량의 기준전하와 상기 아날로그 신호진폭을 반복적으로 인가하는 단계를 포함하고 있으며, 상기 방법은 상기 기준전하의 소정량에 대해 소정의 비율로 상기 제로횡단 전하의 소정량을 선택하는 단계를 더 포함하여 이루어진 것을 특징으로 하는 시그마-델타형 A/D 컨버터에 사용하기 위한 방법.
  3. 제1항에 있어서, 소정의 진폭으로 상기 컨버터 입력에서 나타나는 아날로그 진폭을 셋팅하는 단계와, 서서히 상기 소정 진폭을 증가시키는 단계, 단독 및 모노토닉 증가를 제외한 트랜지션(transition)을 위한 상기 반복적 적용카운트를 모니터하는 단계, 상기 반복적인 적용카운트는 상기 소정의 카운트비트를 모두 채우기 전에 다른 트랜지션이 발생하면 단독이면서 모노토닉 증가와는 다른 상기 트랜지션에 앞서 상기 반복적 적용으로서 증가하는 연속적인 확장범위를 정의하면서, 상기 소정의 카운트비트가 모두 채워지기 전에 상기 소정의 카운트비트 전체는 발생하는 다른 트랜지션이 없이 채워지션 상기 반복 적용 카운트에 더한 것으로서 상기 증가하는 연속적인 확장범위를 정의하는 단계, 상기 소정의 카운트비트 전체가 상기 증가하는 연속적인 확장범위에 의해 구분되어 채워지면 상기 반복적인 적용카운트에 더한 것으로서 증가하는 범위의 요소를 계산하는 단계, 서서히 상기 소정의 아날로그 입력전압을 감소시키는 단계, 단독이면서 모노토닉 감소와는 다른 트랜지션을 위해 상기 반복적인 적용카운트를 모니터하는 단계, 상기 반복적인 적용카운트가 상기 소정의 카운트비트를 모두 채우기 전에 상기 트랜지션과는 다른 것이 발생하면 단독이면서 모노토닉 감소와는 다른 상기 트랜지션에 앞서 상기 반복적 적용으로서 감소하는 연속적인 확장범위를 정의하면서, 상기 소정의 카운트비트가 모두 채워지기 전에 상기 소정의 카운트비트 전체가 발생하는 다른 트랜지션과 다르지 않게 채워지면 상기 반복 적용카운트에 더한 것으로서 상기 감소하는 연속적인 확장범위를 정의하는 단계, 상기 소정의 카운트비트 전체가 상기 감소하는 연속적인 확장범위에 의해 나누어져 채워지면 상기 반복적인 적용에 더한 것으로서 감소하는 범위요소를 계산하는 단계 및, 상기 소정의 극성이 정이면 상기 증가하는 범위의 요소에 의해 또는 상기 소정 극성이 부이면 상기 감소하는 범위의 요소에 의해 상기 카운트가 종료되는 상기 반복적 적용인 카운트를 중식함으로써 상기 카운트가 종료되면 조정된 반복 적용카운트를 계산하는 단계로 이루어진 방법을 사용하면서 상기 반복적용카운트가 조정되는 것을 특징으로 하는 시그마-델타형 A/D 컨버터에 사용하기 위한 방법.
  4. 장치는 상기 컨버터 입력에서 나타나는 아날로그 신호진폭의 확장되지 않은 디지털표시가 제1시간 소정 인터벌의 끝에서 상기 컨버터의 내부에서 발생시키기 위한 수단과, 상기 제1소정 인터벌의 시간 끝에서 상기 확장되지 않은 디지털표시에서 에러기간을 나타내는 전하를 유지하기 위한 수단, 상기 제1소정 시간의 인터벌 끝에서 상기 입력으로부터 상기 아날로그 신호를 분리하기 위한 수단, 상기 에러기간 표시전하가 제로를 가로지르도록 하는 상기 에러기간 표시전하에 반복적으로 인가되는 전하의 극성을 나타내는 1비트를 결정하기 위해 상기 에러기간 표시전하에 반응하는 수단, 상기 에러기간 표시전하에 대해 상기 결정된 극성으로 상기 제로 횡단 전하의 제2소정 시간의 인터벌 동안 반복적으로 적용하기 위한 수단, 상기 에러기간 표시전하가 제로로 가로지를 때 카운트 수단이 카운트를 중지하는 제1반복 적용을 제외하고 상기 소정의 극성을 갖춘 상기 제로횡단 전하의 반복적인 적용의 각각의 소정수의 비트로 카운트하기 위한 수단, 상기 확장되지 않은 디지털표시에 대해 상기 반복 적용카운트와 상기 극성을 추가하기 위해 카운트를 중지하는 상기 카운트수단에 반응하는 수단 및, 상기 확장되지 않은 디지털표시를 확장하기 위해 카운트를 중지하는 카운트수단에 반응하는 수단을 구비하여 구성되고, 상기 확장수단은 상기 소정의 극성을 위해 상기 소정수의 카운트비트와 상기 1비트에 의해 상기 확장되지 않은 표시의 소정방향으로 먼저 사실상 이동하는 수단이며, 상기 극성이 한 방향이라면 상기 카운트가 상기 확장되지 않은 디지털표시로 종결될 때 상기 반복 적용카운트를 추가하거나 또한 상기 극성이 상기 컨버터출력에서 상기 확장된 디지털표시를 획득하기 위해 반대 방향이라면 상기 카운트가 상기 확장되니 않은 디지털표시로부터 종결될 때 상기 반복적인 적용카운트를 감하거나 하는 수단이며, 상기 컨버터입력에서 나타나는 아날로그 신호진폭의 상기 컨버터출력에서 확장된 표시를 얻기 위한 입력 및 출력을 갖춘 시그마-델타형 A/D컨버터에 사용하기 위한 장치.
  5. 제4항에 있어서, 상기 컨버터는 변환수단을 갖추고 있고 상기 컨버터입력에서 상기 아날로그 신호진폭의 확장되지 않은 표시의 제1소정 시간의 인터벌에서 상기 컨버터의 내부에서 발생시키기 위한 수단이 상기 변환수단에 대해 소정량의 기준전하와 상기 아날로그신호 진폭을 반복적으로 인가하기 위한 수단을 포함하고 있으며, 상기 소정량의 제로횡단 전하가 상기 소정량의 기준전하에 대해 소정의 비율로 선택되는 것을 특징으로 하는 시그마-델타형 A/D 컨버터에 사용하기 위한 장치.
  6. 제4항에 있어서, 상기 장치는 소정진폭의 상기 컨버터입력에서 나타나는 아날로그신호 진폭을 셋팅하기 위한 수단과, 서서히 상기 소정진폭을 증가시키기 위한 수단, 단독 및 모노토닉 증가 이외의 트랜지션을 위해 상기 반복적 적용카운트를 모니터하기 위한 수단, 상기 반복적인 즉용카운트가 상기 소정의 카운트비트를 모두 채우기 전에 다른 트랜지션이 발생했을 때 단독이면서 모노토닉 증가 이외의 상기 트랜지션에 앞서 상기 반복적 적용으로서 증가하는 연속적인 확장범위를 정의하고, 상기 소정의 카운트비트가 모두 채워지기 전에 상기 소정의 카운트비트 전체가 발생하는 트랜지션 이외의 것이 없이 채워질 때 상기 반복적 적용카운트에 더한 것으로서 상기 증가하는 연속적인 확장범위를 정의하는 수단, 상기 소정의 카운트비트가 상기 증가하는 연속적인 확장 범위에 의해 구분되게 채워지면 상기 반복되는 적용카운트에 더한 것으로서 증가하는 범위의 요소를 계산하기 위한 상기 증가하는 연속 확장 범위에 반응하는 수단, 서서히 상기 소정의 아날로그 입력전압을 감소시키기 위한 수단, 단독 및 모노토닉 감소 이외의 트랜지션을 위해 상기 반복적 적용카운트를 모니터하기 위한 수단, 상기 반복적인 적용카운트가 상기 소정의 카운트비트를 모두 채우기 전에 다른 트랜지션이 발생했을 때 단독 및 모노토닉 감소 이외의 상기 트랜지션에 앞서 상기 반복적 적용으로서 감소하는 연속적인 확장범위를 정의하면서, 상기 소정의 카운트비트가 모두 채워지기 전에 상기 소정의 카운트비트 전체가 발생하는 트랜지션 이외의 것이 없이 채워질 때 상기 반복 적용카운트에 더한 것으로서 상기 감소하는 연속적인 확장범위를 정의하는 수단, 상기 소정의 카운트비트 전체가 상기 감소하는 연속적인 확장 범위에 의해 분리되어 채워지는 경우 상기 반복적인 응용카운트에 더한 것으로서 감소하는 범위의 요소를 게산하기 위해 상기 감소하는 연속확장 범위에 반응하는 수단 및, 상기 소정 극성이 정이면 증가하는 범위 요소에 의해 혹은 상기 소정 극성이 부이면 상기 감소하는 범위의 요소에 의해 상기 카운트 수단이 카운트를 중지하는 경우에 상기 반복적 적용 카운트를 증식함으로써 조정된 반복적 적용 카운트를 조정하기 위해 카운트를 중지하는 상기 카운트수단에 반응하는 수단을 더 구비하여 구성되면서 조정되는 것을 특징으로 하는 시그마-델타형 A/D 컨버터에 사용하기 위한 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950000329A 1994-04-04 1995-01-10 시그마-델타형 에이/디(a/d) 컨버터의 해상도를 확장하기 위한 방법과 장치 KR950035458A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US8/222,426 1994-04-04
US08/222,426 US5410310A (en) 1994-04-04 1994-04-04 Method and apparatus for extending the resolution of a sigma-delta type analog to digital converter

Publications (1)

Publication Number Publication Date
KR950035458A true KR950035458A (ko) 1995-12-30

Family

ID=22832158

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950000329A KR950035458A (ko) 1994-04-04 1995-01-10 시그마-델타형 에이/디(a/d) 컨버터의 해상도를 확장하기 위한 방법과 장치

Country Status (10)

Country Link
US (1) US5410310A (ko)
EP (1) EP0676867A3 (ko)
JP (1) JPH07283736A (ko)
KR (1) KR950035458A (ko)
CN (1) CN1111045A (ko)
AU (1) AU669311B2 (ko)
BR (1) BR9405306A (ko)
CA (1) CA2138362C (ko)
NO (1) NO944947L (ko)
SG (1) SG46509A1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5691720A (en) * 1996-03-08 1997-11-25 Burr- Brown Corporation Delta sigma analog-to-digital converter having programmable resolution/bias current circuitry and method
US5923273A (en) * 1996-11-18 1999-07-13 Crystal Semiconductor Corporation Reduced power FIR filter
US5909188A (en) * 1997-02-24 1999-06-01 Rosemont Inc. Process control transmitter with adaptive analog-to-digital converter
US6002946A (en) * 1997-04-14 1999-12-14 Motorola, Inc. Handheld device having an optical data reader
US6034855A (en) * 1997-05-30 2000-03-07 Lucent Technologies Inc. Method and apparatus for attenuation of, and damage protection from, high energy electromagnetic pulses
US5999114A (en) * 1997-07-03 1999-12-07 Lucent Technologies Inc. Dithered digital gain scalar/summer
US6608580B2 (en) 2001-02-15 2003-08-19 Sarnoff Corporation Differential analog-to-digital converter
TWI361900B (en) * 2007-12-27 2012-04-11 Univ Nat Chiao Tung Device for accurately measuring amplifier's open-loop gain with digital stimuli
US9432049B2 (en) * 2015-01-07 2016-08-30 Asahi Kasei Microdevices Corporation Incremental delta-sigma A/D modulator and A/D converter
US11580373B2 (en) * 2017-01-20 2023-02-14 International Business Machines Corporation System, method and article of manufacture for synchronization-free transmittal of neuron values in a hardware artificial neural networks
EP4287948A1 (en) 2021-02-04 2023-12-13 Albert-Ludwigs-Universität Freiburg Sensor arrays, method for operating a sensor array and a computer program for performing a method for operating a sensor array
DE102021212556A1 (de) 2021-11-08 2023-05-11 Albert-Ludwigs-Universität Freiburg Sensor-Arrays, Verfahren zum Betreiben eines Sensor-Arrays und ein Computerprogramm zum Ausführen eines Verfahrens zum Betreiben eines Sensor-Arrays

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0295021A (ja) * 1988-09-30 1990-04-05 Yokogawa Electric Corp Σ△変調形a/d変換器用d/a変換器
JPH0479420A (ja) * 1990-07-19 1992-03-12 Yokogawa Electric Corp △σa/d変換器
JPH0575468A (ja) * 1991-09-12 1993-03-26 Yokogawa Electric Corp Σδ変調器
JPH05218876A (ja) * 1992-02-07 1993-08-27 Hitachi Ltd ディジタル信号処理方法及び装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3703001A (en) * 1969-05-22 1972-11-14 Eugene B Hibbs Jr Analog to digital converter
US3701142A (en) * 1970-03-30 1972-10-24 Ballantine Lab Integrating converters with synchronous starting
US3737893A (en) * 1971-04-06 1973-06-05 Ibm Bipolar conversion analog-to-digital converter
US3878465A (en) * 1972-12-15 1975-04-15 Univ Sherbrooke Instantaneous adaptative delta modulation system
US3990073A (en) * 1974-11-22 1976-11-02 Bell Telephone Laboratories, Incorporated Digital signal processing arrangement using a cascaded integrator function generator
US4070707A (en) * 1976-07-12 1978-01-24 General Electric Company Reduction of offsets in data acquisition systems
JPS5442969A (en) * 1977-09-09 1979-04-05 Nec Corp Analog-digital converter
US4243974A (en) * 1978-02-24 1981-01-06 E. I. Du Pont De Nemours And Company Wide dynamic range analog to digital converter
FR2622375B1 (fr) * 1987-10-21 1990-02-02 Commissariat Energie Atomique Convertisseur analogique numerique a grande dynamique
EP0452609B1 (de) * 1990-04-19 1996-01-10 Austria Mikro Systeme International Aktiengesellschaft Monolithisch integrierter hochauflösender Analog-Digital-Umsetzer
US5097264A (en) * 1990-06-18 1992-03-17 Honeywell Inc. Analog-to-digital converter
US5134401A (en) * 1991-03-12 1992-07-28 Analog Device, Inc. Delta sigma modulator having programmable gain/attenuation
US5184128A (en) * 1991-08-06 1993-02-02 Harris Corporation Integrating A/D converter with means for reducing rollover error
EP0866548B1 (en) * 1992-04-30 2001-01-03 Hewlett-Packard Company Differential integrating amplifier with switched capacitor circuit for precision input resistors

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0295021A (ja) * 1988-09-30 1990-04-05 Yokogawa Electric Corp Σ△変調形a/d変換器用d/a変換器
JPH0479420A (ja) * 1990-07-19 1992-03-12 Yokogawa Electric Corp △σa/d変換器
JPH0575468A (ja) * 1991-09-12 1993-03-26 Yokogawa Electric Corp Σδ変調器
JPH05218876A (ja) * 1992-02-07 1993-08-27 Hitachi Ltd ディジタル信号処理方法及び装置

Also Published As

Publication number Publication date
SG46509A1 (en) 1998-02-20
BR9405306A (pt) 1995-11-07
AU669311B2 (en) 1996-05-30
EP0676867A3 (en) 1997-08-20
NO944947D0 (no) 1994-12-20
CA2138362C (en) 2000-03-28
AU1002795A (en) 1995-10-12
US5410310A (en) 1995-04-25
CN1111045A (zh) 1995-11-01
EP0676867A2 (en) 1995-10-11
JPH07283736A (ja) 1995-10-27
NO944947L (no) 1995-10-05
CA2138362A1 (en) 1995-10-05

Similar Documents

Publication Publication Date Title
IT8319189A1 (it) Modulatore delta-sigma per la codifica digitale di un segnale analogico di ingresso, avente un condensatore commutato
KR950035458A (ko) 시그마-델타형 에이/디(a/d) 컨버터의 해상도를 확장하기 위한 방법과 장치
US5512895A (en) Sample rate converter
US5537113A (en) A/D or D/A conversion using distribution of differential waveforms to interleaved converters
CA1175148A (en) Offset digital dither generator
WO2000049713A1 (en) Digital pulse width modulator
JPS6064525A (ja) A−d変換及びd−a変換方法及び装置
US20030058146A1 (en) Synchronized pulse width modulator
JPH0783267B2 (ja) 2進信号をこれに比例する直流信号に変換する装置
EP0523306A1 (en) Decimation filter for a sigma-delta converter and an analog-to-digital converter using the same
CA1129102A (en) Cascadable analog to digital converter
US4926174A (en) Digital voltmeter
JPS6222289B2 (ko)
RU2294595C1 (ru) Способ интегрирующего аналого-цифрового преобразования напряжения
JPH05284033A (ja) Σδ変調器
Borys Sampled signal description that is used in calculation of spectrum of this signal needs revision
JP3029625B2 (ja) パルス幅変調回路
JPH0653794A (ja) パルス幅変調回路
JPS5914928B2 (ja) 線表示信号発生装置
JPH057900B2 (ko)
RU13280U1 (ru) Аналого-цифровой преобразователь
DE2402271C3 (de) Analog/Digital-Wandler
RU2291559C1 (ru) Способ интегрирующего аналого-цифрового преобразования напряжения
JPS6022681Y2 (ja) ディジタル・アナログ変換器
FI105622B (fi) Menetelmä suuren erottelukyvyn digitaali/analogia-muunnoksen suorittamiseksi ja digitaali/analogia-muunnin

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee