KR950029923A - 디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로 - Google Patents

디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로 Download PDF

Info

Publication number
KR950029923A
KR950029923A KR1019940009030A KR19940009030A KR950029923A KR 950029923 A KR950029923 A KR 950029923A KR 1019940009030 A KR1019940009030 A KR 1019940009030A KR 19940009030 A KR19940009030 A KR 19940009030A KR 950029923 A KR950029923 A KR 950029923A
Authority
KR
South Korea
Prior art keywords
window
unit
processing
output
digital audio
Prior art date
Application number
KR1019940009030A
Other languages
English (en)
Other versions
KR0151523B1 (ko
Inventor
김주선
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940009030A priority Critical patent/KR0151523B1/ko
Publication of KR950029923A publication Critical patent/KR950029923A/ko
Application granted granted Critical
Publication of KR0151523B1 publication Critical patent/KR0151523B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Complex Calculations (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

디지탈 오디오 디코더에 있어서 승산회수를 줄여 고속연산을 실현할 수 있고 특히 IMDCT 연산과정에서 필요한 윈도우 연산 속도를 높이기 위해, 윈도우계수가 대칭성을 갖고 있는 경우, 상기 윈도우 처리될 데이타가 일정한 갖도록하고, 상기 대칭성을 이용하여 윈도우 연산에 소요되는 승산부 횟수의 수를 축소시키도록 되어 있다. 즉 IMDCT의 연산이 필요로 되는 디지탈 오디오 디코더상에서 IMDCT의 최종단계인 윈도우 연산에 있어 윈도우 계수가 대칭성을 갖고 있는 경우, 이 대칭성을 이용하여 윈도우 연산에 소요되는 승산부 횟수를 줄여(75%) 고속의 IMDCT윈도우 연산이 가능하다.

Description

디지탈 오디오 디코더에 있어서 데이타 연산처리 속도 개선회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 재배치된 데이타(m)가 64인 경우 오버랩 처리예를 나타낸 도면, 제5도는 본 발명에 따른 회로도.

Claims (2)

  1. 디지탈 오디오 디코더의 윈도우 데이타 연산처리 장치에 있어서, 입력데이타를 고속 프리이에 변환 연산 처리하는 FFT 처리부(402)와, 상기 FFT 처리부(402)의 이전 출력값(n1)을 기록하는 제1저장부(404)와, 상기 FFT 처리부(402)의 현재 출력값(n2)을 기록하는 제2저장부(408)와, 상기 제1저장부(404)의 값을 받아 처리 포멧에 맞게 재 배치하는 제1재배치부(406)와, 상기 제2저장부(408)의 값을 받아 처리 포멧에 맞게 재배치하는 제2재배치부(410)을 구비하여 윈도우 계수가 대칭성을 가질때 상기 제1재배치부(406)의 윈도우 1/2이 되는 뒷부분과 상기 제2재배치부(410)의 윈도우의 1/2이 되는 앞의 부분을 오버랩되는 부분을 가산하여 하나의 값으로하여 최종 IMDCT값으로 츨력토록 구성됨을 특징으로 하는 디지탈 오디오 디코더에 있어서 데이타 연산 처리 속도 개선회로.
  2. 디지탈 오디오 디코더의 윈도우 데이타 연산처리 장치에 있어서, FFT처리부(502)와, 상기 FFT 처리부(502)의 출력데이타를 순서대로 채널별로 선택하는 멀티플렉셔(504)와 상기 멀티플렉셔(504)의 순서대로 출력되는 값에서 이전값과 현재값을 구부하여 저장하는 제1, 2FFT결과 저장부(504, 508)와, 상기 윈도우 계수값을 보관하고 있는 제1, 2윈도우 계수 저장부(510, 512)와, 윈도우 모드단(500)의 신호에 따라 제1, 2FFT 결과 저장부(506, 508)의 출력 데이타를 상기 제1, 2윈도우 계수 저장부(510, 512)에서 출력되는 계수 값에 따라 윈도우 계수가 대칭일때 승산기와 가산기를 거쳐 윈도우를 연산하는 윈도우 연산부(514)로 구성됨을 특징으로 하는 디지탈 오디오 디코더에 있어서 데이타 연산 처리 속도 개선 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940009030A 1994-04-27 1994-04-27 디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로 KR0151523B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940009030A KR0151523B1 (ko) 1994-04-27 1994-04-27 디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940009030A KR0151523B1 (ko) 1994-04-27 1994-04-27 디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로

Publications (2)

Publication Number Publication Date
KR950029923A true KR950029923A (ko) 1995-11-24
KR0151523B1 KR0151523B1 (ko) 1998-10-15

Family

ID=19381906

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940009030A KR0151523B1 (ko) 1994-04-27 1994-04-27 디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로

Country Status (1)

Country Link
KR (1) KR0151523B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100284402B1 (ko) * 1997-12-26 2001-03-02 김영환 에이씨-3 오디오 디코더의 산술 연산 장치
KR100300844B1 (ko) * 1997-12-26 2001-09-03 박종섭 에이씨-3디코더의아이엠디씨티회로
KR100488537B1 (ko) * 1996-11-20 2005-09-30 삼성전자주식회사 듀얼모드오디오디코더의재현방법및필터

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100488537B1 (ko) * 1996-11-20 2005-09-30 삼성전자주식회사 듀얼모드오디오디코더의재현방법및필터
KR100284402B1 (ko) * 1997-12-26 2001-03-02 김영환 에이씨-3 오디오 디코더의 산술 연산 장치
KR100300844B1 (ko) * 1997-12-26 2001-09-03 박종섭 에이씨-3디코더의아이엠디씨티회로

Also Published As

Publication number Publication date
KR0151523B1 (ko) 1998-10-15

Similar Documents

Publication Publication Date Title
KR950033804A (ko) 결합 멀티플라이어/시프터 및 이를 위한 방법
IL169374A (en) Result partitioning within simd data processing systems
Kulp Digital equalization using Fourier transform techniques
KR960043974A (ko) 씨디/씨디-아이 음성 신호의 엘, 알 채널 사이의 혼합을 이용한 오디오 처리 장치
KR950029923A (ko) 디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로
US20050080617A1 (en) Reduced memory implementation technique of filterbank and block switching for real-time audio applications
JP3885684B2 (ja) オーディオデータのエンコード装置およびエンコード方法
Moorer The audio signal processor: the next step in digital audio
US20050259833A1 (en) Frequency responses, apparatus and methods for the harmonic enhancement of audio signals
KR930001087A (ko) 디지탈 신호 처리기
JP2024046785A (ja) 効果付与装置、方法、及びプログラム
KR970057913A (ko) Mpeg-2 복호화기의 역양자화기
KR950024195A (ko) 합성서브밴드 필터
KR100445900B1 (ko) 분산 연산 장치
KR950024194A (ko) 분석 서브밴드필터
KR0155718B1 (ko) 동기 데이타 발생장치
Lukac et al. Analysis of some methods For maintaining accuracy in implementation of FFT on fixed point DSP
JPH06149570A (ja) 命令制御装置
KR970024536A (ko) 데이타 버스 구조의 멀티-채널, 멀티-스테이지의 오버샘플링 하프 밴드 필터
KR970029020A (ko) Fir 필터의 최적화 계수 연산을 위한 곱셈기
KR20020022349A (ko) 디지털 오디오 방송 수신기에서의 고속 푸리에 변환 장치및 그 방법
KR960003098A (ko) 인터리브된 계수갱신을 이용한 적응등화기
KR960043489A (ko) 디지탈 보간 필터
KR970002594A (ko) 면적 절약형 디지틀 신호 감쇠기
KR970008023A (ko) 디지탈 비디오카세트레코더의 채널 등화기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050530

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee