KR950029911A - 병렬데이타 인터페이스의 제어방법 및 장치 - Google Patents

병렬데이타 인터페이스의 제어방법 및 장치 Download PDF

Info

Publication number
KR950029911A
KR950029911A KR1019940008431A KR19940008431A KR950029911A KR 950029911 A KR950029911 A KR 950029911A KR 1019940008431 A KR1019940008431 A KR 1019940008431A KR 19940008431 A KR19940008431 A KR 19940008431A KR 950029911 A KR950029911 A KR 950029911A
Authority
KR
South Korea
Prior art keywords
parallel data
data interface
malfunction
port
controller
Prior art date
Application number
KR1019940008431A
Other languages
English (en)
Other versions
KR0135054B1 (ko
Inventor
이승호
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940008431A priority Critical patent/KR0135054B1/ko
Publication of KR950029911A publication Critical patent/KR950029911A/ko
Application granted granted Critical
Publication of KR0135054B1 publication Critical patent/KR0135054B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Debugging And Monitoring (AREA)
  • Microcomputers (AREA)

Abstract

본 발명은 마이크로프로세서의 입 출력 포트(INPUT/OUTPUT PORT)를 확장하기 위하여 사용하는 병렬데이타 인터페이스의 제어에 관한 것으로, 특히 정전기 및 노이즈의 입력으로 오동작이 발생하는 것을 방지하기 위한 방법 및 장치에 관한 것으로, 상기 제어부에서 오동작 검출시 상기 병렬데이타 인터페이스를 재 동작시키기 위해 리셋하는 수단을 포함한다. 상기와 같은 본 발명은 마이크로프로세서가 주변장치인 병렬데이타 인터페이스의 오동작을 검출하여 오동작이전의 상태로 복귀시키는 효과가 있다.

Description

병렬데이타 인터페이스의 제어방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 병렬데이타 인터페이스 제어장치의 블럭도.

Claims (2)

  1. 제어부의 입 출력 포트를 확장하기 위한 병렬데이타 인터페이스에 있어서, 상기 제어부에서 상기 병렬에이타 인터페이스의 오동작을 검출하기 위해 상기 병렬데이타 인터페이스의 임의의 한개 포트의 한개 비트값을 세트하여 제어부로 귀환하는 수단; 및 상기 제어부에서 오동작 검출시 상기 병렬데이타 인터페이스를 재 동작시키기 위해 리셋하는 수단을 포함하는 병렬데이타 인터페이스의 제어장치.
  2. 제어부의 입 출력 포트를 확장하기 위해 사용하는 병렬데이타 인터페이스를 제어하는 방법에 있어서, 상기 병렬데이타 인터페이스의 포트중에서 데이타를 입 출력할 포트를 지정하여 상기 병렬데이타 인터페이스로 번지데이타를 인가하는 단계; 상기 제어부로부터 직렬신호를 입력받아 병렬데이타로 변환하여 상기 병렬데이타 인터페이스로 인가하는 단계; 상기 병렬데이타 인터페이스의 어느 하나의 포트에서 하나의 비트를 설정하고, 상기 설정된 비트는 일정한 신호를 출력하여 상기 제어부로 귀환하는 단계; 상기 병렬데이나 인터페이스의 지정된 포트로 데이타를 입 출력하는 단계; 상기 병렬데이타 인터페이스로부터 상기 제어부로 귀환되는 신호가 변하는 시점을 검출하여 상기 병렬데이타 인터페이스를 오동작으로 판단하는 단계; 상기 제어부에서 상기 병렬데이타 인터페이스의 오동작을 검출했을 때 상기 병렬데이타 인터페이스를 리셋하는 단계; 및 상기 병렬데이타 인터페이스에 오동작 하기전의 데이타를 재전송하는 단계로 구성되는 것을 특징으로 하는 병렬데이타 인퍼페이스의 제어방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940008431A 1994-04-21 1994-04-21 병렬데이타 인터페이스의 제어방법 및 장치 KR0135054B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940008431A KR0135054B1 (ko) 1994-04-21 1994-04-21 병렬데이타 인터페이스의 제어방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940008431A KR0135054B1 (ko) 1994-04-21 1994-04-21 병렬데이타 인터페이스의 제어방법 및 장치

Publications (2)

Publication Number Publication Date
KR950029911A true KR950029911A (ko) 1995-11-24
KR0135054B1 KR0135054B1 (ko) 1998-05-15

Family

ID=19381452

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940008431A KR0135054B1 (ko) 1994-04-21 1994-04-21 병렬데이타 인터페이스의 제어방법 및 장치

Country Status (1)

Country Link
KR (1) KR0135054B1 (ko)

Also Published As

Publication number Publication date
KR0135054B1 (ko) 1998-05-15

Similar Documents

Publication Publication Date Title
KR920003300A (ko) 전자 기기 접속 장치
KR970002530A (ko) 복수의 전력사용계의 동작제어장치 및 동작제어방법
KR950001777A (ko) 반도체 기억 장치
KR910001771A (ko) 반도체 메모리 장치
KR950015367A (ko) 동기랜덤액세스 메모리장치
KR900702688A (ko) 직렬제어장치의 단선위치 검출장치
KR910017290A (ko) 롬 데이타 보호 방법 및 장치
KR910017255A (ko) 차량용 제어 장치
KR870011521A (ko) 컴퓨터를 사용한 엔진제어시스템의 데이터 보호장치
KR950029911A (ko) 병렬데이타 인터페이스의 제어방법 및 장치
KR920022668A (ko) 디지탈신호처리장치
KR900013609A (ko) 집적 회로용 이벤트 제한 검사 구조물
KR950015368A (ko) 반도체 메모리 소자의 데이타 출력장치
KR880008172A (ko) 한 부시스템에 의해 발생된 또 다른 부시스템을 위한 버스 명령을 갖는 데이타 처리 시스템
KR970059933A (ko) 온-보드(on-board) 마이크로컴퓨터의 데이터 기록 제어 방법
KR970051265A (ko) 반도체 메모리 장치의 초기화 회로
KR930020652A (ko) 대규모 집적 회로 장치
KR950024403A (ko) 전원상태 감지회로 및 전원오류시 데이타 보호방법
KR930018380A (ko) Plc 시스템의 인터페이스 장치
KR930003554A (ko) 마이컴 출력포트의 오동작 방지방법
KR930008555A (ko) 전력선 반송을 이용한 제어 시스템
JPS6470848A (en) Picture display control system
KR970063388A (ko) 잡음에 의해 발생하는 오동작을 방지하기 위한 데이터 전송 제어 방법
KR970002614A (ko) 프로그램 카운터 데이타를 이용한 오동작 방지회로
KR950029953A (ko) 에스버스 시스템용 범용 응답신호발생장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee