KR950019833A - 액정 디스플레이 디바이스 구동 회로 - Google Patents

액정 디스플레이 디바이스 구동 회로 Download PDF

Info

Publication number
KR950019833A
KR950019833A KR1019940036155A KR19940036155A KR950019833A KR 950019833 A KR950019833 A KR 950019833A KR 1019940036155 A KR1019940036155 A KR 1019940036155A KR 19940036155 A KR19940036155 A KR 19940036155A KR 950019833 A KR950019833 A KR 950019833A
Authority
KR
South Korea
Prior art keywords
constant voltage
switch
signal line
switches
circuit
Prior art date
Application number
KR1019940036155A
Other languages
English (en)
Other versions
KR100373941B1 (ko
Inventor
준 고마야
Original Assignee
야마자끼 슌 뻬이
가부시끼가이샤 한도다이 에네르기 겐꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP34767493A external-priority patent/JP3637075B2/ja
Priority claimed from JP34767593A external-priority patent/JP3305470B2/ja
Application filed by 야마자끼 슌 뻬이, 가부시끼가이샤 한도다이 에네르기 겐꾸쇼 filed Critical 야마자끼 슌 뻬이
Publication of KR950019833A publication Critical patent/KR950019833A/ko
Application granted granted Critical
Publication of KR100373941B1 publication Critical patent/KR100373941B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

액티브 매트릭스를 회로로 구동하여 액티브 매트릭스형 액정 디스플레이 디바이스의 신호선을 가지는 구동 회로용 샘플링 회로에서, 두개의 스위치는 서로 직렬로 접속되어 있다. 또한 상기 두 스위치의 접속점은 다른 스위치 또는 저항을 통하여 정전압 입력 단자에 접속되어 TFTS를 구성하는 두 스위치로 인가되는 전압을 감소시키며 TFTS를 고속으로 동작시킨다. 샘플링 회로가 실행되지 않을 때, 상기 두 스위치는 턴 오프되며 정전압은 정전압 입력 단자로부터 접속점으로 인가된다.

Description

액정 디스플레이 디바이스 구동회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 일실시예에 따른 신호선 구동 회로의 샘플링 회로도.

Claims (24)

  1. 박막 트랜지스터로 구성되며 액정 디스플레이 디바이스의 신호선을 가지는 액티브 매트릭스 회로를 구동하는 구동 회로에 있어서, 상기 구동회로는, 신호선에 제공되는 계조 신호를 샘플링하는 샘플링 수단을 포함하며, 상기 샘플링 회로는, 정전압이 제공되는 정전압 단자와, 계조 신호가 제공되는 제1스위치와, 한 단부는 제1스위치에 직렬로 접속되어 있고 다른 단부는 신호선에 접속되어 있는 제2스위치와 , 한 단부는 제1및 제2스위치 사이의 접속점에 접속되어 있는 다른 단부는 정전압 단자에 접속되어 있는 제3스위치를 포함하는 것을 특징으로 하는 구동 회로.
  2. 제1항에 있어서, 상기 정전압은 신호선으로 제공될 수 있는 전압인 것을 특징으로 하는 구동 회로.
  3. 제1항에 있어서, 상기 제1 및 제2스위치는 각각 적어도 하나의 박막 트랜지스터를 포함하는 것을 특징으로 하는 구동 회로.
  4. 제1항에 있어서, 상기 제1 및 제2스위치는 턴 오프되는 동안 상기 제3스위치는턴 온 되는 것을 특징으로 하는 구동 회로.
  5. 박막 트랜지스터로 구성되며 액정 디스플레이 디바이스의 신호선을 가지는 액티브 매트릭스 회로를 구동하는 구동 회로에 있어서, 상기 구동회로는, 신호선에 제공되는 계조 신호를 샘플링하는 샘플링 수단을 포함하며, 상기 샘플링 회로는, 정전압이 제공되는 정전압 단자와, 계조 신호가 제공되는 제1스위치와, 한 단부는 제1스위치에 직렬로 접속되어 있고 다른 단부는 신호선에 접속되어 있는 제2스위치와, 한 단부는 제1및 제2스위치 사이의 접속점에 접속되어 있는 다른 단부는 정전압 단자에 접속되어 있는 저항을 포함하는 것을 특징으로 하는 구동 회로.
  6. 제5항에 있어서, 상기 정전압 신호선에 제공될 수 있는 전압인 것을 특징으로 하는 구동 회로.
  7. 제5항에 있어서, 상기 제1 및 제2스위치는 각각 적어도 하나의 박막 트랜지스터를 포함하는 것을 특징으로 하는 구동 회로.
  8. 제5항에 있어서, 상기 제1 및 제2스위치는 턴 오프되는 동안 상기 제3스위치는턴 온 되는 것을 특징으로 하는 구동 회로.
  9. 박막 트랜지스터로 구성되며 액정 디스플레이 디바이스의 신호선을 가지는 액티브 매트릭스 회로를 구동하는 구동 회로용 샘플링 회로에 있어서, 정전압이 제공되는 정전압 단자와, 계조 신호가 제공되는 제1스위치와, 한 단부는 제1스위치에 직렬로 접속되어 있고 다른 단부는 신호선에 접속되어 있는제2스위치와, 한 단부는 1및 제2스위치 사이의 접속점에 접속되어 있고 다른 단부는 정전압 단자에 접속되어 있는 제3스위치를 포함하는 것을 특징으로 하는 샘플링 회로.
  10. 제9항에 있어서, 상기 정전압은 신호선에 제공될 수 있는 전압인 것을 특징으로 하는 샘플링 회로.
  11. 제9항에 있어서, 상기 제1 및 제2스위치는 각각 적어도 하나의 박막 트랜지스터를 포함하는 것을 특징으로 하는 샘플링 회로.
  12. 제9항에 있어서, 상기 제1 및 제2스위치는 턴 오프되는 동안 상기 제3스위치는턴 온 되는 것을 특징으로 하는 샘플링 회로.
  13. 박막 트랜지스터로 구성되며 액정 디스플레이 디바이스의 신호선을 가지는 액티브 매트릭스 회로를 구동하는 구동 회로용 샘플링 회로에 있어서, 정전압이 제공되는 정전압 단자와, 계조 신호가 제공되는 제1스위치와, 한 단부는 제1스위치에 직렬로 접속되어 있고 다른 단부는 신호선에 접속되어 있는제2스위치와, 한 단부는 제1및 제2스위치 사이의 접속점에 접속되어 있는 다른 단부는 정전압 단자에 접속되어 저항을 포함하는 것을 특징으로 하는 샘플링 회로.
  14. 제13항에 있어서, 상기 정전압은 신호선에 제공될 수 있는 전압인 것을 특징으로 하는 샘플링 회로.
  15. 제13항에 있어서, 상기 제1 및 제2스위치는 각각 적어도 하나의 박막 트랜지스터를 포함하는 것을 특징으로 하는 샘플링 회로.
  16. 제13항에 있어서, 상기 제1 및 제2스위치는 턴 오프되는 동안 상기 제3스위치는턴 온 되는 것을 특징으로 하는 샘플링 회로.
  17. 액정 디스플레이 디바이스에 있어서 박막 트랜지스터로 구성되고 신호선을 가지는 액티브 매트릭스 회로와, 상기 액티브 매트릭스 회로를 구동하는 구동 수단을 포함하며, 상기 구동 수단은 ,정전압이 제공되는 정전압 단자와, 계조를 신호가 제공되는 제1스위치와, 한 단부는 제1스위치에 직렬로 접속되어 있고 다른 단부는 신호선에 접속되어 있는 제2스위치와, 한 단부는 제1및 제2스위치 사이의 접속점에 접속되어 있고 다른 단부는 정전압 단자에 접속되어 있는 제2스위치를 포함하는 것을 특징으로 하는 액정 디스플레이 디바이스.
  18. 제17항에 있어서, 상기 정전압은 신호선에 제공될 수 있는 전압인 것을 특징으로 하는 액정 디스플레이 디바이스.
  19. 제17항에 있어서, 상기 제1 및 제2스위치는 각각 적어도 하나의 박막 트랜지스터를 포함하는 것을 특징으로 하는 액정 디스플레이 디바이스.
  20. 제17항에 있어서, 상기 제1 및 제2스위치는 턴 오프되는 동안 상기 제3스위치는턴 온 되는 것을 특징으로 하는액정 디스플레이 디바이스.
  21. 액정 디스플레이 디바이스에 있어서 박막 트랜지스터로 구성되고 신호선을 가지는 액티브 매트릭스 회로와, 상기 액티브 매트릭스 회로를 구동하는 구동 수단을 포함하며, 상기 구동 수단은 ,정전압이 제공되는 정전압 단자와, 계조를 신호가 제공되는 제1스위치와, 한 단부는 제1스위치에 직렬로 접속되어 있고 다른 단부는 신호선에 접속되어 있는 제2스위치와, 한 단부는 제1및 제2스위치 사이의 접속점에 접속되어 있고 다른 단부는 정전압 단자에 접속되어 있는 저항을 포함하는 것을 특징으로 하는 액정 디스플레이 디바이스.
  22. 제21항에 있어서, 상기 정전압은 신호선에 제공될 수 있는 전압인 것을 특징으로 하는 액정 디스플레이 디바이스.
  23. 제21항에 있어서, 상기 제1 및 제2스위치는 각각 적어도 하나의 박막 트랜지스터를 포함하는 것을 특징으로 하는액정 디스플레이 디바이스.
  24. 제21항에 있어서, 상기 제1 및 제2스위치는 턴 오프되는 동안 상기 제3스위치는턴 온 되는 것을 특징으로 하는 액정 디스플레이 디바이스.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940036155A 1993-12-25 1994-12-23 디스플레이장치및그구동회로와샘플링회로 KR100373941B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP34767493A JP3637075B2 (ja) 1993-12-25 1993-12-25 アクティブマトリクス型液晶表示装置の信号線駆動回路
JP93-347674 1993-12-25
JP93-347675 1993-12-25
JP34767593A JP3305470B2 (ja) 1993-12-25 1993-12-25 液晶表示装置の信号線駆動回路

Publications (2)

Publication Number Publication Date
KR950019833A true KR950019833A (ko) 1995-07-24
KR100373941B1 KR100373941B1 (ko) 2003-05-09

Family

ID=26578584

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940036155A KR100373941B1 (ko) 1993-12-25 1994-12-23 디스플레이장치및그구동회로와샘플링회로

Country Status (2)

Country Link
US (1) US5570105A (ko)
KR (1) KR100373941B1 (ko)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6723590B1 (en) 1994-03-09 2004-04-20 Semiconductor Energy Laboratory Co., Ltd. Method for laser-processing semiconductor device
KR100321541B1 (ko) * 1994-03-09 2002-06-20 야마자끼 순페이 능동 매트릭스 디스플레이 장치의 작동 방법
JP3647523B2 (ja) * 1995-10-14 2005-05-11 株式会社半導体エネルギー研究所 マトリクス型液晶表示装置
US5798747A (en) * 1995-11-17 1998-08-25 National Semiconductor Corporation Methods and apparatuses for high-speed video sample and hold amplification for analog flat panel display
US5781167A (en) * 1996-04-04 1998-07-14 Northrop Grumman Corporation Analog video input flat panel display interface
KR100202171B1 (ko) * 1996-09-16 1999-06-15 구본준 엘씨디 패널 구동 회로
TW429393B (en) * 1997-11-27 2001-04-11 Semiconductor Energy Lab D/A conversion circuit and semiconductor device
JP2001051661A (ja) * 1999-08-16 2001-02-23 Semiconductor Energy Lab Co Ltd D/a変換回路および半導体装置
US6780687B2 (en) 2000-01-28 2004-08-24 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device having a heat absorbing layer
US6872607B2 (en) * 2000-03-21 2005-03-29 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device
JP3832627B2 (ja) * 2000-08-10 2006-10-11 シャープ株式会社 信号線駆動回路、画像表示装置および携帯機器
US6492798B2 (en) * 2001-04-27 2002-12-10 Logicvision, Inc. Method and circuit for testing high frequency mixed signal circuits with low frequency signals
KR100997699B1 (ko) * 2002-03-05 2010-12-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 트랜지스터
CN1987977A (zh) * 2005-12-22 2007-06-27 群康科技(深圳)有限公司 液晶显示面板驱动方法
JP2008102344A (ja) * 2006-10-19 2008-05-01 Nec Electronics Corp 表示装置の駆動回路およびそのテスト方法
WO2011052368A1 (en) 2009-10-30 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Driver circuit, display device including the driver circuit, and electronic device including the display device
KR101011974B1 (ko) * 2010-08-27 2011-02-01 민준기 무점착 송장 라벨과 이의 제조방법
JP2012256012A (ja) 2010-09-15 2012-12-27 Semiconductor Energy Lab Co Ltd 表示装置
JP5933897B2 (ja) 2011-03-18 2016-06-15 株式会社半導体エネルギー研究所 半導体装置
JP2017151197A (ja) * 2016-02-23 2017-08-31 ソニー株式会社 ソースドライバ、表示装置、及び、電子機器

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05241200A (ja) * 1992-02-28 1993-09-21 Canon Inc 液晶表示装置
JPH06314080A (ja) * 1993-04-14 1994-11-08 Internatl Business Mach Corp <Ibm> 液晶表示装置

Also Published As

Publication number Publication date
KR100373941B1 (ko) 2003-05-09
US5570105A (en) 1996-10-29

Similar Documents

Publication Publication Date Title
KR950019833A (ko) 액정 디스플레이 디바이스 구동 회로
KR910020472A (ko) 액정표시패널 및 액정표시장치
KR860002730A (ko) 액정소자 및 액정소자의 구동방법
KR920018514A (ko) 전기 광학 장치
KR950019867A (ko) 액정 디스플레이 장치
KR960008668A (ko) 액정전기광학장치의 주변구동회로
KR930002864A (ko) 액정표시 장치
KR970066687A (ko) 박막 트랜지스터 액정 표시 장치
KR970016674A (ko) 박막 트랜지스터 액정표시장치의 화면 지움 회로와 그 구동 방법
KR920012989A (ko) 액정 전기 광학 장치 및 그 구동 방법
KR950006674A (ko) 표시 장치
KR960035408A (ko) 액정 디스플레이 구동을 위한 구동 회로
KR930001121A (ko) 표시 장치의 구동 회로
KR960025301A (ko) 액정 표시 장치용 구동 회로
KR910013037A (ko) 액정표시장치용 구동회로
KR970067069A (ko) 액티브매트릭스 액정디스플레이의 구동회로
KR960032280A (ko) 티에프티 액정표시장치 구동회로
KR920010533A (ko) 액정 구동 장치
KR960001839A (ko) 박막 트랜지스터형 액정표시장치의 전력 구동회로
KR910013035A (ko) 액정 디스플레이 디바이스
KR960042509A (ko) 박막 트랜지스터 액정 표시장치의 구동방법
KR970055948A (ko) 무선전화기의 백 라이트 제어방법 및 회로
KR970007427A (ko) 박막 트랜지스터 액정 표시장치의 화소 회로
KR970066649A (ko) 게이트 라인의 신호 지연을 방지한 tft lcd 구조
KR970075974A (ko) 액정표시장치(tft-lcd)의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20010614

Effective date: 20021030

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120202

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20130117

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee