KR950011883B1 - 비데오 클램프회로 - Google Patents

비데오 클램프회로 Download PDF

Info

Publication number
KR950011883B1
KR950011883B1 KR1019920021867A KR920021867A KR950011883B1 KR 950011883 B1 KR950011883 B1 KR 950011883B1 KR 1019920021867 A KR1019920021867 A KR 1019920021867A KR 920021867 A KR920021867 A KR 920021867A KR 950011883 B1 KR950011883 B1 KR 950011883B1
Authority
KR
South Korea
Prior art keywords
video
signal
circuit
multivibrator
output
Prior art date
Application number
KR1019920021867A
Other languages
English (en)
Other versions
KR940013181A (ko
Inventor
김석기
Original Assignee
삼성전자주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 정용문 filed Critical 삼성전자주식회사
Priority to KR1019920021867A priority Critical patent/KR950011883B1/ko
Publication of KR940013181A publication Critical patent/KR940013181A/ko
Application granted granted Critical
Publication of KR950011883B1 publication Critical patent/KR950011883B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.

Description

비데오 클램프회로
제1도는 종래의 모니터의 비데오회로의 구성도.
제2도는 제1도의 각부의 동작 파형도.
제3도는 이 발명에 따른 비데오 클램프회로를 구비한 비데오회로 구성도.
제4도는 제3도의 각부의 동작 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 비데오 프리앰프 및 드라이브단 20 : 비데오출력 증폭회로
30 : 멀티바이브레이터 40 : 컷오프 조절회로
C1, C2 : 콘덴서 D1, D2, D3 : 다이오드
D4 : 제너다이오드 Q1, Q2 : 스위칭소자
VR1 : 가변저항
이 발명은 모니터의 비데오회로에 관한 것으로서, 보다 상세하게는 비데오 입력형태에 관계없이 적용되며, 모니터의 화면에 나타나는 영상의 밝기와 색상을 일정하게 조절시키도록 한 비데오 클램프회로에 관한 것이다.
종래의 모니터의 영상회로는 제1도와 같이 비데오신호를 입력받아 적정크기로 증폭시키는 비데오 프리앰프 및 드라이브단(10)에 표1과 같은 기능테이블로 동작되며 수평동기(H-SYNG)를 입력받는 멀티바이브레이터(30)의 부정출력이 인가되어 클램프시키고, 멀티바이브레이터(30)의 출력단은 컷오프조절회로(40)에 연결되어 입력을 제공한다
[표 1]
즉, 컷오프 조절회로(40)의 수위칭소자(FET;Q1)에 하이레벨의 신호가 공급되면 a,b~e의 위치에서는 제2도와 같은 전압파형으로 된다. 상기 컷오프 조절회로(40)는 스위칭소자(Q1)의 전원인가를 위한, 다이오드(D1)와, 콘덴서(C1), 저항(R1),(R2),(R3) 및 다이오드(D2), (D3), 콘덴서(C1), (C3)와, 가변저항(VR1)과 제너다이오드(D4)의 직병렬구성으로 되었다.
상기 비데오 프리앰프 및 드라이브단(10)의 출력은 비데오출력 증폭회로(20)에서 최종증폭된 후 콘덴서(C2)를 통해 음극선관(이하 "CRT"라 한다)의 캐소드에 인가되는데 컷 오프 조절회로(40)에 의해 비데오출력 증폭회로(20)의 출력측인 (e)점은 비데오 온리타입의 경우 파형(e)과 같이 파형의 왜곡이 없이 CRT의 캐소드에 인가되어 정상적인 영상의 밝기와 색상이 나타나게 된다. 그러나 동기 온 그린(Sync On Green)등과 같이 콤포지트 비데오 타입인 경우에는 제2도의 파형(f), (g)과 같이 수직동기(V - SYNG)기간중에도 수평동기가 계속 공급되어 수직동기 기간동안 클램프되므로 파형의 왜곡이 발생되고, 이에 의해서 영상의 밝기와 색상의 변화가 있게 된다. 이 발명은 이와같은 문제점을 해결하기 위한 것으로서, 이 발명의 목적은 비데오 회로에서 동기 온 그린과 같은 콤포지트 비데오등의 비데오 입력형태와 관계없이 항상 영상의 밝기와 색상을 일정하게 되도록 클램프시키는 비데오 클램프회로를 제공하는데 있다.
이와 같은 목적을 달성하기 위한 이 발명의 특징은, 입력되는 비데오 신호를 증폭시키는 비데오 프리앰프 및 드라이브단과, 비데오 프리앰프 및 드라이브단에서 출력되는 신호를 최종증폭하여 CRT에 인가시키는 비데오출력 증폭회로와, 수평동기신호를 입력받아 비데오 프리앰프 및 드라이브단을 클램프시키는 신호를 제공하는 멀티바이브레이터와, 이 멀티바이브레이터의 출력신호를 입력받아 CRT의 캐소드에 입력되는 비데오 신호를 조절하는 컷오프 조절회로를 구비한 비데오회로에 있어서, 수직동기신호를 입력받아 스위칭되는 스위칭 소자가 상기 멀티바이브레이터의 클리어단과 그 라운드간에 설치된 것을 특징으로 하는 비데오 클램프회로에 있다.
이하, 이 발명에 따른 비데오 클램프회로의 실시예에 대하여 첨부도면에 따라서 상세히 설명한다.
제3도는 이 발명에 따른 비데오 클램프회로를 구비한 비데오회로를 나타낸 것으로서, 제1도와 동일부분은 동일부호를 부여하였다. 즉, 이 발명은 입력되는 비데오신호를 증폭시키는 비데오 프리앰프 및 드라이브단(10)과, 비데오 프리앰프 및 드라이브단(10)에서 출력되는 신호를 최종증폭하여 CRT에 인가시키는 비데오 출력증폭회로(20)와, 수평동기신호를 입력받아 비데오 프리앰프 및 드라이브단(10)을 클램프시키는 신호를 제공하는 멀티바이브레이터(30)와, 이 멀티바이브레이터(30)의 출력신호를 입력받아 CRT의 캐소드에 입력되는 비데오 신호를 조절하는 컷오프 조절회로(40)를 구비한 비데오회로에 있어서, 수직동기신호를 입력받아 스윙되는 스위칭소자(FET; Q2)가 상기 멀티바이브레이터(30)의 클리어단과 그라운드간에 설치되어서 구성되었다.
제4도는 제3도의 각부의 동작파형을 나타낸 것으로서, 상기 멀티바이브레이터(30)의 입력단에 제4도의 수평동기파형과 같은 신호의 플링엣지시에 표 - 1과 같은 기능테이블에서와 같이 수평동기 폴링엣지시에 멀티바이브레이터(30)의 정, 부의 출력단(Q), (Q)에서 각기 포지티브 및 네가티브 신호가 출력된다. 그러나 이 수직동기 기간동안에 컷오프 조절회로(40)의 스위칭소자(Q1)가 온되어 표 - 1에서와 같이 정, 부출력단이 각기 로우 및 하이레벨로 된다. 상기 컷오프 조절회로(40)의 a, b∼e의 위치에서는 제4도의 파형(a), (b)∼(e)과 같은 전압파형이 발생된다.
한편, 상기 비데오 프리앰프 및 드라이브단(10)의 출력은 비데오 출력증폭회로(20)를 통해 CRT의 캐소드에 인가되는데 컷오프 조절회로에 의해 비데오 출력증폭회로(20)의 출력측인 (e)점은 비데오 온리타입의 경우 파형(e)과 같이 파형의 왜곡이 없이 CRT의 캐소드에 인가되어 정상적인 영상의 밝기와 색상이 나타나게 된다. 또한, 동기 온 그린(Sync On Green)등과 같이 콤포지트 비데오 타입인 경우에는 프리앰프 및 드라이브단과 컷오프 조절회로(40)에 공급되는 클램프신호가 수직동기 기간동안 차단되어 제4도의 파형(f), (g)과 같이 수직동기 기간중에도 수평동기가 공급되지 않으므로, 수직동기 기간중에 CRT의 캐소드전압파형의 왜곡현상이 없게 된다.
이상에서와 같이 이 발명에 따른 비데오 클램프회로에 의하면, 수평동기신호를 입력받아 비데오 프리앰프 및 드라이브단을 클램프시키는 신호를 제공하는 멀티바이브레이터의 클리어단과 그라운드간에 수직동기신호를 입력받아 스위칭되는 스위칭소자가 설치되어 있으므로, 수직도기 기간중에 수퍼클램프 펄스가 차단되어 CRT의 캐소드전압의 왜곡이 없게 되어 항상 영상의 밝기와 색상이 일정하게 유지되며, 간단한 회로구성이므로 여러종류의 비데오 카드와도 호환성이 있는 잇점 또한 있다.

Claims (1)

  1. 입력되는 비데오 신호를 증폭시키는 비데오 프리앰프 및 드라이브단과, 비데오 프리앰프 및 드라이브단에서 출력되는 신호를 최종증폭하여 음극선관에 인가하는 비데오출력 증폭회로와, 수평동기신호를 입력받아 비데오 프리앰프 및 드라이브단을 클램프시키는 신호를 제공하는 멀티바이브레이터와, 이 멀티바이브레이터의 출력신호를 입력받아 음극선관의 캐소드에 입력되는 비데오신호를 조절하는 컷오프 조절회로를 구비한 비데오회로에 있어서, 수직동기신호를 입력받아 스위칭되는 스위칭소자가 상기 멀티바이브레이터(30)의 클리어단과 그라운드간에 설치된 것을 특징으로 하는 비데오 클램프회로.
KR1019920021867A 1992-11-20 1992-11-20 비데오 클램프회로 KR950011883B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920021867A KR950011883B1 (ko) 1992-11-20 1992-11-20 비데오 클램프회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920021867A KR950011883B1 (ko) 1992-11-20 1992-11-20 비데오 클램프회로

Publications (2)

Publication Number Publication Date
KR940013181A KR940013181A (ko) 1994-06-25
KR950011883B1 true KR950011883B1 (ko) 1995-10-11

Family

ID=19343513

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920021867A KR950011883B1 (ko) 1992-11-20 1992-11-20 비데오 클램프회로

Country Status (1)

Country Link
KR (1) KR950011883B1 (ko)

Also Published As

Publication number Publication date
KR940013181A (ko) 1994-06-25

Similar Documents

Publication Publication Date Title
FI97513C (fi) Dynaaminen videojärjestelmä, joka sisältää automaattiset kontrastin ja "valkoisen venytyksen" prosessointilohkot
CN1045858C (zh) 配有阻塞电路的电子束扫描速度调制装置
US5339114A (en) Television receiver with luminance signal clamped offset and re-clamped prior to contrast control for preventing black level changes with contrast control changes when displaying luminance signals having elevated black level
KR910004295B1 (ko) 다이나믹 코어링 회로
US4694350A (en) Automatic bias control of an image display device in a video monitor
JP3749554B2 (ja) 陰極線管駆動装置
US3946275A (en) Binary switching video amplifier
KR950011883B1 (ko) 비데오 클램프회로
CA2039774A1 (en) Video display apparatus with kinescope spot burn protection circuit
US5619279A (en) Video circuit using scan velocity modulation
EP0499354A1 (en) RGB video amplifier system integrating blanking and brightness control tracking
US5489948A (en) Picture display apparatus with beam scan velocity modulation
US4599651A (en) Pulse amplifier in a brightness control system
JPH0617361Y2 (ja) 帰線消去回路
US3732356A (en) Color amplifier
JPH0617371Y2 (ja) ディスプレイテレビ装置
KR950013443B1 (ko) Ic화에 적합한 피이크 홀드 회로
JP3019332B2 (ja) ブライトコントロール回路
JP2835080B2 (ja) 映像増幅回路
KR100299171B1 (ko) 모니터의 백 라스터 휘도 조절 회로
KR950000826Y1 (ko) 귀선 소거 및 스팟트 킬러회로
JPH0622329A (ja) カラー映像表示素子ドライブ回路とカラー映像表示装置と映像信号処理回路
EP0844790A3 (en) Circuit for controlling the picture tube in a television receiver
KR960002454Y1 (ko) 영상클램프회로
KR0122338Y1 (ko) 모니터의 해상도 변환에 따른 휘도보정회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980925

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee