KR950010494A - 디지탈 디지탈 비디오 신호의 스캔속도 변환장치 - Google Patents

디지탈 디지탈 비디오 신호의 스캔속도 변환장치 Download PDF

Info

Publication number
KR950010494A
KR950010494A KR1019930018464A KR930018464A KR950010494A KR 950010494 A KR950010494 A KR 950010494A KR 1019930018464 A KR1019930018464 A KR 1019930018464A KR 930018464 A KR930018464 A KR 930018464A KR 950010494 A KR950010494 A KR 950010494A
Authority
KR
South Korea
Prior art keywords
video ram
generator
address
video
data
Prior art date
Application number
KR1019930018464A
Other languages
English (en)
Other versions
KR970003427B1 (ko
Inventor
김해중
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019930018464A priority Critical patent/KR970003427B1/ko
Publication of KR950010494A publication Critical patent/KR950010494A/ko
Application granted granted Critical
Publication of KR970003427B1 publication Critical patent/KR970003427B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 발명은 디지탈 비디오신호의 스캔속도 변환장치에 관한 것으로, 듀얼 포트 메모리인 비디오 램을 이용하여 입력되는 비디오 데이타 속도에 따라 데이타를 비디오 램에 저장하고, 저장된 데이타를 다시 비(非) 비월주사방식으로 비디오 램의 직렬 출력포트를 통해 출력시킴으로써, 텔레비젼 또는 VCR과 같은 영상처리장치로 부터 출력되는 비디오 신호를 컴퓨터 모니터에 나타낼 수 있고, 컴퓨터의 호스트 중앙처리장치와 인터페이스할 수 있는 논리회로를 첨가하면 현재 입력되고 있는 비디오 화면을 하드 디스크 상에 저장할 수 있으며, 상기 호스트 중앙처리장치의 간섭없이 자동적으로 비디오신호를 포획할 수 있을 뿐만 아니라 멀티미디어 시스템의 경우 외부 비이도신호 입력단으로도 적용할 수 있다.

Description

디지털 비디오 신호의 스캔속도 변환장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 디지털 비디오 신호의 스캔속도 변환장치의 구성 블럭도.
제2도는 제1도의 래치 제어신호 발생부의 회로도.
제3도는 제1도의 래치부의 회로도.
제4도는 제1도의 데이터 비트 확장부의 각 부 신호 파형도.
제5도는 비디오 램 제어신호 발생부의 회로도.
제6도는 제5도의 비디오 램 제어신호들의 상태 변이도.
제7도는 제1도의 비디오 램 직렬 레지스터 변환 제어신호들의 상태 변이도.
제8도는 제1도의 비디오 램 어드레스 발생부의 회로도.
제9도는 비디오 램 어드레스 발생 개념도.
제10도는 비디오 램 쓰기 어드레스 발생부와 비디오 램 직렬 레지스터 변환 어드레스 발생부의 멀티플렉스 출력 포트단자 선택신호의 상태 변이도.
제11도는 비디오 램 어드레스 발생 제어신호들의 상태 변이도.
제12도는 비디오 램 쓰기주기 동안의 비디오 램 제어신호들의 동작 파형도.
제13도는 비디오 램 직렬 레지스터 변환주기 동안의 비디오 램 제어신호들의 동작 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 디지털 비디오 신호 발생부 10 : 래치부
15 : 래치 제어신호 발생부 20 : 데이터 비트 확장부
30 : 비디오 램 40 : 출력부
50 : 비디오 램 어드레스 발생부 70 : 비디오 램 제어신호 발생부
80 : 스캔 타이밍 발생부

Claims (6)

  1. 비월주사방식의 디지탈 비디오 데이타신호를 입력받아 N배 비트 확장시키는 데이타 비트 확장부(20)와, 상기 데이타 비트 확장부(20)로부터 비트 확장된 데이터를 저장하고 비(非)비월주사방식으로 출력시키기 위한 비디오 램(30)과, 상기 비디오 램(30)에 디지털 비디오 데이터를 저장할 때 상기 디지털 비디오 데이터가 상기 비디오 램(30)의 적당한 위치에 저장되도록 어드레스를 발생하는 비디오 램 어드레스 발생부(50)와, 상기 비디오 램(30)에 저장된 디지털 비디오 데이터를 선택적으로 출력되도록 제어하는 비디오 램 제어신호 발생부(70)와, 상기 비디오 램(30)에 저장된 디지털 비디오 데이터를 비(非)비월주사방식으로 출력하기 위해 타이밍을 조절하는 스캔 타이밍 발생부(80)와, 비(非)비월주사방식의 디지털 비디오 신호를 출력하기 위한 출력부(40)를 구비하여 이루어지는 것을 특징으로 하는 디지털 비디오 신호의 스캔속도 변환장치.
  2. 제1항에 있어서, 상기 데이터 비트 확장부(20)는 비월주사방식의 디지털 비디오 데이터 신호를 입력받아 각각 래치시킨 후 동일한 라인을 통해 출력시킴으로써 비트확장되도록 하는 제1 및 제2래치(11, 12)와, 상기 제1 및 제2래치(11, 12)를 제어하기 위한 래치 제어신호 발생부(15)를 구비하여 이루어지는 것을 특징으로 하는 디지탈 비디오 신호의 스캔속도 변환장치.
  3. 제1항에 있어서, 상기 비디오 램 어드레스 발생부(50)는 비디오 램 쓰기주기동안 어드레스를 발생하기 위한 비디오 램 쓰기 어드레스 발생부(58)와, 비디오 램 직렬 레지스터 변환주기동안 어드레스를 발생하기 위한 비디오 램 직렬 레지스터 변환 어드레스 발생부(68) 및 비디오 램 쓰기 어드레스 발생부(58)와 비디오 램 직렬 레지스터 변환 어드레스 발생부(68)로부터 발생된 어드레스를 선택적으로 출력시키기 위한 제4멀티플렉서(69)를 구비하여 이루어지는 것을 특징으로 하는 디지털 비디오 신호의 스캔속도 변환장치.
  4. 제3항에 있어서, 상기 비디오 램 쓰기 어드레스 발생부(58)는 행 어드레스를 발생하기 위한 제1행 어드레스 발생부(51)와, 열 어드레스를 발생하기 위한 제1열 어드레스 발생부(52)와, 입력데이터가 홀수필드이면 행 어드레스를 짝수로, 짝수필드이면 행 어드레스를 홀수로 발생하도록 하는 제3래치(53) 및 상기 제1행 어드레스 발생부(51)와 제1열 어드레스 발생부(52)로부터 발생된 어드레스를 선택적으로 출력시키기 위한 제2멀티플렉서(54)를 구비하여 이루어지는 것을 특징으로 하는 디지털 비디오 신호의 스캔속도 변환장치.
  5. 제3항에 있어서, 상기 비디오 램 쓰기 어드레스 발생부(58)는 행 어드레스를 발생하기 위한 제2행 어드레스 발생부(61) 및 제2행 어드레스, 발생부(61)로부터 발생된 어드레스를 선택적으로 출력시키기 위한 제3멀티플렉서(64)를 구비하여 이루어지는 것을 특징으로 하는 디지털 비디오 신호의 스캔속도 변환장치.
  6. 제1항에 있어서, 비디오 램 제어신호 발생부(70)는 비디오 램 쓰기주기 동안 상기 비디오 램(30)과 출력부(40)를 제어하기 위한 제어신호를 발생하는 비디오 램 직렬레지스터 변환 제어신호 발생부(72) 및 비디오 램쓰기 제어신호 발생부(71)와 비디오 램 직렬 레지스터 변환주기 동안 상기 비디오 램(30)과 출력부(40)를 제어하기 위한 제어신호를 발생하는 비디오 램 쓰기 제어신호 발생부(71)와 비디오 램 직렬레지스터 변환 제어신호 발생부(72)로 부터 발생된 제어신호들을 선택적으로 출력시키기 위한 제1멀티플렉서(73)를 구비하여 이루어지는 것을 특징으로 하는 디지탈 비디오 신호의 스캔속도 변환장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930018464A 1993-09-14 1993-09-14 디지탈 비디오 신호의 스캔속도 변환장치 KR970003427B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930018464A KR970003427B1 (ko) 1993-09-14 1993-09-14 디지탈 비디오 신호의 스캔속도 변환장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930018464A KR970003427B1 (ko) 1993-09-14 1993-09-14 디지탈 비디오 신호의 스캔속도 변환장치

Publications (2)

Publication Number Publication Date
KR950010494A true KR950010494A (ko) 1995-04-28
KR970003427B1 KR970003427B1 (ko) 1997-03-18

Family

ID=19363504

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930018464A KR970003427B1 (ko) 1993-09-14 1993-09-14 디지탈 비디오 신호의 스캔속도 변환장치

Country Status (1)

Country Link
KR (1) KR970003427B1 (ko)

Also Published As

Publication number Publication date
KR970003427B1 (ko) 1997-03-18

Similar Documents

Publication Publication Date Title
KR890015609A (ko) 텔레비젼 장치
US5475437A (en) Double scan circuit for inserting a new scan line between adjacent scan lines of a television
KR100194922B1 (ko) 화면비 변환장치
JP3154190B2 (ja) 汎用走査周期変換装置
JP3369591B2 (ja) 文字表示装置
JP2000083211A (ja) ディジタル画像デ―タの記憶と取り出しの方法と装置
KR950010494A (ko) 디지탈 디지탈 비디오 신호의 스캔속도 변환장치
JP4016366B2 (ja) インターフェース装置及び映像信号処理方法
KR970057687A (ko) 피디피 티브이(pdp tv)의 메모리 장치
JPH0926774A (ja) 表示データ出力装置及び情報処理装置及び表示データ出力方法
KR950009661B1 (ko) 화상 시스템의 주사속도 변환회로
JPS6112184A (ja) 走査速度変換回路
JP2908870B2 (ja) 画像記憶装置
KR100606055B1 (ko) 메모리 제어장치
KR0132433Y1 (ko) 비데오 필드 메모리의 쓰기 제어장치
KR900702719A (ko) 텔레비젼 신호 처리장치
JPH10294926A (ja) テレビジョン受信機
JPS62188485A (ja) オフセツト・サンプリング方式テレビジヨン受信機
JPH10232662A (ja) 走査線数変換装置
JPH08340516A (ja) 画像表示装置
JPH0312733A (ja) 記憶装置
KR19980068925A (ko) 격행주사 모드-순차주사 모드 변환회로
JPH01235483A (ja) 画像拡大処理回路
KR890016457A (ko) 라인 메모리를 이용한 모자이크 화면 처리회로 및 방식
JPS6375790A (ja) デイジタル・アナログ変換装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051201

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee