KR950009673B1 - 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치 - Google Patents

디지탈 브이씨알의 인터리빙 및 디인터리빙 장치 Download PDF

Info

Publication number
KR950009673B1
KR950009673B1 KR1019930002115A KR930002115A KR950009673B1 KR 950009673 B1 KR950009673 B1 KR 950009673B1 KR 1019930002115 A KR1019930002115 A KR 1019930002115A KR 930002115 A KR930002115 A KR 930002115A KR 950009673 B1 KR950009673 B1 KR 950009673B1
Authority
KR
South Korea
Prior art keywords
data
interleaving
decoder
tape
channel
Prior art date
Application number
KR1019930002115A
Other languages
English (en)
Other versions
KR940020823A (ko
Inventor
김승일
Original Assignee
주식회사금성사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 이헌조 filed Critical 주식회사금성사
Priority to KR1019930002115A priority Critical patent/KR950009673B1/ko
Priority to DE0596826T priority patent/DE596826T1/de
Priority to DE69324650T priority patent/DE69324650T2/de
Priority to EP93630083A priority patent/EP0596826B1/en
Priority to JP5302297A priority patent/JP2931747B2/ja
Priority to US08/148,498 priority patent/US5581361A/en
Publication of KR940020823A publication Critical patent/KR940020823A/ko
Application granted granted Critical
Publication of KR950009673B1 publication Critical patent/KR950009673B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Error Detection And Correction (AREA)

Abstract

내용 없음.

Description

디지탈 브이씨알의 인터리빙 및 디인터리빙 장치
제1도는 종래 디지탈 브이씨알의 인터리빙(Interleaving) 장치 구성도.
제2도는 제1도에 있어서 인터리빙방법에 대한 동작 설명도.
제3도는 헤드 속도에 따른 헤드 트래이스(Head Trace)의 설명도로서, a도는 고속서치시 헤드 트레이스 경로를 보인 설명도, b도는 3배속시 헤드 접촉 영역도, c도는 고속서치시 헤드의 비직선성으로 인한 트랙 트레이스 설명도.
제4도는 본 발명 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치회로 구성도.
제5도는 제4도에 있어서 인터리빙방법에 대한 설명도로서, a도는 디지탈 브이씨알의 기록 데이타 포맷 설명도이고, b도는 인터리빙된 기록데이타 과정도이고, c도는 인터리빙된 데이타를 뒤섞는 과정도이다.
* 도면의 주요부분에 대한 부호의 설명
21 : 포맷터(Formatter) 22 : 메모리매퍼(mapper) 및 디코더
23 : 버퍼부 24 : 지연부
25 : 인코더 26 : 심볼간 인터리버
27 : 내 부호기(Inner Encoder) 27 : 채널코더
29 : 채널 디코더
본 발명은 디지탈 브이씨알에 있어서 압축된 데이타의 기록 또는 전송시에 발생하는 에러의 정도에 따라 인터리브 범위를 조정하여 데이타 출력시 에러를 정정하기 위한 인터리빙 및 디인터리빙 장치에 관한 것으로, 특히 특수기능인 변속 재생시에 인터리빙 능력을 제한을 해결하여 인터리빙 및 디인터리빙 과정을 통해 브이씨알의 버스터성 에러를 제한하고자 하는 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치에 관한 것이다.
종래 디지탈 브이씨알의 인터리빙(interleaving) 장치 구성은 제1도에 도시된 바와같이, 입력되는 압축데이타 스트림(stream)에 대해 외부호화하여 외부호 검사 심볼이 부가된 데이타를 제1섹터어레이 메모리(sector array memory : 12)에 순차적으로 기억시키는 외 부호기(11)와, 상기 제1섹터 어레이 메모리(12)에 저장된 데이타를 입력순서와 다른 순서로 읽어와 내부호화 함으로써 내부호 검사 심볼이 부가된 데이타를 헤드에 의해 테이프(T)에 기록하도록 하는 내부호기(13)와, 상기 테이프(T)에 기록된 외부호 및 내부호 검사 심볼이 부가된 데이타를 재생한 후 내부호 검사 심볼이 부가된 데이타에 대해서만 디코딩하여 에러보정 및 검출을 행하고 그 검출된 에러에 대해 인터리빙을 행하여 제2섹터 어레이 메모리(15)로 분산시켜 저정하도록 하는 내복호기(14)와, 상기 제2섹터 어레이 메모리(15)에 저장된 데이타를 입력순서와 다른 순서로 읽어와 외부호화된 검사 심볼 데이타에 대해 디코딩하여 에러가 보정된 데이타를 출력하는 외복호기(16)로 구성된다.
이와같이 구성된 종래 기술에 있어서, 제2a도에 도시한 바와 같은 압축된 데이타 스트림이 외부호기(11)로 입력되면 제2b도에 도시된 바와같이 입력되는 정보 심볼열에 대해 종방향으로 외부호화 하여 외부호 검사 심볼이 부가된 데이타를 출력토록 하는데, 에러정정을 위해 외부호 검사 심볼이 부가된 데이타에 제2c도에서와 같이 잉여의 정보량(redundancy)을 추가하여 제2d도와 같은 순서로 제1섹터 어레이 메모리(12)에 기억시킨다.
그러면 내부호기(13)는 제1섹터 어레이 메모리(12)로부터 입력순서와는 다른 순서로 읽어오는 인터리빙(interleaving)을 수행함으로써 입력 데이타 스트림과는 달리 데이타의 순서가 섞이게 되므로 군집에러는 불규칙 에러로 바뀌게 된다. 이러한 인터리빙 과정을 거친 데이타 스트림은 다시 내부호기(13)로 들어와서 내부호화하여 보다 강력한 ECC(Error correction Coding)을 수행하게 된다.
따라서, 에러가 발생할 경우 내복호기(14)에서는 테이프(T)에 기록된 데이타를 디코딩하여 에러를 정정함과 아울러 에러를 검출한다.
에러를 정정함에 있어서 내복호기(14)의 능력밖의 에러에 대해서는 인터리빙을 거쳐 에러를 제2섹터 에러 메모리(15)로 분산시킨다.
외복호기(16)에서 제2섹터 에러 메모리(15)에 기록된 데이타에 대해 외복호화하여 나머지 에러를 보정하게 된다. 그러므로 디지탈 브이씨알에서의 재생중 발생되는 여러 종류의 에러를 방지하여 주는 것이다.
이와같은 종래의 기술들은 에러 정정 능력에만 역점을 두므로써 브이씨알과 같은 기기에 있어서 그 능력이 제한되는 문제 즉, 제3a도 및 b도에 도시한 바와 같이 고속서치시 브이씨알의 헤드가 여러개의 브이씨알 테이프 트랙을 가로질러 가므로 한 트랙내에서 헤드가 읽는 영역은 배속수에 반비례하게 되므로 섹터어레이메모리의 크기 역시 배속수에 반비례하는 제한이 따르게 되는 점과 기존 방식은 반드시 헤드가 트랙을 지나갈 때 선형적인 궤적을 지나야 한다는 가정하에서 ECC능력에 대한 최대 인터리빙 영역이 계산된다. 그러나 실제 영역은 이 영역보다는 작은 영역하에서 인터리빙을 수행하게 되며 이는 제3c도에서 처럼 브이씨알 헤드의 궤적은 비선형성을 지니게 되므로 이를 보상하기 위해 인터리빙 영역을 계산값보다 작은 영역을 사용하게 되는 것이다. 그러므로, 이를 보상하기 위해 ECC능력을 강화하거나 최대배속도를 낮추어야 한다. 또한 제한된 인터리빙 영역으로 말미암아 배속서치시에 계속하여 같은 위치의 영역만을 지나가게 되므로 화면구성에 있어서 같은 부분의 영상 데이타만을 추출하게 될 확률이 높아지며, 이러한 문제점을 인하여 화면의 안나오는 부분을 읽기 위해서는 데이타 기록 위치를 재배치해야 하는 데이타 얼로케이션(allocation)이 필요로 하게 되는 문제점이 있었다.
상기와 같은 종래의 문제점을 해결하기 위하여 본 발명은 최대 배속수에 따라 인터리빙(interleaving) 영역을 제한하고 그 영역내에서 인터리빙을 완벽하게 수행하여 기록대역과 브이씨알의 트럭플레이가 용이하도록 한 디지탈 브이씨알의 인터리빙 장치를 창안한 것으로, 이하 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제4도는 본 발명 디지탈 브이씨알의 인터리빙 및 디인터리빙장치 회로구성도로서 이에 도시한 바와같이, 입력되는 디지탈 데이타 스트림에 대해 브이씨알 기록 포맷을 수행하는 포맷터(21)와, 상기 포맷터(21)를 통한 출력을 받아 각 세그먼트(segment)간의 연속성을 유지하도록 제어함과 아울러 브이씨알의 특성에 맞게 인터리빙을 수행하는 메모리 매퍼 및 데이타스트림을 분배하는 디코더(22)와, 상기 메모리 매퍼 및 디코더(22)를 통한 출력에 대해 버퍼링을 행하는 버퍼부(23)와, 상기 버퍼부(23)를 통해 버퍼링된 데이타에 대해 소정시간 만큼 지연하는 지연부(24)와, 상기 지연부(24)를 통해 지연된 데이타를 입력받아 부호화하는 인코더(25)와, 상기 인코더(25)의 출력을 받아 심볼간에 셔플링을 수행하는 심볼간 인터리버(26)와, 상기 심볼간 인터리버(26)를 통해 인터리빙된 데이타에 내부호화를 수행하는 내부회(27)와, 상기 데이타 스트림과 테이프(T) 채널을 연결하는 채널코더(28)와, 상기 테이프로부터 재생된 데이타를 디코딩하는 채널 디코더(29)로 구성한다.
이와같이 구성된 본 발명의 작용 및 효과를 상세히 설명하면 다음과 같다.
디지탈 데이타 스트림이 포맷터(21)에 입력되면 상기 포맷터(21)는 제5a도에서와 같이 각 데이타 세그먼트 라인(data segment line)중에 앞의 헤더부분을 제외한 모든 부분을 압축데이타나 에러보정(E.C.C)등에 대해 브이씨알기록 포맷을 수행토록 한다. 상기 포맷터(21)를 통해 브이씨알 기록 포맷이 수행된 데이터 스트림을 메모리매퍼 및 디코더(22)에서 입력받고, 그 입력받은 데이타 스트림을 각 세그먼트 간의 연속성을 유지하며 브이씨알의 특성에 맞게 인터리빙을 수행하여 출력하면 이 인터리빙된 데이타는 버퍼부(23)의 각 버퍼(B1-Bn) 및 지연부(24)의 각 지연기(D1-Dn)를 통해 기록될 기록데이타는 제5b도와 같이 구성된다.
이렇게 인터리빙된 데이타가 인코더(25)를 통해 부호화된 후 심볼간인터리버(26)에 인가되면 제5c도에서와 같이 더 완벽한 셔플링(Shuffing)을 수행하고 내부호기(27)에서 셔플링된 데이타에 내부호를 수행하여 채널코더(28)로 출력하면, 상기 채널코더(28)는 데이타 스트림과 테이프(T)사이에 채널을 연결하여 기록하면 인터리빙이 완료되는 것이다.
그리고 테이프(T)에 기록된 데이타는 채널디코더(29)가 디코딩하여 에러를 정정함과 아울러 에러를 검출하고 이 검출된 데이타는 인터리빙방법과 역으로 수행하면 디인터리빙이 되어 디지탈 브이씨알을 재생한다.
이와같이 인터리빙 및 디인터리빙 방법은 브이씨알의 최대배속이 결정되면 인터리빙 영역이 결점되고 이 영역안에서 서로 이웃하는 영역이 세그먼트들을 제5a, b, c도와 같이 연속적으로 포맷팅시킨다. 그러므로 각 세그먼트간 디스컨티뉴티(discontinuty)가 발생되지 않아 브이씨알의 헤드가 비선형적인 궤적을 갖고 있어도 인터리빙 효과가 전혀 줄지않고, 최대배속 이하의 어느 배속수로 만족시켜줄 수가 있는 것이다.

Claims (1)

  1. 입력되는 디지탈 데이타 스트림에 대해 브이씨알 기록 포맷팅(Formatting)을 수행하는 포맷터(21)와, 상기 포맷터(21)를 통해 출력을 받아 각 데이타세그먼트(segment)간의 연속성을 유지하도록 제어함과 아울러 브이씨알의 특성에 맞게 인터리빙을 수행하는 메모리 매퍼 및 데이타스트림을 분배하는 디코더(22)와, 상기 메모리 매퍼 및 디코더(22)를 통한 출력에 대해 버퍼링을 행하고 이 버퍼링된 데이타에 대해 소정시간만큼 지연하여 인터리빙을 행하는 버퍼부(23) 및 지연부(24)와, 상기 지연부(24)를 통해 분배된 인터리빙 데이타를 입력받아 먹싱역할을 하는 인코더(25)와 상기 인코더(25)의 출력을 받아 심볼간에 셔플링을 수행하여 더 완벽한 인터리빙을 행하는 심볼간 인터리버(26)와, 상기 심볼간 인터리버(26)를 통해 인터리빙된 데이타에 배부호화를 수행하는 내부호기(27)와, 상기 데이타 스트림과 테이프(T) 채널을 연결하여 상기 테이프에 기록하는 채널코더(28)와, 상기 테이프로부터 재생된 데이타를 디코딩하여 상기 인터리버와 역으로 수행할 수 있도록 한 채널 디코더(29)로 구성된 디지탈 브이씨알의 인터리빙/디인터리빙 장치.
KR1019930002115A 1992-11-06 1993-02-16 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치 KR950009673B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1019930002115A KR950009673B1 (ko) 1993-02-16 1993-02-16 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치
DE0596826T DE596826T1 (de) 1992-11-06 1993-11-04 Mischungsverfahren für ein digitales Videobandaufzeichnungsgerät.
DE69324650T DE69324650T2 (de) 1992-11-06 1993-11-04 Mischungsverfahren für ein digitales Videobandaufzeichnungsgerät
EP93630083A EP0596826B1 (en) 1992-11-06 1993-11-04 Shuffling method for a digital videotape recorder
JP5302297A JP2931747B2 (ja) 1992-11-06 1993-11-08 デジタルvcrのインターリービング/ジインターリービング装置及びその方法
US08/148,498 US5581361A (en) 1992-11-06 1993-11-08 Interleaving/deinterleaving apparatus for a digital video cassette recorder and the method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930002115A KR950009673B1 (ko) 1993-02-16 1993-02-16 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치

Publications (2)

Publication Number Publication Date
KR940020823A KR940020823A (ko) 1994-09-16
KR950009673B1 true KR950009673B1 (ko) 1995-08-25

Family

ID=19350848

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930002115A KR950009673B1 (ko) 1992-11-06 1993-02-16 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치

Country Status (1)

Country Link
KR (1) KR950009673B1 (ko)

Also Published As

Publication number Publication date
KR940020823A (ko) 1994-09-16

Similar Documents

Publication Publication Date Title
JP2931747B2 (ja) デジタルvcrのインターリービング/ジインターリービング装置及びその方法
KR0135873B1 (ko) 디지탈 자기기록재생방법 및 장치
JP3520521B2 (ja) ディジタルデータの誤り訂正処理方法およびその装置
CN1010134B (zh) 用于记录和/或重放数字数据的方法和装置
CA2160913C (en) Digital signal encoding method and apparatus, digital signal recording medium, and digital signal decoding method and apparatus
KR100200801B1 (ko) 오류정정장치
KR0150954B1 (ko) 디지털 기록재생 장치의 에러 정정 부호화/복호화 방법 및 그에 적합한 장치
KR950009673B1 (ko) 디지탈 브이씨알의 인터리빙 및 디인터리빙 장치
KR19990012450A (ko) 3차원 에러정정방법 및 그 장치
JP3141139B2 (ja) 映像音声デジタル記録/再生装置
JP3182476B2 (ja) 復号化装置
GB2298078A (en) A data format for a digital video tape recorder
US6192182B1 (en) Digital information signal recording apparatus and method thereof
KR100207630B1 (ko) 오류정정능력이 향상된 디지탈 비디오 테이프 기록방법 및 재생방법
KR950003626B1 (ko) 디지탈 브이씨알의 인터리빙 장치
JPH07121999A (ja) 信号符号化装置、信号復号化装置、信号符号化方法および信号復号化方法
KR950008643B1 (ko) 디지탈 브이씨알의 에러보정장치
KR200151025Y1 (ko) 디지탈 영상기록재생장치
KR100224806B1 (ko) 디지탈영상재생시스템의 에러정정 장치
KR100464606B1 (ko) 오디오 출력 제어 장치
KR970000918B1 (ko) 인터리빙/디인터리빙시 포맷팅 및 슬라이스 추출방법
KR0170666B1 (ko) 특정배속 트릭재생을 위한 디지탈 비디오 테이프 기록방법 및 기록장치
JP3106479B2 (ja) ディジタルコンポーネント信号の記録装置及び記録方法
JP2633556B2 (ja) 回転ヘッド式ビデオテープレコーダにおける音声データの記録方法
KR0155736B1 (ko) 디지탈 기록재생방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040825

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee