KR100200801B1 - 오류정정장치 - Google Patents

오류정정장치 Download PDF

Info

Publication number
KR100200801B1
KR100200801B1 KR1019910015248A KR910015248A KR100200801B1 KR 100200801 B1 KR100200801 B1 KR 100200801B1 KR 1019910015248 A KR1019910015248 A KR 1019910015248A KR 910015248 A KR910015248 A KR 910015248A KR 100200801 B1 KR100200801 B1 KR 100200801B1
Authority
KR
South Korea
Prior art keywords
data
address
frame
code block
error
Prior art date
Application number
KR1019910015248A
Other languages
English (en)
Other versions
KR930005386A (ko
Inventor
이윤우
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019910015248A priority Critical patent/KR100200801B1/ko
Priority to US07/804,418 priority patent/US5400347A/en
Priority to JP32780191A priority patent/JP3332240B2/ja
Publication of KR930005386A publication Critical patent/KR930005386A/ko
Application granted granted Critical
Publication of KR100200801B1 publication Critical patent/KR100200801B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/94Signal drop-out compensation
    • H04N5/945Signal drop-out compensation for signals recorded by pulse code modulation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00007Time or data compression or expansion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Error Detection And Correction (AREA)

Abstract

오류정정장치는 디지탈 영상기록재생장치에 있어서, 연집오류에 대한 정정능력을 높이기 위해 곱부호화하여 인터리빙을 행할때 인터리빙단위를 프레임으로 하여 프레임의 2필드의 데이타를 내부코드 블록단위로 번갈아가며 기록하고, 필드빌로 데이타를 재생함으로써 재생시 발생하는 오류를 2필드에 분산시켜 정정을 행하여 오류정정능력을 향상시킨다.

Description

오류정정장치
제1도는 종래의 오류정정장치의 블럭도.
제2a도는 곱부호의 구성도.
제2b도는 제2도에 따른 내부코드블럭에 대한 코드포맷.
제2c도는 제2도에 따른 외부코드블럭에 대한 코드포맷.
제3a도는 제1도에 따른 기수필드의 인터리빙맵.
제3b도는 제1도에 따른 우수필드의 인터리빙맵.
제4도는 제1도에 채용된 인터리빙부에 의해 인터리빙된 후 기록되는 테이프포맷.
제5도는 본 발명에 의한 오류정정장치에 따른 실시예의 블럭도.
제6도는 제5도에 채용된 프레임 인터리빙부의 상세회로도.
제7도는 제6도에 따른 프레임 인터리빙부에 대한 동작파형도.
제8도는 제5도에 채용된 프레임 인터리빙부에 의해 프레임 인터리빙후 기록되는 데이프포맷.
제9도는 제5도에 채용된 프레임 디인터리빙부의 상세회로도.
제10도는 제9도에 따른 프레임 디인터리빙부에 대한 동작파형도.
* 도면의 주요부분에 대한 부호의 설명
2,100 : 외부오류정정부호부 3 : 인터리빙부
4,300 : 내부오류정정부호부 5,400 : 변조부
6,500 : 기록증폭기 7,600 : 기록매체
8,700 : 재생증폭기 9,800 : 복조부
10,900 : 내부오류정정복호부 11 : 디인터리빙부
12,1100 : 외부오류정정복호부 200 : 프레임인터리빙부
1000 : 프레임디인터리빙부
본 발명은 디지탈 신호기록재생장치에 있어서 오류정정장치에 관한 것으로, 특히 연집오류정정을 위한 인터리빙(interleaving)을 프레임 단위로 필드간 인터리빙하여 오류정정능력을 향상시키는 장치에 관한 것이다.
일반적으로 디지탈 영상신호기록재생장치에 있어서 부호화기술은 화상정보를 디지탈신호형태로 효율적으로 전송 또는 축적하기 위하여 정보의 량이 많은 화상정보를 압축하고 코딩한 다음 전송하거나 축적하는 기술을 말한다.
이때, 부호화된 화상정보는 전송이나 축적시 또는 수신이나 재생시 오류가 발생하게 되면 발생된 오류에 의해 화상의 화질이 열화되는 문제점이 발생된다. 이에 따라 오류정정부호화는 상기 부호화기술의 단점을 보완하기 위한 기술로서, 전송이나 축적시 또는 수신이나 재생시 발생되어진 오류를 바로잡아 원래의 화상을 얻을 수 있도록 부가정보(Parity Data)를 부가하여 부호화하는 것을 말한다.
따라서, 전송이나 축적시 또는 수신이나 재생시에 오류가 발생되면 부가정보를 이용하여 오류를 바로잡게 되나 발생되어진 오류중 산발적으로 발생된 산발오류(Random Error)는 교정이 가능하나 연속적으로 발생되어 오류군을 이루는 연집오류(Burst Error)는 교정이 힘들다.
또한, 이러한 연집오류는 산발오류와는 달리 화면에 많은 영향을 끼치게 된다. 이 연집오류를 정정하기 위해서 적부호(Product Code)가 광범위하게 이용되고 있다. 즉, 제1도에 도시된 바와 같이 영상데이타를 코딩할 때, 입력단자(1)를 통해 유입되는 영상데이타를 제2a도에 도시된 바와같이 적부호하기 위해 외부오류정정부호부(2)에서는 제2c도에 도시된 바와 같이 열(column)방향으로 부가정보(PO~P5)를 부가하고, 내부오류 정정부호부(4)에서는 제2b도에 도시된 바와 같이 행(row)방향으로 부가정보(PO~P7)를 부가한다.
외부오류정정부호부(2) 및 내부오류정정부호부(4)사이에 접속된 인터리빙부(3)에서는 외부블럭코드에 수평부가정보(PO~P5)가 부가되어 있는 영상데이타를 제3a도 및 제3b도에 도시된 바와 같이 필드별로 즉, 기수필드(ODD FIELD), 우수필드(EVEN FIELD)맵같이 좌에서 우로, 위에서 아래로 배열시킨 후 내부오류정정부호부(4)에서 제2b도에 도시된 바와 같이 부가정보를 부가시키기 위해서 화상정보를 위에서 아래로, 그리고 좌에서 우측방향으로 1바이트씩 독출시킨다.
변조부(5)에서는 내부오류정정부호부(4)로부터 상기 오류정정 부호화된 8비트 화상정보를 N비트(여기서는 10비트)데이타로 변조한 후 기록증폭기(6)에서 증폭하여 테이프와 같은 기록매체(7)에 기록하게 된다.
이때, 오류정정부호화된 화상정보가 테이프에 기록되는 포맷은 제4도에 도시되어 있다.
제4도에 도시된 바와 같이, 테이프상에 1필드는 4트랙으로 기록되고, 기수필드의 제1트랙에는 A0,0 내지 A15,14데이타, 제2트랙에는 A0,15 내지 A15,29데이타, 제3트랙에는 A0,30 내지 A15,44데이타, 제4트랙에는 A0,45 내지 B15,19데이타가 순차적으로 기록된다. 우수필드의 제1트랙에는 B0,0 내지 B15,14데이타, 제2트랙에는 B0,15 내지 B15.29데이타, 제3트랙에는 B0,30 내지 B15,44데이타, 제4트랙에는 B0,45 내지 B15,19데이타가 순차적으로 기록된다.
이렇게 기록된 데이타는 재생증폭기(8)를 통해 증폭된 후 복조부(9)에서는 기록측에서 10비트로 변조된 데이타를 8비트의 직렬 데이타로 복조한다.
내부오류정정복호부(10)에서는 상기 복조부(9)로부터 출력되는 데이타를 디코딩한 후 정정능력내의 오류에 대해서는 정정을 수행하고 정정능력을 벗어난 오류가 발생했을 경우는 오류플래그(error flag)를 붙어서 디인터리빙부(11)에 출력한다.
디인터리빙부(11)에서는 4트랙으로 기록된 데이타를 제4도에 도시된 바와 같이 기수필드의 데이타 A0,0 내지 A15, 59, B0, 0 내지 B15, 59를 필드별로 다시 읽어내어 외부오류정정복호부(12)에 출력한다.
외부오류정정복호부(12)에서는 상기 디인터리빙부(11)로부터 출력되는 데이타를 오류플래그표시정보에 따라서 외부코드블럭에 대해 다시 정정을 행한 후 출력단자(13)를 통해 출력된다.
상술한 오류정정장치는 오류정정능력이 한 필드에 대하여 한 트랙에서 A0,0 내지 A15,5 즉, 54×16×6바이트들(bytes) 이상의 오류가 발생했을 경우 정정을 못하게 된다. 즉, 한 필드분의 데이타들이 4트랙으로 연속적으로 데이프에 기록되기 때문에 연집오류가 발생했을 경우 그 크기가 54×16×6바이트 이상일 때 효과적으로 오류를 분산시켜 주지 못하기 때문에 오류정정능력의 약화로 화질의 열화가 발생되는 문제점이 있었다.
상술한 문제점을 극복하기 위하여, 본 발명의 목적은 영상기록 재생장치에 있어서, 연집오류에 대한 정정능력을 높이기 위해 곱부호하여 인터리빙을 행할 때 인터리빙단위를 2필드로 하여 각 필드의 데이타를 번갈아가며 오류정정부호화하여 기록함으로써 재생시에 발생하는 오류를 2필드에 분산시켜서 오류정정을 행함으로써 오류정정능력을 향상시키는 장치를 제공하는데 있다.
상술한 목적을 달성하기 위하여, 본 발명에 의한 오류정정장치는 압축된 데이타를 기록매체에 기록 및 기록된 데이타를 재생하는 디지탈 신호기록재생장치에 있어서, 오류정정부호화장치는 압축된 블럭데이타에 수평부가정보를 부가하는 외부오류정정부호수단과, 상기 외부오류정정부호수단으로부터 인코딩된 2필드 데이타를 내부코드블럭 단위로 서로 번갈아가며 배열하는 프레임 인터리브수단과, 상기 프레임 인터리브수단 으로부터 독출된 데이타에 수직부가정보를 부가하는 내부오류정정부호 수단을 포함하고,
오류정정복호화장치는 상기 기록매체로부터 재생되는 데이타로부터 오류정정범위내의 오류에 대해서는 정정을 행하고 정정능력을 벗어난 오류에 대해서는 오류 플래그를 부가해서 출력하는 내부오류정정복호수단과, 상기 내부오류정정복호수단으로부터 출력되는 2필드로 나누어 내부코드블럭씩 번갈아가며 기록된 데이타가 어느 필드의 데이타인지를 검색해서 필드별로 배열하는 프레임디인터리브수단과, 상기 프레임 디인터리브수단으로부터 필드별로 독출된 데이타에서 오류플래그가 부가되어 있는 외부코드블럭에 대하여 다시 정정을 행하는 외부오류 정정복호수단을 포함함을 특징으로 하고 있다.
이하, 첨부된 도면을 참조하여 본 발명에 의한 오류정정장치의 바람직한 실시에를 설명하기로 한다.
제5도는 본 발명에 의한 오류정정장치의 실시에에 따른 블럭도이다.
제5도에 의하면, 외부오류정정부호부(100)에서는 입력단자(101)를 통해 유입된 디지탈화상신호에 수평부가정보를 부가한다.
여기서, 신호입력원에 결합되어 신호입력원 으로부터 유입된 영상신호를 디지탈 영상신호로 변환하는 A/D변환부(도시되지 않음)와 상기 A/D변환부로부터 출력되는 데이타를 DCT(Discrete Cosine Trarsform)하여 정보량을 1차원적으로 압축한 다음, 다시 호프만 부호화 기법을 이용하여 2차원적으로 정보량을 압축하는 데이타압축부(도시되지않음)의 출력단자는 상기 입력단자(101)에 결합되어 있다.
프레임인터리빙부(200)에서는 상기 외부오류정정부호부(100)로부터 압축코딩된 기수필드의 영상데이타 및 우수필드의 데이타를 내부코드블럭씩 독출하여 서로 엇갈리게 배열한다.
내부오류정정부호부(300)에서는 상기 프레임인터리빙부(200)로부터 출력되는 기수필드와 우수필드가 서로 섞여진 데이타에 수직부가정보를 부가한 후 오류정정부호화된 화상정보를 위에서 아래로 그리고 좌에서 우측으로 한비트씩 순차적으로 전송한다.
변조부(400)에서는 상기 내부오류정정부호부(300)로부터 전송된 저주파신호에 대한 높은 오류율을 보상하기 위하여 8비트 데이타를 고주파 성분의 데이타(여기서는 10비트)로 변조한다.
기록증폭기(500)에서는 상기 변조부(400)의 변조된 신호를 증폭한 후 기록매체(600)에 기록한다.
재생증폭기(700)에서는 상기 기록매체(600)에 기록된 신호를 재생헤드(도시되지 않음)에 의해 재생하고, 이 신호를 증폭한다.
복조부(800)에서는 상기 재생증폭기(700)로부터 증폭된 직렬 데이타를 본래의 특정주파수대역으로 변환하기 위해 10비트의 데이타를 8비트데이타로 복조한 후, 8비트로 출력되는 직렬데이타를 병렬데이타로 변환한다.
내부오류정정부호부(900)에서는 상기 복조부(800)로부터 복조된 데이타에 오류가 발생했을 경우 정정능력내의 오류에 대해서는 정정을 수행하고 정정능력을 벗어난 오류에 대해서는 오류플래그를 부가해서 전송한다.
프레임디인터리빙부(1000)에서는 상기 내부오류정정부호부(900)로부터 전송된 데이타를 검색해서 해당하는 기수필드 또는 우수필드 데이타로 상기 오류플래그와 함께 전송된다.
외부오류정정부호부(1100)에서는 상기 프레임디인터리빙부(1000)로부터 오류플래그와 함께 전송된 데이타의 정정을 수행한 후 출력단자(1101)를 통해 오류를 감추는 오류은닉부(ERROR CONCEALMENT)(도시되지않음)에 출력한다.
제6도는 제5도에 채용된 프레임 인터리빙부의 상세회로도이다.
제6도에 의하면, 입력단자(201)는 제4도에 도시된 외부오류정정 복호부(100)의 출력단자에 접속되고, 이 입력단자(201)는 제1디멀티플렉서(202)의 입력단자에 접속된다.
제2디멀티플렉서(211)의 입력단자는 상기 제1디멀티플렉서(202)의 제1출력선택단자에 접속되고, 제1출력선택단자는 제1기수필드용메모리(212)에, 제2출력선택단자는 제1우수필드용 메모리(213)에 접속된다.
제1멀티플렉서(214)의 제1입력선택단자는 상기 제1기수필드용메모리(212)의 출력단자에, 제2입력선택단자는 제1우수필드용메모리(213)의 출력단자에, 출력단자는 제5멀티플렉서(250)의 제1입력선택단자에 접속된다. 제3디멀티플렉서(221)의 입력단자는 상기 제1디멀티플렉서(202)의 제2출력선택단자에, 제1출력선택단자는 제2기수필드용메모리(222)에, 제2출력선택단자는 제2우수필드용메모리(223)에 접속된다.
제2멀티플렉서(224)의 제1입력선택단자는 상기 제2기수필드용메모리(222)의 출력단자에, 제2입력선택단자는 제2우수필드용메모리(223)의 출력단자에, 출력단자는 제5멀티플렉서(250)의 제2입력선택단자에 접속된다.
여기서, 제2디멀티플렉서(211), 제1기수필드용메모리(212), 제1우수필드용메모리(213), 제1멀티플렉서(214)는 제1플레임메모리(210)에 해당한다. 제3디멀티플렉서(221), 제2기수필드용메모리(222), 제2우수필드용메모리9223), 제2멀티플렉서(224)는 제2프레임메모리(220)에 해당한다.
인덱스삽입부(260)의 입력단자는 제5멀티플렉서(250)의 출력단자에 접속되고, 출력단자(261)는 제5도에 도시된 내부오류정정부호부(300)의 입력단자에 접속된다.
제어부(230)의 제1제어신호출력단자(CONTROL1)는 제1디멀티플렉서(202), 제3멀티플렉서(245)의 제어단자에 제4멀티플렉서(246) 및 제5멀티플렉서(250)의 반전제어단자에, 제2제어신호출력단자(CONTROL2)는 제2 및 제3디멀티플렉서(211,212)의 제어단자에, 제3제어신호출력단자(CONTROL3)는 제1 및 제2멀티플렉서(214,224)의 제어단자에, 기입 열어드레스 클럭단자(W-COL-ADDR-CLK)는 제1열어드레스 발생기(241)의 클럭단자에, 기입 어드레스 리세트단자(W-ADDR-RST) 및 기입 열어드레스 리세트단자(W-COL-ADDR-RST)는 제1오아게이트(G1)의 제1 및 제2입력단자에, 독출 행어드레스 클럭단자(R-ROW-ADDR-CLK)는 제2행어드레스발생기(242)의 클럭단자에, 독출 어드레스 리세트단자(R-ADDR-RST) 및 독출 행어드레스리세트단자(R-ROW-ADDR-RST)는 제2오아게이트(G2)의 제1 및 제2입력단자에 각각 접속되어 있다.
상기 제1열어드레스발생기(241)의 리세트단자(RESET)는 상기 제1오아게이트(G1)의 출력단자에, 출력단자는 상기 제3 및 제4멀티플렉서(245,246)의 제1입력선택단자에 접속된다. 상기 제1행어드레스발생기 클럭단자는 상기 제1오아게이트(G1)의 출력단자에, 리세트단자(RESET)는 상기 제어부(230)의 기입 어드레스 리세트단자(W-ADDR-RST)에, 출력단자는 제3 및 제4멀티플렉서(245,246)의 제1입력선택단자에 접속된다.
상기 제1열어드레스발생기(241), 상기 제1행어드레스발생기(242) 및 제1오아게이트(G1)는 기입어드레스발생기(247)에 해당한다.
상기 제2행어드레스발생기(243)의 리세트단자(RESET)는 상기 제2오아게이트(G2)의 출력단자에 접속되고, 출력단자는 상기 제3 및 제4멀티플렉서(245,246)의 제2입력선택단자에 접속된다.
제2열어드레스발생기(244)의 클럭단자는 상기 제2오아게이트(G2)의 출력단자에, 리세트단자(RESET)는 상기 제어부(230)의 독출 어드레스 리세트단자(R-ADDR-RST)에, 출력단자는 상기 제3 및 제4멀티플렉서(245,246)의 제2입력선택단자에 접속된다.
상기 제1행어드레스발생기(243), 상기 제1열어드레스발생기(244) 및 제2오아게이트(G2)는 독출어드레스발생기(248)에 해당한다.
상기 제3멀티플렉서(245)의 출력단자는 상기 제1기수필드용메모리(212) 및 제1우수필드용메모리(213)의 어드레스신호입력단자에 접속되고, 제4멀티플렉서(246)의 출력단자는 상기 제2수필드용메모리(222) 및 제2우수필드용메모리(223)의 어드레스신호입력단자에 접속된다.
이어서, 제6도의 동작을 제7도의 파형도와 결부시켜 설명하기로 한다.
외부오류정정부호부(202)로부터 유입되는 수평부가정보가 부가된 데이타를 두개의 프레임메모리(210,220)중에서 한 프레임 기간 동안 어느한 메모리에는 기록을 행하고 다른 한 메모리에서는 기록된 데이타를 독출하기 위하여 두개의 프레임메모리중에서 어느 한 메모리를 선택하기 위한 제1제어 신호(제7도의 (a))를 제1디멀티플렉서(202)의 제어단자에 출력한다.
상기 제1제어신호를 한프레임 기간마다 로우논리상태일때는 제1프레임메모리(210)를 선택하여 데이타를 기입하고, 하이논리상태 일때는 제2프레임메모리(220)를 선택하여 데이타를 기입한다.
예를들어, 상기 제1제어신호(제7도의 (a))가 로우논리상태에서 제1프레임메모리(210)가 선택되었을 경우 상기 제1디멀티플렉서(202)로부터 전송된 한 프레임분의 데이타를 제7도의 (b)에 도시된 제2제어신호에 의해 제2디멀티플렉서(211)를 통해 제1기수필드용메모리(212) 및 제1우수필드용메모리(213)에 순차적으로 기록한다.
즉, 상기 제2제어신호(제7도의 (b))가 로우일때는 제1기수필드용 메모리(212)가 선택되고, 하이일때는 제1우수필드용메모리(213)가 선택된다.
이때, 어드레스발생부(240)에서는 제1프레임 및 제2프레임메모리에 기입용 및 독출용 어드레스를 공급한다.
한프레임분의 데이타가 제1프레임메모리(210)에 기록된 후 다음 프레임분의 데이타가 제2프레임메모리(220)에 기록되는 순간 처음에 기록된 데이타가 제1프레임메모리(210)로부터 독출된다. 이렇게 해서 두개의 프레임메모리가 번갈아가면서 기록되거나 독출된다.
여기서, 프레임인터리빙부(200)에서 데이타를 프레임메모리에 기록할때와 프레임 메모리로부터 데이타를 독출할때의 동작을 어드레스발생부(240)와 함께 살펴보면 다음과 같다.
데이타를 메모리에 기록을 할때 기록용 어드레스는 열어드레스부터 증가한다. 즉, 기입어드레스발생기(247)의 제1열어드레스발생기(241)에서는 제2도에 도시된 외부오류정정부호 코드블럭길이(이하 외부코드블럭길이라고 지칭함), 즉 0 내지 59까지 증가하고 다시 리세트되는데 이 열어드레스를 리세트시키는 신호는 제7도의 (c)에 도시된 바와 같이 제어부(230)로부터 출력되는 기입열어드레스리세트신호이고, 이 신호(제7도의 (c))는 다시 제1행어드 레스발생기(242)의 클럭신호로 사용되어 0 내지 (내부오류정정부호코드블럭길이(54)×16)-1 즉, 전체내부오류정정 부호코드블럭길이(54×16)에 해당하는 행어드레스가 증가한다. 제7도의(d)에 도시된 신호는 필드주기의 기입어드레스리세트신호이며 상기 행어드레스발생기(242)의 행어드레스를 리세트시킨다. 즉, 기록용 어드레스는 한 필드동안 일정하게 순차적으로 증가한다. 이렇게 증가하는 열 및 행 어드레스는 기입어드레스리세트신호(제7도의 (d))에 의해서 필드마다 리세트된다.
상기 제1열어드레스발생기(241) 및 제1행어드레스발생기(242)로부터 발생되는 상기 행 및 열어드레스는 제3 및 제4멀티플렉서(245,246)를 통해 제1기수 및 우수필드용메모리(212,213), 제2기수 및 우수필드용 메모리(222,223)의 어드레스단자에 기입어드레스로 공급된다.
데이타를 프레임메모리로부터 독출할때 사용되는 독출용 어드레스는 행어드레스로부터 증가한다.
행어드레스는 독출용 어드레스발생기(248)의 제2행어드레스발생기(243)에서는 제7도의 (f)에 도시된 독출 행어드레스클럭에 따라 내부오류정정부호코드블럭(54)×16만큼 증가하며, 내부토드블럭마다 리세트 되는데, 이때 리세트신호는 제7도의 (g)에 도시된 바와 같은 독출 행어드레스 리세트신호이다.
열어드레스발생기(244)에서는 상기 행어드레스가 내부오류정정부호 코드블럭(이하 내부코드블럭이라고 지칭함)×16마다 하나씩 증가하는데 이때 사용되는 클럭은 제7도의 (f)에 도시된 바와 같이 독출 열어드레스클럭신호이며, 외부코드블럭길이 즉 0내지 59까지 어드레스를 발생시킨다. 제7도의 (e)에 도시된 신호는 상기 제2열어드레스발생기(244)의 출력신호를 리세트하는 1프레임주기의 독출 어드레스 리세트신호이다.
이때, 제7도의 (j)에 도시된 독출용 어드레스는 제7도의 (i)에 도시된 기록용 어드레스와는 달리 내부코드 블럭단위로 같은 어드레스가 두번 나오는데, 이것은 데이타를 기록할때는 어느 한 필드에 다 기록한후 다시 다른 필드에 기록하기 때문에 어드레스가 순차적으로 증가해도 되지만, 데이타를 독출할때는 기수필드용메모리 및 우수필드용메모리의 데이타를 제7도의 (h)에 도시된 제2제어신호에 의해 제1 및 제2멀티플렉서(214,215)에서 내부코드블럭단위로 번갈아가면서 독출하기 때문이다.
상기 프레임인터리빙부(200)의 제1 및 제2프레임메모리(210,220)로부터 독출된 데이타가 기록매체(600)에 기록되는 포맷은 제8도의 도시된 바와 같다.
1필드는 4트랙으로 구성되며, 기수필드메모리의 데이타와 우수필드 메모리의 데이타가 내부코드블럭단위로 번갈아가며 기록되며, 1프레임에 54×16×60×2바이트의 데이타가 기록된다.
이렇게 기록할 경우 하나의 내부코드블럭씩 각 필드에서 데이타를 독출하여 번갈아가면서 전송할 경우 54×16×60×12바이트의 오류까지 정정할 수 있다. 다시말해서, 오류가 발생했을 경우 이 오류는 후술한 재생과정에서 각각 두개의 필드로 나누어지며 한 필드내에 오류가 발생할 빈도는 1/2로 줄어들게 된다.
제9도는 제6도에 채용된 프레임디인터리빙부의 상세회로도이다.
제9도에 의하면, 입력단자(1001)는 제6도에 도시된 내부오류정정복호부(900)의 출력단자에 접속되고, 프레임디인터리빙부(1000)의 제2 및 제3디멀티플렉서(1012,1013)의 제어단자에 입력되는 제어신호가 제3제어신호이고, 제1 및 제2멀티플렉서(1014,1024)의 제어단자에 입력되는 제어신호가 제2제어신호이며, 제5멀티플렉서(1050)의 출력단자(1051)는 외부오류정정복호부(1110)의 입력단자에 결합되며, 어드레스발생부(1040)의 구성이 다른 점외에는 프레임인터리빙부(200)의 구성과 동일하다.
상기 어드레스발생부(1040)의 제1오아게이트(G11)의 제1입력단자는 상기 제어부(1130)의 기입 행어드레스 리세트단자(W-ROW-ADDR-RST)에 접속되고, 제2입력단자는 상기 제어부(1130)의 기입 어드레스 리세트 단자(W-ADDR-RST)에 접속된다.
제1행어드레스발생기(1041)의 클럭단자는 상기 제어부(1030)의 기입행어드레스클럭단자(W-ROW-ADDR-CLK)에, 리세트단자(RESET)는 상기 제2오아게이트(G12)의 출력단자에, 출력단자는 상기 제3 및 제4멀티플렉서(1185,1186)의 제2입력단자에 각각 접속되어 있다.
제1열어드레스발생기(1042)의 클럭단자는 상기 제1오아게이트(G11)의 출력단자에, 리세트단자(RESET)는 상기 제어부(1030)의 기입어드레스 리세트단자(W-ADDR-RST)에, 출력단자는 상기 제3 및 제4멀티플렉서(1045,1046)의 제1입력선택단자에 각각 접속되어 있다. 상기 제1행어드레스발생기(1041), 제1열어드레스발생기(1042) 및 제1오아게이트(G11)는 기입어드레스발생기(1047)에 해당한다.
상기 어드레스발생부(1040)의 독출어드레스발생기(1047)의 제2오아게이트(G12)의 제1입력단자는 제어부(1030)의 독출 열어드레스 리세트 단자(R-COL-ADDR-RST)에 결합되고, 제2입력단자는 독출 어드레스 리세트단자(R-ADDR-RST)에 결합된다.
독출어드레스발생기(1047)의 제2열어드레스발생기(1043)의 클럭단자는 제어부(1030)의 독출열어드레스클럭단자(R-COL-ADDR-CLK)에 결합되고, 리세트단자(RESET)는 상기 제2오아게이트(G12)의 출력단자에 결합되고, 출력단자는 제3 및 제4멀티플렉서(1045,1046)의 제2입력선택 단자에 접속된다.
제2행어드레스발생기(1042)의 클럭단자는 상기 제2앤드게이트(G12)의 출력단자에 접속되고, 리세트단자는 제어부(1030)의 독출 어드레스 리세트단자(R-ADDR-RST)에 접속되며, 출력단자는 제3 및 제4멀티플렉서(1045,1046)의 제2입력선택단자에 접속된다. 상기 제2열어드레스발생기(1043), 제2행어드레스발생기(1044) 및 제2오아게이트(G12)는 독출어드레스발생기(1048)에 해당한다.
이어서, 제9도의 동작을 제10도의 파형도와 결부시켜 설명하면 다음과 같다.
제9도에 있어서, 복조부(900)로부터 유입되는 제8도에 도시된 포맷으로 기록된 데이타를 제1제어신호(제10도의 (a))가 로우논리상태일때는 제1프레임메모리(1010)를 선택해서 기입하고, 하이논리상태 일때는 제2프레임메모리(1020)를 선택해서 기입한다.
예를들어, 상기 제1제어신호(제10도의 (a))가 로우일때 상기 제1디멀티플렉서(1002)로부터 전송되는 데이타를 상기 제2디멀티플렉서(1011)에 의해 다시 제1기수필드용메모리(1012) 및 제1우수필드용 메모리(1013)에 내부코드블럭단위로 번갈아가며 기록되는데 이것은 상기 제2디멀티플렉서(1011)에 입력되는 제3제어신호(제7도의 (h))에 의해서 제어된다.
이때, 어드레스발생부(1040)의 기입 어드레스발생기(1047)에서는 행어드레스부터 증가된다. 행어드레스는 제1행어드레스발생기(1041)에서 내부코드블럭길이(54)×16만큼 증가하고, 내부코드블럭 마다 리세트 되는데, 이때 사용되는 리세트신호는 제10도의 (d)에 도시된 기입행어드레스리세트신호이다.
제1열어드레스발생기(1042)에서는 내부코드블럭×16마다 하나씩 증가하는데, 이때 사용되는 클럭은 제10도의 (c)에 도시된 기입 열어드레스클럭신호이며, 외부코드블럭길이 즉, 0내지 59까지 어드레스를 발생시킨다.
제10도의 (e)에 도시된 신호는 프레임주기의 상기 제1열어드레스발생기(1042)의 기입어드레스 리세트신호이다.
기입용어드레스는 상기 기입어드레스발생기(1047)로부터 제10도의(i)에 도시된 내부코드블럭단위로 같은 어드레스가 두번 나오는데 제8도에 도시된 바와 같이 1프레임데이가 내부코드블럭단위로 기수필드 데이타와 우수필드데이타가 교번하여 기록되어 있으므로 기수필드 및 우수필드의 데이타를 내부코드블럭 단위로 번갈아가면서 필드메모리에 기입해야 되기 때문이다.
제1기수필드용메모리(1012) 및 제1우수필드용메모리(1013)로부터 데이타를 독출할때 사용되는 독출용 어드레스는 열어드레스부터 증가한다. 열어드레스는 제2열어드레스발생기(1043)에서 외부코드블럭 길이 만큼 증가하고 다시 리세트되는데 열어드레스를 리세트시키는 신호는 제10도의 (f)에 도시된 바와 같이 독출 열어드레스리세트 신호이고, 이 신호(제10도 (e))는 다시 행어드레스발생기(1084)의 클럭신호로 사용되어 54×16만큼의 행어드레스가 증가한다.
상기 독출어드레스발생기(1048)로부터 출력되는 독출용 어드레스는 제10도의 (j)에 도시된 바와 같이 일정하게 순차적으로 증가한다.
이렇게 증가하는 열 및 행어드레는 제10도의 (g)에 도시된 독출어드레스리세트신호에 의해서 필드마다 리세트된다. 따라서 제1멀티플렉서(1014)에서는 제10도의 (b)에 도시된 제2제어신호에 의해 로우일때는 제1기수필드용메모리(1012)를 선택하고 하이일때는 제1우수필드용메모리(1013)를 선택해서 제5멀티플렉서(1050)에 전송한다.
제5멀티플렉서(1050)에서는 필드별로 독출된 데이타를 외부오류정정복호부(1100)에 전송한다.
이상으로 상술한 바와 같이, 본 발명에 의한 오류정정장치는 연집오류의 정정을 위해서 사용되는 곱부호와(Product Coding)할때, 인터리빙을 한 필드내에서 행하지 않고 1프레임내에서 필드별로 내부코드길이단위로 교번해서 인터리빙을 행함으로써 연집오류가 발생할 경우 그 오류를 한 필드내에 국한 시킴으로 인해 생기는 화면의 열화를 2필드에 걸쳐 오류를 확산시킴으로써 오류정정능력을 적어도 2배로 높임으로써 화면의 열화를 방지할 수 있다.
또한, 본 발명은 정정범위 밖의 오류가 발생했다 하더라도 오류의 집중현상을 막아 오류은닉(error concealment)과 같은 기능을 수월하게 수행함으로써 화질의 열화를 방지할 수 있다.

Claims (27)

  1. 압축된 데이타를 기록매체에 기록 및 기록된 데이타를 재생하는 디지탈 신호기로개생장치에 있어서, 압축된 블럭데이타에 수평부가정보를 부가하는 외부오류정정부호수단과, 상기 외부오류정정부호수단으로부터의 부호화된 프레임분 데이타에서 내부코드블럭씩 2필드의 데이타를 번갈아가며 배열하는 프레임 인터리브수단과, 상기 프레임 인터리브수단으로부터 독출된 데이타에 수직부가 정보를 부가하여 상기 기록매체에 전송하는 내부오류정정부호수단과, 상기 기록매체로부터 재생되는 데이타로부터 오류정정가능범위내의 오류에 대해서는 정정을 행하고 정정가능범위를 벗어난 오류에대해서는 오류플래그를 부가하는 내부오류정정복호수단과, 상기 내부오류정정복호수단으로부터 출력되는 내부코드블럭단위의 데이타가 어느 필드의 데이타인지를 검색해서 필드별로 배열하는 프레임 디인터리브수단과, 상기 프레임 디인터리브수단으로부터 필드별로 독출된 데이타에서 오류플래그가 부가되어 있는 외부코드블럭에 대한 데이타의 오류를 정정하는 외부오류정정복호수단을 포함함을 특징으로 하는 오류정정장치.
  2. 제1항에 있어서, 상기 프레임 인터리브수단은 상기외부오류 정정부호 수단으로부터 전송되는 데이타를 프레임별로 저장하기 위한 제1 및 제2프레임메모리와, 상기 제1 또는 제2프레임메모리에 상기 외부오류정정부호수단의 출력데이타가 프레임분씩 기입되도록 분리하기 위한 제1분리수단과, 상기 제1 또는 제2프레임메모리에 기입된 데이타를 내부코드블럭씩 번갈아가며 독출하기 위한 제1선택수단과, 상기 제1 및 제2프레임메모리의 기입 및 독출어드레스를 공급하기 위한 제1어드레스발생수단과, 상기 제1선택수단에 의해 선택된 프레임메모리의 출력데이타에 인덱스신호를 삽입하기 위한 인덱스삽입수단과, 상기 제1 및 제2프레임메모리의 데이타기입 및 독출을 제어하고, 상기 제1어드레스발생수단의 어드레스발생을 제어하는 제1제어수단을 포함함을 특징으로 하는 오류정정장치.
  3. 제2항에 있어서, 상기 제1어드레스발생수단은 열어드레스로부터 외부코드블럭길이 만큼 증가한 후 리세트되고 행어드레스는 열어드레스가 리세트될때 마다 1씩 증가하여 전체내부코드블럭길이만큼 증가하는 제1기입어드레스발생부와, 전체내부코드블럭길이만큼 행어드레스부터 증가하고 열어드레스는 전체내부코드블럭길이 주기로 1씩 증가하여 외부코드길이 만큼 증가하는 제1독출어드레스 발생부를 포함함을 특징으로 하는 오류정정장치.
  4. 제3항에 있어서, 제1기입어드레스발생부는 외부코드블럭길이에 해당하는 어드레스를 발생시키는 제1열어드레스발생기와, 전체내부코드블럭길이에 해당하는 어드레스를 발생시키는 제1행어드레스발생기와, 상기 제1제어수단으로부터 공급되는 기입열어드레스리세트신호 및 기입어드레스리세트신호를 입력하여 상기 제1열어드레스발생기가 외부 코드블럭길이 만큼 증가한 후 리세트되는 신호를 공급하고, 이 제1열어드레스발생기의 리세트신호를 상기 제1행어드레스발생기의 클럭신호로 공급하는 제1게이팅수단을 포함함을 특징으로 하는 오류정정장치.
  5. 제4항에 있어서, 상기 제1제어수단으로부터 공급되는 상기 기입열어드레스 리세트신호는 외부코드블럭길이 주기로 리세트되는 신호이고, 상기 기입어드레스 리세트신호는 필드주기로 리세트되는 신호임을 특징으로 하는 오류정정장치.
  6. 제4항에 있어서, 상기 제1게이팅수단은 논리소자로 구성됨을 특징으로 하는 오류정정장치.
  7. 제3항에 있어서, 상기 제1독출어드레스발생부는 전체 내부코드블럭 길이에 해당하는 어드레스를 발생시키는 제2행어드레스발생기와, 외부코드블럭길이에 해당하는 어드레스를 발생시키는 제2열어드레스발생기와, 상기 제2행어드레스발생기가 상기 제1제어수단으로부터 공급되는 독출 행어드레스리세트신호 및 독출어드레스리세트신호를 입력하여 단위 내부코드블럭길이 마다 리세트되도록 리세트신호를 공급하고, 이 제2행어드레스발생기의 리세트신호를 상기 제2열어드레스발생기의 클럭신호로 공급하는 제2게이팅수단을 포함함을 특징으로 하는 오류정정장치.
  8. 제7항에 있어서, 상기 제1독출어드레스발생부로부터 출력되는 신호는 상기 제1제어수단으로부터 공급되는 단위내부코드 블럭길이 주기로 리세트되는 신호이고, 상기 독출 어드레스리세트신호는 프레임주기로 리세트되는 신호임을 특징으로 하는 오류정정장치.
  9. 제7항에 있어서, 상기 제2게이팅수단은 논리소자로 구성됨을 특징으로 하는 오류정정장치.
  10. 제3항에 있어서, 상기 제1 및 제2프레임메모리는 상기 제1분리수단에 의해 분리된 한프레임분의 데이타를 기수필드 또는 우수필드로 저장하기 위한 각각의 기수 및 우수필드용메모리와, 상기 제1제어수단으로부터 출력되는 필드구별제어신호에 따라 상기 제1어드레스발생수단의 제1기입어드레스발생부로부터 발생되는 상기 기수 및 우수필드용 메모리의 어드레스에 상기 분리수단에 의해 분리된 데이타가 저장되도록 제어하기 위한 각각의 디멀티플렉서와, 상기 제1어드레스발생수단의 제1독출어드레스발생부로부터 발생되는 상기 행 및 열독출어드레스에 맞추어 상기 각각의 기수필드 또는 우수필드용 메모리에 저장된 데이타를 억세스하여 상기 제1제어수단으로부터 출력되는 제어신호에 따라 상기 각각의 기수필드 또는 우수필드메모리의 데이타를 번갈아가며 선택하는 각각의 멀티플렉서를 포함함을 특징으로 하는 오류정정장치.
  11. 제10항에 있어서, 상기 내부오류정정부호수단으로부터 전송되는 데이타에 실린 저주파성분에 대한 높은 오류율을 보상하기 위하여 고주파성분의 데이타로 변조한 후 상기 기록매체에 기록하느 변조수단을 더 포함함을 특징으로 하는 오류정정장치.
  12. 제11항에 있어서, 상기 변조수단으로부터 출력되는 프레임분의 데이타는 상기 기록매체에 4트랙으로 기록됨을 특징으로 하는 오류정정장치.
  13. 제12항에 있어서, 상기 각각의 멀티플렉서에 공급되는 제어신호는 내부코드 블럭길이의 주기이며, 트랙이 바뀌는 시점 즉, 트랙의 마지막 내부코드블럭데이타와 새로운 트랙이 시작되는 내부코드블럭데이타를 독출할때는 동일한 특정논리상태의 신호가 출력됨을 특징으로 하는 오류정정장치.
  14. 제1항에 있어서, 상기 프레임 디인터리브수단은 상기 내부오류정정 복호수단으로부터 전송되는 데이타를 프레임별로 저장하기 위한 제3 및 제4프레임메모리와, 상기 제3 또는 제4프레임메모리에 상기 내부오류정정복호수단의 출력데이타가 프레임분씩 기입되도록 분리하기 위한 제2분리수단과, 상기 제3 또는 제4프레임메모리에 기입된 데이타를 필드별로 독출하기 위한 제2선택수단과, 상기 제3 및 제4프레임메모리의 기입 및 독출어드레스를 공급하기 위한 제2어드레스발생수단과, 상기 제3 및 제4프레임메모리의 데이타기입 및 독출을 제어하고, 상기 제2어드레스발생수단의 어드레스발생을 제어하는 제2제어수단을 포함함을 특징으로 하는 오류정정장치.
  15. 제14항에 있어서, 상기 제2어드레스발생수단은 행어드레스부터 전체내부코드블럭길이 만큼 증가하고, 열어드레스는 전체내부코드블럭 길이 주기로 1씩 증가하여 외부코드블럭길이 만큼 증가하는 제2기입어드레스발생부와, 열어드레스부터 외부코드블럭길이 만큼 증가한 후 리세트되고, 행어드레스는 열어드레스가 리세트될때마다 1씩 증가하여 전체내부코드블럭 증가하는 제2독출어드레스발생부를 포함함을 특징으로 하는 오류정정장치.
  16. 제15항에 있어서, 상기 제2기입어드레스발생부는 전체내부코드블럭에 해당하는 어드레스를 발생시키는 제3행어드레스발생기와, 외부코드블럭길이에 해당하는 어드레스를 발생시키는 제3열어드레스 발생기와, 상기 제3행어드레스발생기는 상기 제2제어수단으로부터 공급되는 기입 행어드레스리세트신호 및 기입어드레스리세트신호를 입력하여 내부코드 블럭길이마다 리세트되도록 리세트신호를 공급하고, 이 제3행어드레스발생기의 리세트신호를 상기 제3열어드레스발생기의 클럭신호로 공급하는 제3게이팅수단을 포함함을 특징으로 하는 오류정정장치.
  17. 제16항에 있어서, 상기 제2제어수단으로부터 공급되는 상기 기입행어드레스 리세트신호는 단위내부코드블럭길이 주기로 리세트되는 신호이고, 상기 독출어드레스리세트신호는 프레임주기로 리세트되는 신호임을 특징으로 하는 오류정정장치.
  18. 제16항에 있어서, 상기 제3게이팅수단은 논리소자로 구성됨을 특징으로 하는 오류정정장치.
  19. 제15항에 있어서, 상기 제2독출어드레스발생부는 외부코드블럭 길이에 해당하는 어드레스를 발생시키는 제4열어드레스발생기와, 전체내부코드블럭길이에 해당하는 어드레스를 발생시키는 제4행어드레스발생기와, 상기 제4열어드레스발생기는 상기 제2제어수단으로부터 공급되는 기입열어드레스리세트신호 및 기입어드레스리세트신호를 입력하여 외부코드 블럭길이 만큼 어드레스 증가한 후 리세트되도록 리세트신호를 공급하고 이 열어드레스발생기의 리세트신호를 상기 행어드레스발생기의 클럭신호로 공급하는 제4게이팅수단을 포함함을 특징으로 하는 오류정정장치.
  20. 제19항에 있어서, 상기 제2제어수단으로부터 공급되는 상기 독출 열어드레스리세트신호는 외부코드블럭길이주기로 리세트되는 신호이고, 상기 독출어드레스리세트신호는 필드주기로 리세트되는 신호임을 특징으로 하는 오류정정장치.
  21. 제19항에 있어서, 상기 제4게이팅수단은 논리소자로 구성됨을 특징으로 하는 오류정정장치.
  22. 제14항에 있어서, 상기 제3 및 제4프레임메모리는 상기 제2분리수단으로부터 전송되는 인터리브된 데이타를 기수필드 또는 우수필드로 저장하기 위한 각각의 기수 및 우수필드용메모리와, 상기 기입어드레스발생기에서 발생되는 상기 제2제어수단으로부터 출력되는 제어신호에 따라 번갈아가며 상기 제2기입어드레스발생부에서 발생되는 기입용 행 및 열어드레스에 따라 상기 각각의 기수 및 우수필드용 메모리에 엑세스하여 상기 분리수단의 데이타를 상기 각각의 기수 및 우수필드용메모리에 분리 기입하기 위한 각각의 디멀티플렉서와, 상기 제2독출어드레스발생부로부터 발생되는 필드분의 순차적인 행 및 열어드레스에 따라 상기 각각의 기수 및 우수필드용메모리의 데이타를 엑세스하여 상기 각각의 기수 및 우수 필드용메모리를 상기 제2제어수단으로부터 공급되는 필드구별제어신호에 따라 선택하는 각각의 멀티플렉서를 포함함을 특징으로 하는 오류정정장치.
  23. 제22항에 있어서, 상기 각각의 디멀티프렉서에 공급되는 제어신호는 내부토드블럭길이의 주기이며, 트랙이 바뀌는 시점 즉, 트랙의 마지막 내부코드블럭블럭데이타와 새로운 트랙이 시작되는 내부코드블럭데이타를 독출할때는 동일한 특정논리상태의 신호가 출력됨을 특징으로 하는 오류정정장치.
  24. 제1항에 있어서, 상기 내부오류정정부호수단으로부터 전송되는 데이타에 실린 저주파성부에 대한 높은 오류율을 보상하기 위하여 고주파성분의 데이타로 변조하여 상기 기록매체에 기록하는 변조수단과, 상기 기록매체에 기록된 데이타를 본래의 특정저주파대역으로 복조하여 상기 내부올정정복호수단에 전송하는 복조수단을 더 포함함을 특징으로 하는 오류정정장치.
  25. 압출된 데이타에 수평부가정보를 부가하고, 이 데이타를 인터리빙시켜 수직부가정보를 부가하는 곱부호에 의해 부호화하여 기록매체에 기록하고, 상기 기록매체로부터 재생되는 데이타로부터 상기 수직부가정보에 의해 정정을 행하고 인터리빙된 데이타를 원래의 배열된 순서로 재배렬한 후 다시 상기 수평부가정보에 의해 정정을 행하여 복호화하는 디지탈기록재생장치에 있어서, 상기 수평부가정보가 부가된 데이타를 2필드의 데이타 내부코드 블럭씩 번갈아가며 배열하기 위한 프레임인터리브수단과, 상기 필드간 인터리빙된 데이타가 어느 필드의 데이타인지를 검색해서 필드별로 배열하기 위한 프레임 디인터리브수단을 포함함을 특징으로 하는 오류정정장치.
  26. 압출된 데이타를 기록매체에 기록 및 기록된 데이타를 재생하는 디지탈 신호기록재생장치의 오류정정방법에 있어서, 압출된 블럭데이타에 수평부가정보를 부가하는 외부오류정정부호화 단계와, 상기 외부오류정정부호화단계로부터 부호화된 프레임분 데이타에서 내부코드블럭씩 2필드의 데이타를 번갈아가며 배열하는 프레임 인터리브단계와, 상기 인터리브단계로부터 독출된 데이타에 수직부가정보를 부가하여 상기 기록매체에 전송하는 내부오류정정부호화단계와, 상기 기록매체로부터 재생되는 데이타로부터 오류정정 가능범위내의 오류에 대해서는 정정을 행하고 정정가능범위를 벗어난 오류에 대해서는 오류플래그를 부가하는 내부오류정정복호화단계와, 상기 내부오류정정복호화단계로부터 출력되는 내부코드블럭단위의 데이타가 어느 필드의 데이타인지를 검색해서 필드별로 배열하는 프레임디인터리브단계와, 상기 프레임디인터리브단계로부터 필드별로 독출된 데이타에서 오류플래그가 부가되어 있는 외부코드블럭에 대한 데이타의 오류를 정정하는 외부오류정정복호화단계를 포함함을 특징으로 하는 오류정정장치.
  27. 제26항에 있어서, 상기 내부오류정정부호화단계로부터 전송되는 저주파성분의 데이타에 대하여 높은 오류율을 보상하기 위하여 고주파성분의 데이타로 변조하여 상기 기록매체에 기록하는 변조단계와, 상기 기록매체에 기록된 데이타를 본래의 특정저주파대역으로 복조하여 상기 내부오류정정복호화단계에 전송하는 복조단계를 더 포함함을 특징으로 하는 오류정정방법.
KR1019910015248A 1991-08-31 1991-08-31 오류정정장치 KR100200801B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019910015248A KR100200801B1 (ko) 1991-08-31 1991-08-31 오류정정장치
US07/804,418 US5400347A (en) 1991-08-31 1991-12-10 Apparatus and method for error correction
JP32780191A JP3332240B2 (ja) 1991-08-31 1991-12-11 エラー訂正装置及びその方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910015248A KR100200801B1 (ko) 1991-08-31 1991-08-31 오류정정장치

Publications (2)

Publication Number Publication Date
KR930005386A KR930005386A (ko) 1993-03-23
KR100200801B1 true KR100200801B1 (ko) 1999-06-15

Family

ID=19319451

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910015248A KR100200801B1 (ko) 1991-08-31 1991-08-31 오류정정장치

Country Status (3)

Country Link
US (1) US5400347A (ko)
JP (1) JP3332240B2 (ko)
KR (1) KR100200801B1 (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69317867T2 (de) * 1992-12-14 1998-10-22 Koninkl Philips Electronics Nv Verfahren und Vorrichtung zur Realisierung eines Quasiproduktkodes mit verschiedenen Fehlerschutzstufen
KR950009386B1 (ko) * 1993-04-21 1995-08-21 삼성전자주식회사 어드레스 생성회로
JP3520521B2 (ja) * 1993-05-28 2004-04-19 ソニー株式会社 ディジタルデータの誤り訂正処理方法およびその装置
JP2576776B2 (ja) * 1993-11-10 1997-01-29 日本電気株式会社 パケット伝送方法・パケット伝送装置
US5838696A (en) * 1994-02-16 1998-11-17 U.S. Philips Corporation Record carrier and devices for reading and recording such a record carrier
US5519734A (en) * 1994-08-15 1996-05-21 Lsi Logic Corporation Synchronization arrangement for decoder-de-interleaver
US5719883A (en) * 1994-09-21 1998-02-17 Lucent Technologies Inc. Adaptive ARQ/FEC technique for multitone transmission
US5719884A (en) * 1995-07-27 1998-02-17 Hewlett-Packard Company Error correction method and apparatus based on two-dimensional code array with reduced redundancy
US6172988B1 (en) * 1996-01-31 2001-01-09 Tiernan Communications, Inc. Method for universal messaging and multiplexing of video, audio, and data streams
US5781564A (en) * 1996-06-05 1998-07-14 Thomson Consumer Electronics, Inc. Method and apparatus for detecting and concealing data errors in stored digital data
US5734962A (en) * 1996-07-17 1998-03-31 General Electric Company Satellite communications system utilizing parallel concatenated coding
US5946357A (en) * 1997-01-17 1999-08-31 Telefonaktiebolaget L M Ericsson Apparatus, and associated method, for transmitting and receiving a multi-stage, encoded and interleaved digital communication signal
JP2001266499A (ja) * 2000-03-23 2001-09-28 Sony Corp データ記録装置及びデータ記録方法、データ再生装置及びデータ再生方法、並びに、データ記録再生装置及びデータ記録再生方法
US6901083B2 (en) * 2002-10-25 2005-05-31 Qualcomm, Incorporated Method and system for code combining at an outer decoder on a communication system
GB2396786B (en) * 2002-12-27 2005-12-21 Phyworks Ltd Fibre optic communications
US7289530B1 (en) * 2003-04-14 2007-10-30 Applied Micro Circuits Corporation System and method for coding a digital wrapper frame
US7430701B2 (en) * 2005-06-16 2008-09-30 Mediatek Incorporation Methods and systems for generating error correction codes
KR101570472B1 (ko) * 2009-03-10 2015-11-23 삼성전자주식회사 연접 부호화 및 복호화 구조를 갖는 데이터 처리 시스템

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS574629A (en) * 1980-05-21 1982-01-11 Sony Corp Data transmitting method capable of correction of error
DE3483460D1 (de) * 1983-03-12 1990-11-29 Sony Corp Vorrichtung mit fehlerkorrektur.
JPH07107782B2 (ja) * 1986-02-28 1995-11-15 ソニー株式会社 ディジタルテープレコーダ
US4998252A (en) * 1987-08-06 1991-03-05 Sony Corporation Method and apparatus for transmitting digital data
JP2829963B2 (ja) * 1988-05-16 1998-12-02 ソニー株式会社 ディジタルデータ記録/再生装置

Also Published As

Publication number Publication date
JPH0563588A (ja) 1993-03-12
KR930005386A (ko) 1993-03-23
US5400347A (en) 1995-03-21
JP3332240B2 (ja) 2002-10-07

Similar Documents

Publication Publication Date Title
KR100200801B1 (ko) 오류정정장치
US5627935A (en) Error-correction-code coding & decoding procedures for the recording & reproduction of digital video data
JP2931747B2 (ja) デジタルvcrのインターリービング/ジインターリービング装置及びその方法
US5335117A (en) Digital magnetic recording/reproducing method and apparatus therefor for recording re-arranged sync blocks
US5481554A (en) Data transmission apparatus for transmitting code data
EP0498501B1 (en) Encoding/decoding circuit, and digital video system comprising the circuit
US5192949A (en) Digital data transmission system having error detecting and correcting function
US5778139A (en) Digital video data recording with outer-error-correction coding of trick-play data and apparatus for use therewith
EP0222386B1 (en) Method and apparatus for pcm recording and reproducing audio signal
JP2708312B2 (ja) 記録装置及び再生装置
US5386425A (en) Two-dimensional error correcting method and decoder
US4437125A (en) Digital signal processing method and apparatus
KR100264505B1 (ko) 디지탈 데이타 처리장치
JP2867383B2 (ja) 映像信号記録方法
EP0615382A2 (en) Recording apparatus of digital signal
US4644544A (en) Apparatus for correcting errors
US6339671B1 (en) System and method for improving video recorder performance in a search mode
USRE33332E (en) Apparatus for correcting errors
US5602685A (en) Method and apparatus for interleaving data in a digital recording system
KR100250235B1 (ko) 데이터 기록방법
KR0155736B1 (ko) 디지탈 기록재생방법 및 장치
US6192182B1 (en) Digital information signal recording apparatus and method thereof
KR0144975B1 (ko) 싱크코드 인터리브장치 및 방법
KR940009870B1 (ko) 디지탈 영상기록장치
US7324739B2 (en) Data reproduction method and data reproduction apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee