KR950006597Y1 - 브라운관의 잔상 제거회로 - Google Patents

브라운관의 잔상 제거회로 Download PDF

Info

Publication number
KR950006597Y1
KR950006597Y1 KR2019900020394U KR900020394U KR950006597Y1 KR 950006597 Y1 KR950006597 Y1 KR 950006597Y1 KR 2019900020394 U KR2019900020394 U KR 2019900020394U KR 900020394 U KR900020394 U KR 900020394U KR 950006597 Y1 KR950006597 Y1 KR 950006597Y1
Authority
KR
South Korea
Prior art keywords
voltage
crt
rectifier
grid
output
Prior art date
Application number
KR2019900020394U
Other languages
English (en)
Other versions
KR920014245U (ko
Inventor
인웅식
Original Assignee
엘지전자 주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 이헌조 filed Critical 엘지전자 주식회사
Priority to KR2019900020394U priority Critical patent/KR950006597Y1/ko
Publication of KR920014245U publication Critical patent/KR920014245U/ko
Application granted granted Critical
Publication of KR950006597Y1 publication Critical patent/KR950006597Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

브라운관의 잔상 제거회로
제 1 도는 종래의 브라운관 구동회로.
제 2 도는 본 고안, 브라운관의 잔상 제거회로도.
제 3 도는 본 고안에 의해 브라운관의 그리드에 인가되는 전압 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 칼라신호 처리부 2 : R. G. B증폭기
3 : 브라운관 4 : 히터
5 : 그리드 전압제어부 6 : 수평드라이브단
7, 10 : 정류기부 8 : 플라이백 트랜스포머
9 : 고압 애노드 L1∼L7 : 코일
A1∼A3 : 증폭기 Q1 : 트랜지스터
C1∼C4 : 콘덴서 G1, G2 : 그리드전극
f1 : 포커스 제어전극
본 고안은 브라운관의 잔상제거회로에 관한 것으로, 특히 파워오프시 브라운관의 그리드에 일정시간 동안 음(-)의 전압을 인가하여 잔상을 제거하도록 한 브라운관의 잔상 제어회로에 관한 것이다.
일반적으로 사용되고 있는 종래의 브라운관 구동회로는 제 1 도에 도시한 바와 같이 코일(L1∼L6), 다이오드(D1∼D4) 및 저항(R4∼R6)으로 구성되어 수평드라이브단(6)의 출력에 따라 유도전압을 발생하여 브라운관(3)의 그리드전극(G1, G2), 포커스 제어전극(f1), 히터(4) 및 고압 애노드(9)에 인가하는 플라이백 트랜스포머(8)와, 상기 트랜스포머(8)의 코일(L6)에 유도되는 전압을 다이오드(D5) 및 콘덴서(C4)에 의해 평활하는 정류기부(7)와, 상기 정류기부(7)의 출력전압(V1)을 인가받아 증폭기(A1∼A3)를 통해 칼라신호처리부(1)의 출력신호를 증폭하여 브라운관(3)에 인가하는 R. G. B증폭기(2)로 구성된다.
상기와 같은 종래의 회로에 대하여 그 동작을 설명하면 다음과 같다.
수평드라이브단(6)의 제어출력에 의해 코일(L1)에는 큰 전압이 유기되며 이 전압은 다시 코일(L6)에 의하여 유도되어 다이오드(D5)에서 반파정류된 후 콘덴서(C4)에서 평활이 되어 R. G. B증폭기(2)의 바이어스로 인가되고 이에 따라 상기 R. G. B증폭기(2)는 칼라신호 처리부(1)로부터의 칼라신호를 증폭하여 브라운관(3)에 출력한다. 한편 코일(L5)에 유도된 전압은 히터(4)를 가열하여 전자가 방출되게 하며 코일(L2∼L4) 및 다이오드(D1, D2, D4)에 유도되는 전압은 브라운관(3)의 고압 애노드(9)에 인가되어 상기 히터(4)에 의해 방출되는 열전자를 흡수한다. 또한 코일(L4)에 유도되는 전압은 저항(R4∼R6)에 의해 브라운관(3)의 포커스 제어전극(f1) 및 그리드(G2)에 인가되어 화면을 제어하게 된다.
그러나 상기와 같은 종래의 브라운관 구동회로는 파워오프시 브라운관(3)의 중심에 잔상이 발생하여 화소를 파괴시켜서 브라운관(3)의 수명을 단축시키는 결함을 가지고 있었다.
따라서 본 고안은 상기와 같은 종래회로의 결함을 감안하여 파워오프시 일정한 시간동안 그리드에 음(-)의 전압을 인가하여 전자의 통과를 막음으로써 잔상을 제거하도록 안출한 것으로 이를 도면에 의하여 상세히 설명하면 다음과 같다.
제 2 도는 본 고안의 브라운관 잔상제거회로도로서 이에 도시한 바와 같이 제 1 도의 종래의 회로에 있어서 플라이백 트랜스포머(8)로부터 코일(L7)에 유도되는 전압을 다이오드(D6)을 통하여 콘덴서(C2), (C3)에 인가하여 정류기부(10)를 구성하고 저항(R1) 및 제너다이오드(ZD1)를 각기 통하여 상기 정류기부(7), (10)의 출력을 베이스에서 인가받는 트랜지스터(Q1)는 상기 정류기부(7)의 출력을 저항(R2)에 의하여 콜렉터에 인가함과 아울러 저항(R3) 및 콘덴서(C1)를 각기 통한후 다이오드(D7)와 브라운관(3)의 그리드전극(G1)에 공통 인가하여 그리드(G1) 전압제어부(5)를 구성한다.
한편, 상기와 같이 구성한 본 고안에 대하여 그 동작 및 작용효과를 상세히 설명하면 다음과 같다.
칼라신호처리부(1)로부터의 출력신호는 R. G. B증폭기(2)에서 소정의 레벨로 증폭이 되어 브라운관(3)에 가해지며 수평드라이브단(6)의 출력신호에 따라 코일(L1)에 유기되는 전압은 코일(L2∼L4)에 의해 2차 전압을 발생하여 브라운관(3)의 포커스제어전극(f1) 및 그리드전극(G2)에 인가한다.
한편, 코일(L6)에 발생되는 전압은 다이오드(D5)에서 반파정류된 다음 콘덴서(C4)에서 평활이 되며 이 전압(V1)은 저항(R1)을 통해 트랜지스터(Q1)의 베이스에 인가되나 코일(L7)에 유도되는 전압이 다이오드(D6)에서 반파정류된 다음 콘덴서(C2, C3)의 전위(V2)를 접지에 대하여 음(-)의 값을 갖도록 하므로 베이스 전압(VB)은 VB=BZ+V2〈0가 되어 트랜지스터(Q1)는 오프상태를 유지한다.
한편 상기 트랜지스터(Q1)가 오프상태일 때에는 저항(R2)을 통해, 상기 전압(V1)이 인가되므로 콘덴서(C1)는 충전되어 그 전위(V3)가 상승하게 되며 이때 그리드전극(G1)에는 다이오드(D7)전압 즉 0.7V 가량의 전압이 인가되나 제 1 도의 종래 회로에 비하여 0.7V정도가 증가되는 것이므로 화면에는 아무런 지장이 없다.
이상에서와 같이 파워가 온되어 정상동작을 할때에는 그리드전압제어부(5)가 화면에 아무런 작용을 하지 않으나 파워가 오프되면 상기 회로(5)는 동작하여 화면의 잔상을 제거하게 되는데 이 작용을 설명하면 다음과 같다.
회로의 파워를 턴오프하면 콘덴서(C2), (C4)는 방전경로(도면 미표시)를 통하여 순간적으로 방전하여 전압(V1), (V2)을 접지전위로 떨어뜨리므로 제너다이오드(ZD1)는 회로내에서 개방소자로 작용하게 되며 이때에는 파워온시에 콘덴서(C1)에 충전되어 있던 전압(V3)에 의해 저항(R1, R2)을 통하여 트랜지스터(Q1)의 베이스 전류가 흘러서 상기 트랜지스터(Q1)는 턴온이 되어 상기 트랜지스터(Q1)의 콜렉터 전위(V3)를 접지전위로 떨어뜨린다.
그러나 다이오드(D7)가 역방향으로 접속되어 있기 때문에 콜렉터전류가 다이오드(D7)를 통해 흘러가지 못하므로 상기 콘덴서(C1)의 전압(V3)이 감소한 만큼 상기 다이오드(D7)의 애노드의 전압(V4)이 내려가야 하고 따라서 상기 다이오드(D7)으 애노드전압(V4)은 V4=-Vc으로 음(-)의 값을 갖게 되며 이 전압(V4)은 그리드전극(G1)에 인가되어 전자의 통과를 억제하고 따라서 화면에는 잔상이 나타나지 않게 된다.
한편, 상기 콘덴서(C1)의 전위(V3)가 접지전위이고 상기 다이오드(D7)의 애노드전압(V4)이 V4=-Vc이므로 결국 콘덴서(C1)의 양단전압(Vc)은 저항(R3) 및 콘덴서(C1)에 의해 정해지는 시정수로 상기 콘덴서(C1)가 방전함에 따라 영볼트가 되고 따라서 상기 다이오드(D7)의 애노드전위(V4) 제로볼트로 접근하게 된다.
결국 상기 애노드전위(V4)는 제 3 도에서와 같이 파워온시에 VD=0.7V이던 상기 애노드전압(V4)은 t=t1에서 파워를 오프하면 시간 t=t2에서 VD=-VC로 급격히 감소하였다가 다시 지수함수적으로 증가하여 제로볼트로 접근하게 된다.
이상에서와 같이 본 고안은 회로의 파워가 오프되었을때 콘덴서의 충전전위를 트랜지스터에 의해 순간적으로 접지전위로 만들어서 브라운관의 그리드전극의 전압이 일정시간동안 음의 값을 갖도록 함으로써 파워오프시 발생하는 잔상을 제거하는 효과가 있다.

Claims (1)

  1. 수평드라이브단(6)의 출력에 따라 유도전압을 발생하여 브라운관(3)의 그리드전극(G2), 포커스 제어전극(f1), 히터(4) 및 고압애노드(9)에 인가하는 플라이백 트랜스포커(8)와, 상기 플라이백 트랜스포머(8)에 의해 코일(L6)에 유도되는 전압을 평활하는 정류기부(7)와, 상기 정류기부(7)의 출력전압을 인가받아 증폭기를 통해 칼라신호처리부(1)의 출력신호를 증폭하여 브라운관(3)에 인가하는 R. G. B증폭기(2)로 구성된 브라운관 구동회로에 있어서, 파워 온시에 상기 정류기부(7)의 출력전압으로부터 일정전압을 충전하였다가 회로의 파워오프시 상기 충전전압이 방전으로 인해 일정레벨로 감소할 때까지 브라운관(3)의 그리드전극(G1)에 음(-)의 전압을 인가하여 브라운관의 잔상발생을 제거하는 그리드전압 제어부(5)와, 상기 그리드전압 제어부(5)가 파워 온시에 일정전압을 충전할때에 상기 정류기부(7)에 의해 방전경로가 형성되지 않도록 음(-)의 정류전압을 인가하는 정류기부(10)를 포함하여 구성한 것을 특징으로 하는 브라운관의 잔상제거회로.
KR2019900020394U 1990-12-20 1990-12-20 브라운관의 잔상 제거회로 KR950006597Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019900020394U KR950006597Y1 (ko) 1990-12-20 1990-12-20 브라운관의 잔상 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019900020394U KR950006597Y1 (ko) 1990-12-20 1990-12-20 브라운관의 잔상 제거회로

Publications (2)

Publication Number Publication Date
KR920014245U KR920014245U (ko) 1992-07-27
KR950006597Y1 true KR950006597Y1 (ko) 1995-08-14

Family

ID=19307389

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019900020394U KR950006597Y1 (ko) 1990-12-20 1990-12-20 브라운관의 잔상 제거회로

Country Status (1)

Country Link
KR (1) KR950006597Y1 (ko)

Also Published As

Publication number Publication date
KR920014245U (ko) 1992-07-27

Similar Documents

Publication Publication Date Title
JP4629166B2 (ja) 切換モード電源装置
US4236187A (en) Power supply voltage stabilizer
KR950006597Y1 (ko) 브라운관의 잔상 제거회로
KR100241400B1 (ko) 음극선관의 스폿 제거회로
JPS6024669B2 (ja) 断続型トランジスタ直流変換器
KR100226686B1 (ko) Crt 보호 장치
JPH08194547A (ja) 放電回路
JP3099477B2 (ja) 圧電素子駆動装置
KR100219959B1 (ko) 광고선전용 가스관 전력 공급장치
KR970008368B1 (ko) 텔레비젼 소자회로
KR0123417B1 (ko) 모니터의 고압 발생회로
KR200266878Y1 (ko) 모니터의고압레귤레이션보호회로
JPH05168230A (ja) 放電保護回路
JP2000134924A (ja) 電源回路
JPH0119491Y2 (ko)
JPS6031325Y2 (ja) 水平出力装置
JP3032935B2 (ja) ドライブ回路
KR970001900Y1 (ko) 디가우싱코일의 자동/수동 전류단속회로
KR970001888Y1 (ko) 모니터용 스포트 킬러 회로
KR930003748Y1 (ko) 스위칭 모드전력 공급장치(smps)용 단락 모드 회복시간 단축 장치
JPS6115651Y2 (ko)
JP3275125B2 (ja) 自動倍圧整流回路
KR0129175Y1 (ko) 수평편향펄스의 리미트회로
KR890000716Y1 (ko) 휘도보정회로
JP3263478B2 (ja) 垂直偏向回路

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030701

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee