KR950005605B1 - 래터박스형 영상 디스플레이 시스템 - Google Patents

래터박스형 영상 디스플레이 시스템 Download PDF

Info

Publication number
KR950005605B1
KR950005605B1 KR1019920019135A KR920019135A KR950005605B1 KR 950005605 B1 KR950005605 B1 KR 950005605B1 KR 1019920019135 A KR1019920019135 A KR 1019920019135A KR 920019135 A KR920019135 A KR 920019135A KR 950005605 B1 KR950005605 B1 KR 950005605B1
Authority
KR
South Korea
Prior art keywords
signal
output
color difference
converter
digital
Prior art date
Application number
KR1019920019135A
Other languages
English (en)
Other versions
KR940010769A (ko
Inventor
길동선
Original Assignee
주식회사금성사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 이헌조 filed Critical 주식회사금성사
Priority to KR1019920019135A priority Critical patent/KR950005605B1/ko
Publication of KR940010769A publication Critical patent/KR940010769A/ko
Application granted granted Critical
Publication of KR950005605B1 publication Critical patent/KR950005605B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Graphics (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Systems (AREA)

Abstract

내용 없음.

Description

래터박스형 영상 디스플레이 시스템
제1도는 일반적인 영상처리기의 영상 디스플레이 블록도.
제2a도는 래터박스형 영상신호의 화면구성도이고, 제2b도는 제1도에 의한 래터박스형 영상신호의 화면구성도.
제3도는 본 발명의 래터박스형 영상 디스플레이 블록도.
제4도는 제3도에서의 신호 검출부의 상세 블록도.
제5a도는 래터박스형 영상신호의 화면 구성도이고, 제5b도는 제3도에 의한 래터박스형 영상신호의 화면 구성도.
제6도는 제4도에서 레벨 검출부의 진리표.
제7a도 내지 제7c도는 제4도 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
10 : A/D변환기 20 : 필드메모리
30 : 신호 검출부 31 : 제1카운터
32 : 제2카운터 33 : 레벨 검출부
40 : 메모리 제어부 50 : 보간부
51-53 : 라인 메모리 54-56 : 혼합기
70 : D/A변환기 80 : 영상 처리부
CPT : 컬러픽쳐튜브
본 발명은 가로대 세로의 비율이 16 : 9인 스크린에 4 : 3 스크린을 디스플레이하는 기술에 관한 것으로, 특히 래터 박스(Latter Box)형 영상을 디스플레이할 때 이 영상을 자동으로 검출하여 16 : 9 스크린 전체에 래터 박스형 영상을 디스플레이하는데 적당하도록 한 래터박스형 영상 디스플레이 시스템에 관한 것이다.
제1도는 일반적인 래터박스형 영상 디스플레이 블록도로서 이에 도시한 바와 같이, 아날로그의 휘도신호(Y) 및 색차신호(B-Y), (R-Y)를 디지털 휘도신호(DY) 및 디지털 색차신호(D(B-Y)), (D(R-Y))로 변환하는 아날로그(A)/디지털(D) 변환기(1)와, 리드(Read), 라이트(Write)신호(fr), (fw)를 이용하여 상기 A/D변환기(1)에서 출력되는 디지털 휘도신호(DY) 및 디지털 색차신호(D(B-Y)), (D(R-Y))를 메모리(2)에 라이트(Write)하거나 리드(Read)하는 메모리 제어부(3)와, 상기 메모리(2)에서 출력되는 디지털 휘도신호(DY), (D(B-Y)), (D(R-Y))를 아날로그신호로 변환하는 D/A변환기(4)와, 상기 D/A변환기(4)에서 출력되는 아날로그 휘도신호(AY) 및 색차신호(A(B-Y)), (A(R-Y))에서 적색신호(R), 녹색신호(G), 청색신호(B)를 추출하여 이를 컬러픽쳐튜브(CPT)에 출력하는 영상처리부(5)로 구성된 것으로, 이와같이 구성된 종래 시스템의 작용을 제2도를 참조하여 설명하면 다음과 같다.
A/D변환기(1)에서 아날로그/디지털 변환된 휘도신호(Y) 및 색차신호(B-Y), (R-Y)는 메모리 제어부(3)의 라이트신호(fw)에 의하여 메모리(2)에 라이트되고, 그 메모리 제어부(3)의 제어하에서 사용자가 선택한 모드(예, 표준 모드, 와이드 모드)에 따라 표준 모드에서는 fr=4/3×fw인 리드 클럭으로, 와이드 모드에서는 fr=fw인 리드 클럭으로 메모리(2)로부터 디지털 휘도신호(DY)를 비롯하여 색차신호(D(B-Y)), (D(R-Y))가 출력된다.
상기 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))는 D/A변환기(4)에 의하여 다시 아날로그 휘도신호(AY) 및 아날로그 색차신호(A(B-Y)), (A(R-Y))로 변환된 후, 영상처리부(5)에 공급되어 여기서 적색용 신호(R), 녹색용 신호(G), 청색용 신호(B)가 검출되며, 이는 다시 컬러픽쳐튜브(CPT)에 공급되어 표준모드에서는 제2도의 (a)와 같이 디스플레이되고, 와이드 모드에서는 제2도의 (b)와 같이 디스플레이된다.
그러나 이와같은 종래의 시스템에 있어서는 가로대 세로비가 16 : 9인 스크린 전체에 래터박스형 영상이 다 차지않아 디스플레이되지 않는 부분이 남게 되므로 사용자가 표준모드와 와이드 모드를 일일이 선택해야되는 번거로움이 있었다.
본 발명은 이와 같은 종래의 번거로움을 해결하기 위하여 래터박스형 신호를 와이드 스크린 전체에 디스플레이할 수 있게 창안한 것으로, 이를 첨부한 도면에 의하여 상세히 설명한다.
제3도는 본 발명의 래터박스형 영상 디스플레이 시스템에 대한 블록도로서 이에 도시한 바와 같이, 아날로그의 휘도신호(Y) 및 색차신호(B-Y), (R-Y)를 디지털 휘도신호(DY) 및 디지털 색차신호(D(B-Y)), (D(R-Y))로 변환하는 아날로그(A)/디지털(D) 변환기(10)와, 입력 휘도신호(Y) 및 수평동기신호(H.Sync)를 공급받아 화면이 신호가 존재하지 않는 부분과 존재하는 부분으로 구성되는지를 확인하여 그에 따른 제어신호를 출력하는 신호 검출부(30)와, 리드, 라이트신호(fr), (fw)를 이용하여 상기 A/D변환기(10)에서 출력되는 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))를 필드메모리(20)에 라이트하거나 리드함과 아울러, 상기 신호검출부(30)로부터 입력되는 신호에 따라 스위칭 제어신호를 출력하는 메모리 제어부(40)와, 상기 필드메모리(20)에서 출력되는 현재 라인의 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))와 이를 1라인 지연시킨 해당 신호와 혼합하여 출력하는 보간부(50)와, 상기 메모리 제어부(40)의 스위칭 제어신호에 따라 상기 필드메모리(20)의 출력신호를 선택하거나 보간부(50)의 출력신호를 선택하는 스위칭부(60)와, 상기 스위칭부(60)에서 출력되는 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))를 아날로그신호로 변환하는 D/A변환기(70)와, 상기 D/A변환기(70)에서 출력되는 아날로그 휘도신호(AY) 및 색차신호(A(B-Y)), (A(R-Y))에서 적색신호(R), 녹색신호(G), 청색신호(B)를 추출하여 이를 컬러픽쳐튜브(CPT11)에 출력하는 영상처리부(80)로 구성하였다.
제4도는 제3도에서 신호 검출부(30)의 상세 블록도로서 이에 도시한 바와 같이, 입력 휘도신호(Y) 및 수평동기신호(H.Sync)를 공급받아 신호가 존재하지 않는 부분에서 고전위를 출력하는 제1카운터(31)와, 상기 제1카운터(31)에서 출력되는 저전위에 의하여 인에이블되어 고전위를 출력하고 그 고전위로 제1카운터(31)를 디스에이블시키는 제2카운터(32)와 상기 제1, 2카운터(31), (32)중 어느 하나 이상에서 고전위가 출력되거나 그렇지 않은 것에 따른 검출신호를 출력하는 레벨 검출부(33)로 구성한 것으로, 이와 같이 구성한 본 발명의 작용 및 효과를 첨부한 제5도 내지 제7도를 참조하여 상세히 설명하면 다음과 같다.
라이트 클럭신호(fw)로 샘플링된 휘도신호(Y) 및 색차신호(B-Y), (R-Y)는 필드메모리(20)에 라이트되고, 상기 필드메모리(20)에 공급되는 리드클럭신호(fr)의 주파수는 라이트 클럭신호(fw)의 주파수와 같아야 한다.
상기 필드메모리(20)로부터 출력되는 휘도신호(Y), 색차신호(D(R-Y)), (D(B-Y))는 스위치(61), (61), (61)의 일측 고정단자(a1), (a2), (a3) 및 혼합기(54), (55), (56)의 일측 입력으로 각기 공급됨과 아울러, 한편으로는 라인 지연기(51), (52), (53)를 통해 1수평라인씩 각기 지연된 후, 혼합기(54), (55), (56)의 타측 입력으로 각기 공급되고, 그 혼합기(54), (55), (56)는 상기 필드메모리(20)에서 직접 출력되는 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))와 라인 지연기(51), (52), (53)에서 출력되는 해당 신호를 각기 혼합하여 상기 스위치(61), (62), (63)의 타측 고정단자(b1), (b2), (b3)에 각각 출력하게 된다.
이와 같은 상태에서 메모리 제어부(40)는 입력된 신호가 제5도의 (a)와 같은 래터박스형 신호이면 상기 스위치(61), (62), (63)에 고전위의 스위칭 제어신호를 출력하여 그 스위치(61), (62), (63)가 타측 고정단자(b1), (b2), (b3)에 각기 단락되므로 이때, 그 스위치(61), (62), (63)로부터 보간된 라인 신호가 출력되고, 입력된 신호가 래터박스형 신호가 아니면 그 스위치(61), (62), (63)에 고전위의 스위칭 제어신호를 출력하지 않아 그 스위치(61), (62), (63)가 고정단자(a1), (a2), (a3)에 단락되며, 이로인하여 상기필드메모리(20)에서 직접 출력되는 원래의 신호만이 출력되어 입력신호에 관계없이 컬러픽쳐튜브(CPT11)에 제5도의 (b)와 같은 화면이 디스플레이된다.
제4도를 참조하여 상기 입력신호가 래터박스형인지 아닌지를 판별하는 과정을 설명하면, 제1카운터(31)에서는 제7도의 (a)와 같은 래터박스형 휘도신호(Y)를 공급받아 제5도의 (a)에서 빗금친 부분(신호가 없는 부분)에서만 고전위를 출력하고 제2카운터(32)는 그 이외의 부분에서 고전위를 출력하게 되는데, 즉 래터박스형 신호가 입력될 때 상기 제1카운터(31)는 신호가 없는 부분에서 고전위를 출력하므로 이에 의해 제2카운터(32)는 동작하고 있지 않다가 그 제1카운터(31)가 신호가 있는 부분에서 저전위를 출력함에 따라 그 2카운터(32)가 인에블되므로 이로부터 고전위가 출력되며, 이 고전위에 의하여 제1카운터(31)가 디스에이블 상태에 놓이게 된다.
이후, 신호가 없는 라인의 번호에 도달되면, 상기 제1카운터(31)는 다시 고전위를 출력하고, 이에 의하여 상기 제2카운터(32)가 디스에이블되며, 설령 래터박스형 신호가 입력되지 않더라도 상기 제1, 2카운터(31), (32)는 상기와 동일하게 동작한다.
그리고 레벨 검출부(33)는 상기 제1, 2카운터(31), (32)의 출력 레벨을 스캔하여 그 스캔 결과에 따라 제6도와 같이 제1, 2카운터(31), (32)중 어느 하나에서 고전위가 출력될때(래터박스형 신호일 때) 고전위를 출력하고 그렇지 않은 경우(표준형(4 : 3)) 저전위를 출력하게 되며, 상기 메모리 제어부(40)는 신호검출부(30)의 레벨검출부(33)로부터 고전위가 입력될 때 상기 스위치(61), (62), (63)에 스위칭 제어신호를 출력하여 상기와 같이 그 스위치(61), (62), (63)가 타측 고정단자(b1), (b2), (b3)에 단락되므로 그 스위치(61), (62), (63)로부터 보간된 신호가 출력된다.
이상에서 상세히 설명한 바와 같이, 본 발명은 신호 검출부, 보간부, 스위칭부를 이용하여 사용자가 와이드 모드를 별도로 선택하지 않더라도 자동적으로 래터박스형 신호를 와이드 스크린(16 : 9)전체에 디스플레이할 수 있게 함으로써 사용자에게 편리함을 제공할 수 있는 효과가 있다.

Claims (2)

  1. 아날로그의 휘도신호(Y) 및 색차신호(B-Y), (R-Y)를 디지털 휘도신호(DY) 및 디지털 색차신호(D(B-Y)), (D(R-Y))로 변환하는 아날로그(A)/디지털(D) 변환기(10)와, 입력 휘도신호(Y) 및 수평동기신호(H.Sync)를 공급받아 화면이 신호가 존재하지 않는 부분과 존재하는 부분으로 구성되는지를 확인하여 그에 따른 제어신호를 출력하는 신호 검출부(30)와, 리드, 라이트신호(fr), (fw)를 이용하여 상기 A/D변환기(10)에서 출력되는 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))를 필드메모리(20)에 라이트하거나 리드함과 아울러, 상기 신호검출부(30)로부터 입력되는 신호에 따른 스위칭 제어신호를 출력하는 메모리 제어부(40)와, 상기 필드메모리(20)에서 출력되는 현재 라인의 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))와 이를 1라인 지연시킨 해당 신호와 혼합하여 출력하는 보간부(50)와, 상기 메모리제어부(40)의 스위칭 제어신호에 따라 상기 필드메모리(20)의 출력신호를 선택하거나 보간부(50)의 출력신호를 선택하는 스위칭부(60)와, 상기 스위칭부(60)에서 출력되는 디지털 휘도신호(DY) 및 색차신호(D(B-Y)), (D(R-Y))를 아날로그신호로 변환하는 D/A변환기(70)와, 상기 D/A변환기(70)에서 출력되는 아날로그 휘도신호(AY) 및 색차신호(A(B-Y)), (A(R-Y))에서 적색신호(R), 녹색신호(G), 청색신호(B)를 추출하여 이를 컬러픽쳐튜브(CPT11)에 출력하는 영상처리부(80)로 구성한 것을 특징으로 하는 래터박스형 영상 디스플레이 시스템.
  2. 제1항에 있어서, 신호 검출부(30)는 입력 휘도신호(Y) 및 수평동기신호(H.Sync)를 공급받아 신호가 존재하지 않는 부분에서 고전위를 출력하는 제1카운터(31)와, 상기 제1카운터(31)에서 출력되는 저전위에 의하여 인에이블되어 고전위를 출력하고 그 고전위로 제1카운터(31)를 디스에이블시키는 제2카운터(32)와, 상기 제1, 2카운터(31), (32)중 어느 하나 이상에서 고전위가 출력되거나 그렇지 않은 것에 따른 검출 신호를 출력하는 레벨 검출부(33)로 구성한 것을 특징으로 하는 래터박스형 영상 디스플레이 시스템.
KR1019920019135A 1992-10-17 1992-10-17 래터박스형 영상 디스플레이 시스템 KR950005605B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920019135A KR950005605B1 (ko) 1992-10-17 1992-10-17 래터박스형 영상 디스플레이 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920019135A KR950005605B1 (ko) 1992-10-17 1992-10-17 래터박스형 영상 디스플레이 시스템

Publications (2)

Publication Number Publication Date
KR940010769A KR940010769A (ko) 1994-05-26
KR950005605B1 true KR950005605B1 (ko) 1995-05-27

Family

ID=19341330

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920019135A KR950005605B1 (ko) 1992-10-17 1992-10-17 래터박스형 영상 디스플레이 시스템

Country Status (1)

Country Link
KR (1) KR950005605B1 (ko)

Also Published As

Publication number Publication date
KR940010769A (ko) 1994-05-26

Similar Documents

Publication Publication Date Title
CA1235537A (en) Digital display system
EP0092973B1 (en) Graphics video resolution improvement apparatus
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
KR950009654B1 (ko) 주사표시 시스템
US6577348B1 (en) Apparatus and method for digitizing an analog video signal
US4374395A (en) Video system with picture information and logic signal multiplexing
KR910006294B1 (ko) 텔레비전수상기
KR970000848B1 (ko) 신호 전이 향상 장치
KR940004964B1 (ko) 신호파형 표시장치
GB2293938A (en) Two dimensional spatial interpolator for digital video format converter
KR950005605B1 (ko) 래터박스형 영상 디스플레이 시스템
KR940027526A (ko) 주화면위치 보상장치 및 그 방법
US5173774A (en) Dual purpose HDTV/NTSC receiver
KR950005944B1 (ko) 비디오 화면 줌(zoom)장치
US5311296A (en) Video signal generator circuit and video image processing device using the same
US5668609A (en) Motion detector and key signal interpolator using same
EP0545341B1 (en) Television receiver
EP0508785B1 (en) Scrolling superimposition of generated title
JP2923966B2 (ja) 高品位テレビジョン表示装置
JPH10336538A (ja) テレビジョン受信機
JP2667599B2 (ja) 多画面表示機能付テレビジョン受像機
JPH04322574A (ja) テレビジョン信号変換装置
JPH0282765A (ja) 複画面表示制御回路及びそれを備えた映像機器
JPH07231406A (ja) 字幕移動機能付き子画面表示回路
KR0160658B1 (ko) 자화면 수직압축방치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080422

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee