KR950003629B1 - 비데오 롬 플레이어 시스템 - Google Patents

비데오 롬 플레이어 시스템 Download PDF

Info

Publication number
KR950003629B1
KR950003629B1 KR1019920022030A KR920022030A KR950003629B1 KR 950003629 B1 KR950003629 B1 KR 950003629B1 KR 1019920022030 A KR1019920022030 A KR 1019920022030A KR 920022030 A KR920022030 A KR 920022030A KR 950003629 B1 KR950003629 B1 KR 950003629B1
Authority
KR
South Korea
Prior art keywords
rom
signal
output
image data
address
Prior art date
Application number
KR1019920022030A
Other languages
English (en)
Other versions
KR940012343A (ko
Inventor
김수철
Original Assignee
영풍전자 주식회사
정영식
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 영풍전자 주식회사, 정영식 filed Critical 영풍전자 주식회사
Priority to KR1019920022030A priority Critical patent/KR950003629B1/ko
Publication of KR940012343A publication Critical patent/KR940012343A/ko
Application granted granted Critical
Publication of KR950003629B1 publication Critical patent/KR950003629B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Dram (AREA)

Abstract

내용 없음.

Description

비데오 롬 플레이어 시스템
제1도는 본 발명에 따른 비데오 롬 플레이어 시스템의 블럭 개략도.
제2도는 본 발명에 따른 비데오 롬 플레이어 시스템의 롬 어드레스 디코더의 상세회로도.
제3도는 본 발명에 따른 콘트롤 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
10 : 메모리 블럭 20 : 롬(ROM)
30 : 메모리 제어시스템 30 : 어드레스 디코더
40 : 디 램 콘트롤러 50 : D/A 변환기
60 : 화상선택부
본 발명은 일반적으로 사용되고 있는 롬(ROM)에 저장된 화상정보를 외부의 롬 제어 시스템으로 제어하여 다양한 화상을 제공할 수 있는 비데오 롬(VIDEO ROM) 플레이어 시스템에 관한 것이다.
종래에 있어서 화상 데이타를 저장시키는 방법에는 고속의 비데오 롬(VIDEO RAM)을 이용하거나 저속의 디 램(DRAM)을 이용하는 것이 일반적이다.
이러한 디 램을 사용한 종래의 시스템에 있어서는 아날로그 화상 신호를 디지탈 신호로 변환함으로써 화상을 데이타화하여 고속의 비데오 램에 직접 저장하거나 상기 화상 데이타를 직렬/병렬 변환회로와 병렬/직렬 변환회로를 거치게 하여 시간적으로 지연시켜 저속의 디램 메모리에 화상 데이타를 저장하도록 되어 있다.
그러나 이러한 종래 디 램 메모리로 부터의 화상 데이타 저장은 전원이 오프되면 메모리에 저장되었던 화상 데이타가 모두 상실되므로 화상 데이타의 보존 및 활용이 어렵다는 단점이 있다.
또한, 상기와 같은 디 램 메모리의 단점을 보완하기 위하여 CDG(compact Disc qraphic displayer), CD(compact Disc interactive) 및 LD(Laser Disc) 등 대용량 기록매체를 사용하고 있으나 이러한 기록매체는 부피가 크며 가격이 비싸진다는 단점이 있다.
전술한 바와같이 종래 시스템의 단점은 전원의 온, 오프에 관계없이 화상 데이타가 보존되는 이피롬(EPROM), 마스크롬(MASKROM)등과 같은 일반적인 롬을 화상 데이타 기록매체로 대체함으로써 해결할 수 있으나, 롬에 기록된 화상 데이타를 처리하여 T.V나 옥내외 영상 광고판등의 영상 전달매체를 통하여 화상을 재생할 수 있도록 한 시스템은 전무한 상태이다.
본 발명은 상기와 같은 문제점을 해소하기 위해 다수의 롬에 정지된 화상 데이타를 각각 저장하고, 이 저장된 영상 데이타를 디 램 콘트롤러를 사용하여 롬에 저장된 화상 데이타를 읽어 들이도록 하고, 메모리 제어 시스템의 소프트웨어로서 외부의 영상전달 매체에 화상 신호를 출력할 수 있도록 하는 비데오 롬 플레이어 시스템을 제공하는데 있다.
이와 같은 목적을 달성하기 위한 본 발명은, 전원 공급시 8비트의 어드레스와 로우 어드레스 스트로브신호 및 컬럼 어드레스 스트로브신호를 출력하는 디 램 콘트롤러와, 정지된 하나의 서로 다른 화상이 저장되고 1M 비트 단위의 기억용량을 가진 다수의 롬으로 이루어지며, 각 롬은 16비트 어드레스 신호가 병렬 입력되어 16비트의 데이타가 병렬로 출력되는 메모리 블럭과, 상기 메모리 블럭의 각 롬에 저장된 화상 데이타를 출력시키기 위해 몸을 선택하는 메모리 제어 시스템과, 상기 디 램 콘트롤러의 출력 신호에 의해 상기 메모리 블럭의 각 몰에 저장된 화상 데이타를 순차적으로 출력시키는 어드레스 디코더와, 상기 디 램 콘트롤러의 출력단에 연결되어 롬의 영상 데이타를 아날로그 신호로 변환하여 TV 및 영상매체에 전달하는 디지탈/아날로그 변환기로 이루어진 것이다.
이하 첨부된 도면에 의해 상세히 설명하면 다음과 같다.
제1도는 본 발명에 따른 비데오 롬 플레이어 시스템의 블럭도로서 화상 선택부(60)의 소정 신호에 따라 제어되는 메모리 제어 시스템(20)과, 어드레스 디코더(30)로 부터 메모리 어드레스를 선택하여 디 램 콘트롤러(40)에 데이타를 전송하여 상기 디 램 콘트롤러(40)로 부터 출력되는 디지탈 신호를 입력해서 아날로그 신호로 변환하는 디지탈/아날로그 변환기(50)로 구성된다.
또한 메모리 블럭(10)은 정지된 하나의 화상이 저장되고, 1M 비트 단위의 기억용량을 가진 다수의 롬(12)으로 이루어지며, 각 롬(12)은 16비트 어드레스 신호가 병렬 입력되며, 적어도 16비트(1워드 단위)의 데이타가 병렬로 출력된다.
그리고 상기 메모리 제어 시스템(20)는 다수의 롬(12)에 기억된 다수 화면의 화상 데이타를 1M 비트 단위로 선택하여 복합 화상등을 만들 수 있는 화상 데이타 제어 소프트 웨어를 내장하고 있다.
또한 상기 디 램 콘트롤러(40)는 전원 공급시 8비트의 어드레스와 로우 어드레스 스트로브신호(이하 "/RAS 신호"라 함) 및 컬럼 어드레스 스트로브신호(이하 "/CAS신호"라 함)를 출력하고, 상기 롬 메모리 블럭(10)으로 부터 적어도 16비트 병렬 출력되는 화상 데이타를 병렬/직렬 변환하여 6비트씩 병렬로 출력하도록 원 칩(ONE CHIP)으로 구성되어 있다.
상기 어드레스 디코더(30)는, 메모리 블럭(10)의 롬(12)에 저장된 영상 데이타를 순차적으로 디 램 콘트롤러(40)에 전송하는 기능을 갖고 있다.
즉, 제2도에서 도시된 바와같이 상기 디 램 콘트롤러(40)로 부터 출력되는 /RAS 신호 및 /CAS 신호를 조합하는 AND 게이트(36)와, 상기 AND 게이트(36)의 출력신호에 의해 인에이블되고 상기 디 램 콘트롤러(40)로 부터 출력되는 8비트의 상위 어드레스 신호를 입.출력하는 제1 래치회로(32)와, 상기 /CAS 신호에 의해 인에이블되고 상기 디 램 콘트롤러(40)로 부터 출력되는 8비트의 하위 어드레스 신호를 입.출력하는 제2 래치회로(34)로 구성되어 상기 제1 및 제2 래치회로(32,34)로 부터 16비트의 어드레스 신호가 출력되도록 구성되어 있다. 또한 디지탈/아날로그 변환기(50)는, 상기 디 램 콘트롤러(40)로부터 디지탈 화상 데이타를 입력하여 이를 아날로그 화상신호로 변환 출력하여 TV등의 영상매체에 전달하도록 되어 있다.
본 발명은 이와같은 구성에 의하여 메모리 블럭(10)에 기억된 화상 데이타는 일반 T.V 또는 옥내외 영상 광고판의 영상 매체등에 의하여 화상으로 재생될 수 있으며, 화상 선택부(60)의 선택 조작에 의해 메모리 블럭(10)의 각각의 롬(12)에 저장된 데이타를 지정할 수 있게 된다.
제3도는 본 발명에 따른 콘트롤 타이밍도이다.
이와 같이 이루어진 본 발명을 제1도 내지 제3도에 의해 작용, 효과를 설명하면 다음과 같다.
먼저, 본 발명의 비데오 롬 플레이어 시스템에 전원이 공급되면 디 램 콘트롤러(40)로 부터 8비트 어드레스 신호와 제3a도와 같은 /RAS 신호, 그리고 제3b도도와 같은 /CAS 신호가 각각 출력된다.
따라서 이러한 /CAS 신호는 제2도에 도시된 제2 래치회로(34)를 인에이블 시키며, AND 게이트(36)에 의해 /RAS 신호와 /CAS 신호를 조합 출력시켜 제1 래치회로(32)를 인에이블 시키게 된다.
즉 /RAS 신호가 액티브된 시점에서 하위 어드레스가 출력되며, 그 시점에서 /RAS 신호와 /CAS 신호가 AND 게이트(36)에 의해 조합된 출력으로 제1 래치회로(32)를 인에이블 시킴으로서 하위 어드레스(A0-A7)를 출력하고, 이어서 출력되는 /CAS 신호에 의해 제2 래치회로(34)가 인에이블되어 상기 /CAS 신호의 액티브 기간동안 상위 어드레스(A8-A15)를 출력한다(제3c도).
이후 상기 제1 및 제2 래치회로(32)(34)에 의해 제3e도와 같은 16비트의 어드레스 신호가 메모리 블럭(10)에 출력되어지며, 이 신호로서 각각의 필드 메모리용 롬(12)의 어드레스를 제어함으로서 저장된 영상 데이타를 읽어내어 디 램 콘트롤러(40)에 전송하게 된다.
즉, 상기 롬(12)으로부터 출력되는 데이타는 상기 디 램 콘트로러(40)의 데이타 입력단자를 통하여 병렬로 입력된 후 상기 디 램 콘트롤러(40) 내부의 데이타 병렬/직렬 변환기를 거쳐 6비트씩 병렬 변환되어 출력된다.
따라서 상기 디 램 콘트롤러(40)로 부터 출력된 6비트의 병렬 변환된 화상 데이타는 디지탈/아날로그 변환기(50)로 입력되어 그에 해당하는 아날로그 화상신호로 변환된 후 T.V 또는 옥내외의 영상 광고판등의 영상 전달 매체에 의하여 화상으로 재생하게 된다.
또한 화상 선택부(60)의 조작여부에 따라 메모리 블럭(10)의 각각의 롬(12)을 선택할 수 있다.
즉 화상 선택부(60)를 조작하여 임의의 화상을 선택하였을 경우 이 선택된 신호는 메모리 제어 시스템(20)을 제어하게 되며, 그 선택결과에 따라 잔여 어드레스(A16-A25)로서 롬(12)을 선택함으로서 각각의 롬(12)에 저장된 화상을 선택함으로 출력할 수 있는 것이다.
이상에서 상술한 바와 같이 본 발명은, 다수의 롬에 정지된 다수의 화상 데이타를 저장하고, 이 저장된 영상 데이타를 디 램 콘트롤러를 사용하여 롬에 저장된 화상 데이타를 읽어 들이도록 하고, 메모리 제어 시스템의 소프트웨어로서 외부의 영상 전달매체에 화상신호를 출력할 수 있도록 하여 비디오 램 및 디 램에 화상 데이타를 저장하는 것과 달리 전원의 온/오프에 관계없이 화상 데이타를 보존할 수 있으며 CDG, CDI 및 LD 등의 기록매체보다 부피가 작고 가격이 저렴하다는 장점이 있다.

Claims (2)

  1. 전원 공급시 8비트의 어드레스와 로우 어드레스 스트로브(/RAS)신호 및 컬럼 어드레스 스트로브(/CAS) 신호를 출력하는 디 램 콘트롤러(40)와, 정지된 하나의 서로 다른 화상이 저장되고 1M 비트 단위의 기억용량을 가진 다수의 롬(12)으로 이루어지며, 각 롬(12)은 16비트 어드레스 신호가 병렬로 입력되어 16비트의 데이타가 병렬로 출력되는 롬 메모리 블럭(10)과, 상기 메모리 블럭(10)의 각 롬(12)에 저장된 화상 데이타를 출력시키기 위한 롬(12)을 선택하는 메모리 제어 시스템(20)과, 상기 디 램 콘트로러(40)의 출력 신호에 의해 상기 메모리 블럭(10)의 각 롬(12)에 저장된 화상 데이타를 순차적으로 출력시키는 어드레스 디코더(30)와, 상기 디 램 콘트롤러(40)의 출력단에 연결되어 롬(12)의 영상 데이타를 아날로그 신호로 변환하여 TV 및 영상매체에 전달하는 디지탈/아날로그 변환기(50)로 이루어진 것을 특징으로 하는 비데오 롬 플레이어 시스템.
  2. 제1항에 있어서 상기 어드레스 디코더(30)는, 상기 디 램 콘트롤러(40)로 부터 출력되는 /RAS 신호 및 /CAS 신호를 조합하는 AND 게이트(36)와, 상기 AND 게이트(36)의 출력신호에 의해 인에이블되고 상기 디 램 콘트롤러(40)로 부터 출력되는 8비트의 상위 어드레스 신호를 입. 출력하는 제1 래치회로(32)와, 상기 /CAS 신호에 의해 인에이블되고 상기 디 램 콘트롤러(40)로 부터 출력되는 8비트의 하위 어드레스 신호를 입.출력하는 제2 래치회로(34)로 이루어진 것을 특징으로 하는 비데오 롬 플레이어 시스템.
KR1019920022030A 1992-11-23 1992-11-23 비데오 롬 플레이어 시스템 KR950003629B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920022030A KR950003629B1 (ko) 1992-11-23 1992-11-23 비데오 롬 플레이어 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920022030A KR950003629B1 (ko) 1992-11-23 1992-11-23 비데오 롬 플레이어 시스템

Publications (2)

Publication Number Publication Date
KR940012343A KR940012343A (ko) 1994-06-23
KR950003629B1 true KR950003629B1 (ko) 1995-04-17

Family

ID=19343652

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920022030A KR950003629B1 (ko) 1992-11-23 1992-11-23 비데오 롬 플레이어 시스템

Country Status (1)

Country Link
KR (1) KR950003629B1 (ko)

Also Published As

Publication number Publication date
KR940012343A (ko) 1994-06-23

Similar Documents

Publication Publication Date Title
US4763302A (en) Alternatively addressed semiconductor memory array
KR960006497B1 (ko) 디지탈 비데오 신호의 기억 장치 및 그 방법
KR950000503B1 (ko) 블럭라이트 기능을 갖는 반도체 메모리장치
US6347186B2 (en) Disk playback device for performing special playback mode established by single special playback key, and media storing playback control program for same
KR970008412B1 (ko) 디지탈 영상신호 처리용 메모리 시스템
KR950003629B1 (ko) 비데오 롬 플레이어 시스템
US5006939A (en) Video editing and processing system with reverse video with forward audio reproduction
JP2660327B2 (ja) 互いに異なるディスクの再生装置
JPS5971105A (ja) アドレス信号発生回路
US5129073A (en) Dynamic RAM with read-write/refresh mode judging capability
JPH0528648A (ja) 電子紙芝居
JPH04237099A (ja) 画面表示素子
US7111122B2 (en) Access circuit with various access data units
KR0166853B1 (ko) 디지탈 영상신호 처리용 메모리 시스템
JP3598515B2 (ja) ディスク再生装置及びosd画像の生成方法
US5852605A (en) Matrix time switch apparatus capable of providing control data from inlet time switches to a matrix
KR19990020910A (ko) 온 스크린 디스플레이 장치 및 방법
US5442603A (en) Digital audio repetitive reproduction system
US5491560A (en) Apparatus for and method of recording high resolution image, and apparatus for and method of reproducing the same
KR100308118B1 (ko) 앰팩(mpeg) 오디오 디코더
KR0138461B1 (ko) 가정자동화제어기능을 갖춘 대화형 컴팩트디스크장치
KR970057687A (ko) 피디피 티브이(pdp tv)의 메모리 장치
KR920008652B1 (ko) 임의 신호 발생 및 재생 회로
JPH01269139A (ja) ランダムアクセスメモリ
JP3427586B2 (ja) データ処理装置及び記憶装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000417

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee