KR940010546A - Error correction decoding device - Google Patents

Error correction decoding device Download PDF

Info

Publication number
KR940010546A
KR940010546A KR1019920020272A KR920020272A KR940010546A KR 940010546 A KR940010546 A KR 940010546A KR 1019920020272 A KR1019920020272 A KR 1019920020272A KR 920020272 A KR920020272 A KR 920020272A KR 940010546 A KR940010546 A KR 940010546A
Authority
KR
South Korea
Prior art keywords
error
error correction
digital data
coefficient
errors
Prior art date
Application number
KR1019920020272A
Other languages
Korean (ko)
Other versions
KR0134351B1 (en
Inventor
최경환
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR92020272A priority Critical patent/KR0134351B1/en
Publication of KR940010546A publication Critical patent/KR940010546A/en
Application granted granted Critical
Publication of KR0134351B1 publication Critical patent/KR0134351B1/en

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

본 발명은 에러정정 엔코딩되어 송신 또는 기록된 디지탈데이타를 수신 또는 재생하여 에러정정 디코딩하는 장치에 관한 것으로, 수신 또는 재생된 디지탈데이타로부터 에러갯수와 에러정보를 산출하는 수단과, 상기 에러 갯수가 에러정정능력을 초과하지 않은 경우에만 상기 디지탈데이타에 대해 에러정정을 수행하는 수단과, 상기 수신 또는 재생된 디지탈데이타를 공급받아 소정 시간 지연하는 지연수단과, 상기 에러갯수가 에러정정을 초과하지 않는 경우에 에러정정된 디지탈데이타를 선택하여 출력하고, 상기 에러 갯수가 에러정정능력을 초과하는 경우 상기 지연수단에서 지연된 디지탈데이타를 선택하여 출력하는 스위치를 구비하여 에러정정 디코딩시 상기 검출된 에러갯수가 에러정정능력을 초과하지 않는 경우에만 에러정정을 행함으로써 에러정정시 오동작이 발생하는 것을 방지하고 장치의 하드웨어 적인 구성을 보다 간단화할 수 있다.The present invention relates to an apparatus for error correction decoding and receiving or reproducing digital data transmitted or recorded by error correction, comprising: means for calculating an error number and error information from the received or reproduced digital data, and the error number is an error. Means for performing error correction on the digital data only when the correction capability is not exceeded, delay means for delaying a predetermined time by receiving the received or reproduced digital data, and the number of errors does not exceed the error correction. Selects and outputs the error-corrected digital data, and selects and outputs the delayed digital data by the delay means when the number of errors exceeds the error correction capability. Error correction is performed only when the correction capacity is not exceeded. Prevent a malfunction occurs during the error correction and can hwahal simpler hardware configuration of the device.

Description

에러정정디코딩장치Error correction decoding device

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제3도는 본 발명에 의한 에러정정 디코딩 장치의 일 실시예를 나타내는 블록도,3 is a block diagram showing an embodiment of an error correction decoding apparatus according to the present invention;

제4도는 본 발명에 의한 에러정정디코딩장치의 다른 실시예를 나타내는 블록도.4 is a block diagram showing another embodiment of an error correction decoding apparatus according to the present invention.

Claims (8)

에러정정 엔코딩되어 송신 또는 기록된 디지탈데이타를 수신 또는 재생하여 에러정정 디코딩하기 위한 장치에 있어서, 상기 수신 또는 재생된 디지탈데이타를 공급받아 이 디지탈데이타에 포함된 에러갯수 및 에러정보를 산출하고, 상기 에러갯수에 따른 소정의 제어신호를 출력하는 에러검출수단; 상기 에러검출수단으로부터 에러정보 및 에러갯수를 공급받아 상기 디지탈데이타의 에러를 정정하기 위한 에러정정수단; 상기 에러검출수단으로 입력되는 디지탈데이타를 공급받아 소정시간 지연하는 지연수단; 및 제1입력단자로 상기 에러정정수단의 출력 신호가 인가되고, 제2입력단자로 상기 지연수단의 출력신호가 인가되며, 출력단자는 상기 에러검출수단에서 공급되는 소정의 제어신호에 따라 제1입력단자 또는 제2입력단자와 접속되는 스위치를 포함하는 것을 특징으로 하는 에러정정 디코딩장치.An apparatus for error correction decoding by receiving or reproducing digital data encoded or transmitted or recorded by error correction, the apparatus comprising: receiving the received or reproduced digital data, calculating the number of errors and error information included in the digital data, and Error detection means for outputting a predetermined control signal in accordance with the number of errors; Error correction means for correcting an error of the digital data by receiving error information and an error number from the error detection means; Delay means for delaying a predetermined time by receiving the digital data input to the error detection means; And an output signal of the error correction means is applied to the first input terminal, an output signal of the delay means is applied to the second input terminal, and the output terminal is inputted according to a predetermined control signal supplied from the error detection means. And a switch connected to the terminal or the second input terminal. 제1항에 있어서, 상기 에러검출수단은 상기 입력되는 디지탈데이타에서 에러의 유무를 판별하는 수단; 및 상기 에러유무판별수단의 결과에 따라 에러갯수를 계산하는 수단을 포함하는 것을 특징으로 하는 에러정정 디코딩장치.2. The apparatus of claim 1, wherein the error detecting means comprises: means for determining the presence or absence of an error in the input digital data; And means for calculating the number of errors in accordance with the result of the error existence discrimination means. 제1항 또는 제2항에 있어서, 상기 에러검출수단에서 출력되어 상기 스위치를 제어하는 제어신호는 상기 에러갯수가 에러정정능력을 초과하지 않는 경우 상기 스위치의 출력단자가 제1입력단자와 접속되도록 하고 상기 에러갯수가 에러정정능력을 초과하는 경우 상기 스위치의 출력단자가 제2입력단자와 접속되도록 하는 것을 특징으로 하는 에러정정 디코딩장치.The control signal output from the error detecting means to control the switch is to allow the output terminal of the switch to be connected to the first input terminal when the number of errors does not exceed the error correction capability. And the output terminal of the switch is connected to a second input terminal when the number of errors exceeds the error correction capability. 제1항에 있어서, 상기 에러정정능력은 상기 에러검출 수단에서 공급되는 에러갯수가 에러정정능력을 초과하지 않는 경우에만 상기 디지탈데이타에 대해 에러정정을 행하는 것을 특징으로 하는 에러정정 디코딩장치.2. The error correction decoding apparatus according to claim 1, wherein the error correction capability performs error correction on the digital data only when the number of errors supplied from the error detection means does not exceed the error correction capability. 에러정정 엔코딩되어 송신 또는 기록된 디지탈데이타를 수신 또는 재생하여 에러정정 디코딩하기 위한 장치에 있어서, 상기 수신 또는 재생된 디지탈데이타를 공급받아, 입력데이타에 대한 신드롬데이타를 산출하는 수단; 상기 신드룸 산출수단에서 출력되는 신드롬데이타를 공급받아 에러의 갯수를 판별하기 위한 에러갯수계수를 산출하는 수단; 상기 신드롬산출수단에 출력되는 신드롬데이타를 공급받아 에러의 위치를 구하기 위한 에러위치계수를 산출하는 수단; 상기 에러갯수계수 산출수단 및 에러위치계수 산출수단에서 각각 공급되는 에러갯수계수 및 에러위치계수를 비교하여 에러갯수를 산출하고, 이 에러갯수에 따른 소정의 제어신호를 출력하는 계수비교수단; 상기 에러위치계수 산출수단에서 공급되는 에러위치정보에 따라 상기 디지탈데이타에 대한 에러정정을 행하는 에러정정수단; 상기 신드롬산출부로 입력되는 디지탈데이타를 공급받아 소정시간 지연하는 지연수단; 및 제1입력단자로 상기 에러정정수단의 출력신호가 인가되고, 제2입력단자로 상기 지연수단의 출력신호가 인가되며, 출력단자는 상기 계수비교수단에서 공급되는 제어신호에 따라 제1입력단자 또는 제2입력단자와 접속되는 스위치를 포함하는 것을 특징으로 하는 에러정정 디코딩장치.1. An apparatus for error correction decoding by receiving or reproducing an error correction encoded transmitted or recorded digital data, comprising: means for receiving the received or reproduced digital data and calculating syndrome data for input data; Means for calculating an error number coefficient for determining the number of errors by receiving syndrome data output from the syndrome calculation means; Means for calculating an error position coefficient for obtaining a position of an error by receiving syndrome data outputted to the syndrome calculating means; Coefficient comparison means for calculating an error number by comparing the error number coefficient and the error position coefficient supplied from the error number coefficient calculating means and the error position coefficient calculating means, respectively, and outputting a predetermined control signal according to the error number; Error correction means for performing error correction on the digital data according to the error position information supplied from the error position coefficient calculating means; Delay means for delaying a predetermined time by receiving digital data input to the syndrome calculation unit; And an output signal of the error correction means is applied to the first input terminal, an output signal of the delay means is applied to the second input terminal, and the output terminal is connected to the first input terminal or the control signal supplied from the coefficient comparing means. And a switch connected to the second input terminal. 제5항에 있어서, 상기 계수비교수단은 상기 에러갯수 계수와 에러위치계수가 일치할 때 상기 에러갯수계수의 값을 에러갯수로 출력하는 것을 특징으로 하는 에러정정 디코딩장치.6. The error correction decoding apparatus according to claim 5, wherein the coefficient comparing means outputs the value of the error number coefficient as an error number when the error number coefficient and the error position coefficient coincide. 제5항에 있어서, 상기 에러정정수단은 상기 계수비교 수단에서 공급되는 에러갯수가 에러정정능력을 초과하지 않는 경우에만 상기 디지탈데이타에 대해 에러정정을 행하는 것을 특징으로 하는 에러정정 디코딩장치.6. The error correction decoding apparatus according to claim 5, wherein the error correction means performs error correction on the digital data only when the number of errors supplied from the coefficient comparison means does not exceed the error correction capability. 제5항에 있어서, 상기 계수비교수단에서 출력되어 상기 스위치를 제어하는 제어신호는 상기 에러갯수가 에러정정능력을 초과하지 않는 경우 상기 스위치의 출력단자가 제1입력단자와 접속되도록 하고, 상기 에러갯수가 에러정정능력을 초과하는 경우 상기 스위치의 출력단자가 제2입력단자와 접속되도록 하는 것을 특징으로 하는 에러정정 디코딩장치.6. The control signal output from the coefficient comparing means to control the switch causes the output terminal of the switch to be connected to the first input terminal when the number of errors does not exceed the error correction capability. If the error correction capability exceeds the error correction decoding apparatus characterized in that the output terminal of the switch is connected to the second input terminal. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR92020272A 1992-10-30 1992-10-30 Error correction decoding apparatus KR0134351B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92020272A KR0134351B1 (en) 1992-10-30 1992-10-30 Error correction decoding apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92020272A KR0134351B1 (en) 1992-10-30 1992-10-30 Error correction decoding apparatus

Publications (2)

Publication Number Publication Date
KR940010546A true KR940010546A (en) 1994-05-26
KR0134351B1 KR0134351B1 (en) 1998-04-29

Family

ID=19342201

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92020272A KR0134351B1 (en) 1992-10-30 1992-10-30 Error correction decoding apparatus

Country Status (1)

Country Link
KR (1) KR0134351B1 (en)

Also Published As

Publication number Publication date
KR0134351B1 (en) 1998-04-29

Similar Documents

Publication Publication Date Title
KR900018989A (en) Error correction and detection device
KR900019352A (en) Digital Volume Deterioration Prevention Circuit
CA2037527A1 (en) Error correction system capable of correcting an error in a packet header by the use of a reed-solomon code
KR940010546A (en) Error correction decoding device
KR860002912A (en) Error correction control method of text broadcasting receiver and its device
KR930003084A (en) Information recording device
JPH0347613B2 (en)
US6201487B1 (en) Error detecting circuit in a line length decoding system
KR910017384A (en) Compact disc player
KR940024668A (en) Recorder
KR930015380A (en) Compression Data Transmission Error Correction Method
KR920013377A (en) Error correction decoding method and device
KR940008244Y1 (en) B6zs coding error detecting circuit
KR930007781Y1 (en) Overflow signal recording preventing circuit
JPS62192982A (en) Burst error detection circuit for compact disk
KR930018549A (en) Error Correction Device of Digital Playback Device
KR900005475A (en) Fault suppression circuit
JP2003202899A (en) Signal processing circuit
JPS63203078A (en) Inter-frame predictive decoder
KR0170249B1 (en) Error correction circuit for digital signal reproduction apparatus
JPH0470700A (en) Sound reproducing device
KR980004785A (en) System decoder of digital video disc player
JPS58220216A (en) Error correcting device
KR970063035A (en) ID signal protection method and apparatus
KR970060182A (en) Apparatus and method for correcting an audio signal error

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041129

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee