Claims (11)
내부디코더 수단과 외부디코더 수단과 블럭메모리와 지연수단을 갖는 디지탈 기록재생장치의 에러정정장치에 있어서, 내부디코더 수단과 외부디코더 수단과 블럭메모리와 지연수단 사이의 경로를 절환하는 수단과, 발생하는 에러의 형태를 판단하고 이에 따라 상기의 절환수단을 제어하는 수단을 구비하는 것을 특징으로 하는 에러정정장치.An error correcting apparatus of a digital recording / reproducing apparatus having an internal decoder means, an external decoder means, a block memory, and a delay means, comprising: means for switching a path between the internal decoder means, the external decoder means, the block memory, and the delay means; Means for determining the type of error and controlling the switching means accordingly.
제1항에 있어서, 상기 내부디스코더는 내부코드워드에 의해 판별되는 에러의 갯수를 계수하고 외부에 공급하는 기능을 갖으며 상기 외부디코더는 외부코드워드에 의해 판별되는 에러의 갯수를 계수하고 이를 외부에 공급하는 기능을 갖는 것을 특징으로 하는 에러정정장치.The method of claim 1, wherein the internal decoder has a function of counting and supplying the number of errors determined by an internal codeword, and the external decoder counts the number of errors determined by an external codeword and Error correction device, characterized in that it has a function to supply to the outside.
제2항에 있어서, 상기 절환수단은 내부디코더 수단은 선택하기 위한 제1절환스위치와, 내부디코더 수단에 의해 에러정정된 신호 혹은 외부디코더 수단에 의해 에러정정된 신호를 선택하여 블럭메모리에 기억시키기 위한 제2절환스위치와, 내부디코더 수단에 의해 에러정정된 신호, 최부디코더 수단에 의해 에러정정된 신호 혹은 블럭 지연기에 의해 지연된 블럭의 신호를 선택하기 위한 제3절환스위치를 구비하는 것을 특징으로 하는 에러정정장치.3. The switching means according to claim 2, wherein said switching means selects a first switching switch for selecting an internal decoder means, and selects an error corrected signal by an internal decoder means or an error corrected signal by an external decoder means and stores the result in a block memory. And a third switching switch for selecting an error corrected signal by the internal decoder means, an error corrected signal by the minimum decoder means, or a signal of a block delayed by the block delay unit. Error Correction Device.
제3항에 있어서, 상기 절환제어수단은, 블럭에러를 검출하는 수단과, 드롭아웃 위치 및 범위를 검출하는 수단과, 상기 블럭에러검출수단과 상기 드롭아웃 위치 및 범위 검출수단과 상기 내부디코더 수단에서 검출되는 에러수와 상기 외부디코더 수단에서 검출되는 에러수에 의해 에러의 형태를 판별하고 상기 절환수단을 제어하는 신호를 발생하는 수단을 포함하는 것을 특징으로 하는 에러정정장치.4. The switching control means according to claim 3, wherein the switching control means comprises: means for detecting a block error, means for detecting a dropout position and range, means for detecting the block error, means for detecting the dropout position and range, and means for detecting the internal decoder; And means for discriminating the form of the error by the number of errors detected by the error and the number of errors detected by the external decoder means and generating a signal for controlling the switching means.
제4항에 있어서, 상기 드롭아웃 위치 및 범위검출수단은 픽업신호에 포함된 동기신호를 검출하는 수단과, 상기 동기검출수단의 출력을 감시하여 드롭아웃을 검출하는 수단과, 상기 드롭아웃 검출수단에서 드롭아웃이 검출되면 일정간격으로 계수하는 수단과, 상기 동기검출수단에서의 동기신호를 계수하는 수단과, 상기 두 계수수단에 의해 드롭아웃의 발생위치 및 범위를 산출하여 외부에 출력하는 수단을 포함하는 것을 특징으로 하는 에러정정장치.5. The apparatus according to claim 4, wherein the dropout position and range detecting means comprises: means for detecting a synchronization signal included in a pickup signal, means for monitoring the output of the synchronization detection means to detect a dropout, and the dropout detection means; Means for counting at a predetermined interval when the dropout is detected in the signal, means for counting the synchronization signal in the synchronization detecting means, and means for calculating and outputting the occurrence position and range of the dropout by the two counting means. Error correction device comprising a.
제5항에 있어서, 상기 제어신호발생 수단은 1)상기 블럭에러 검출수단에서의 유효한 신호가 없고 상기 드롭아웃 위치 및 범위 검출수단에서의 유효한 신호도 없을 경우는 복조된 신호가 내부디코더 수단을 통하지 않고 블럭메모리에 입력되도록 제1절환스위치를 제어하고, 블럭메모리에 기억된 신호가 지연수단에 입력되도록 제2절환스위치를 제어하고, 블럭메모리에 기억된 신호가 출력되도록 제3절환스위치를 제어하며, 2)블럭에러 검출수단에서의 유효한 신호가 존재하고 드롭아웃 위치 및 범위 검출수단에서의 유효한 신호가 존재하지 않을 경우에는 가. 먼저 복조된 신호가 내부디코더 수단을 통해 블럭메모리에 입력되도록 제1절환스위치를 제어하고, 나. 배부디코더 수단에서의 에러수가 유효한 값이내이면 블럭메모리가 완전히 채워진 후 블럭메모리에 기억된 신호가 지연수단에 입력되도록 제2절환스위치를 제어하고 블럭메모리에 기억된 신호가 출력되도록 제3절환스위치를 제어하며, 다. 내부디코더 수단에서의 에러수가 유효한 값을 초과하면 블럭메모리에 기억된 신호가 외부디코더 수단을 통해 지연수단에 입력되도록 제2절환스위치를 제어하고 블럭메모리에 기억된 신호가 외부디코더 수단을 통하여 출력되도록 제3절환스위치를 제어하며, 3)블럭에러 검출수단에서의 유효한 신호가 존재하지 않고 드롭아웃 위치 및 범위 검출수단에서의 유효한 신호가 존재할 경우에는 가. 먼저 복조된 신호가 내부디코더를 통해 블럭메모리에 입력되도록 제1절환스위치를 제어하고, 나. 외부디코더 수단에서의 에러수가 유효한 값 이내이면 블럭메모리가 완전히 채워진 후 블럭메모리에 기억된 신호가 지연수단에 입력되도록 제2절환스위치를 제어하고 블럭메모리에 기억된 신호가 출력되도록 제3절환스위치를 제어하며, 다. 외부디코더 수단에서의 에러수가 유효한 값을 초과하면 블럭메모리에 기억된 신호가 외부디코더 수단을 통해 지연수단에 입력되도록 제2절환스위치를 제어하고 블럭메모리에 기억된 신호가 외부디코더 수단을 통하여 출력되도록 제3절환스위치를 제어하며, 4)블럭에러 검출 수단에서의 유효한 신호가 존재하고 드롭아웃 위치 및 범위 검출수단에서의 유효한 신호가 존재할 경우에는 가. 내부코드워드 디코더의 정정능력 이하의 경우에는 상기 2) 또는 3)과 동일하게 상기 절환스위치를 제어하고, 나. 내부디코더 수단에서의 유효한 에러수를 초과할 경우에는 복조된 신호가 내부디코드 수단을 통하지 않고 블럭메모리에 입력되도록 제1절환스위치를 제어하고, 블럭메모리에 기억된 신호가 외부디코더 수단을 통해 지연수단에 입력되도록 제2절환스위치를 제어하고 블럭메모리에 기억된 신호가 외부디코더 수단을 통하여 출력되도록 제3절환스위치를 제어하며, 다. 내부디코더 수단에서의 유효한 에러수를 초과하고 외부디코더 수단에서의 유효한 에러수를 초과할 경우에는 복조된 신호가 내부디코드 수단을 통하지 않고 블럭메모리에 입력되도록 제1절환스위치를 제어하고, 블럭메모리에는 신호가 입력되지 않도록 제2절환스위치를 제어하고, 블럭메모리에 기억된 신호가 외부디코더 수단을 통하여 출력되도록 제3절환스위치를 제어하도록 하는 것을 특징으로 하는 에러정정장치.6. The control signal generating means according to claim 5, wherein the control signal generating means does not pass through the internal decoder means when there is no valid signal at the block error detecting means and no valid signal at the dropout position and range detecting means. Controlling the first switching switch to be input to the block memory without control, controlling the second switching switch to input the signal stored in the block memory to the delay means, and controlling the third switching switch to output the signal stored in the block memory; 2) If a valid signal exists in the block error detecting means and no valid signal exists in the dropout position and range detecting means. First, the first switching switch is controlled so that the demodulated signal is input to the block memory through the internal decoder means. If the number of errors in the allocation decoder means is within a valid value, after the block memory is completely filled, the second switching switch is controlled so that the signal stored in the block memory is input to the delay means, and the third switching switch is set so that the signal stored in the block memory is output. To control; If the number of errors in the internal decoder means exceeds a valid value, the second switching switch is controlled so that the signal stored in the block memory is input to the delay means through the external decoder means, and the signal stored in the block memory is output through the external decoder means. 3) When the third switching switch is controlled, and 3) there is no valid signal at the block error detecting means and there is a valid signal at the dropout position and range detecting means. First, the first switch is controlled so that the demodulated signal is input to the block memory through the internal decoder. If the number of errors in the external decoder means is within a valid value, after the block memory is completely filled, the second switch is controlled so that the signal stored in the block memory is input to the delay means, and the third switch is switched so that the signal stored in the block memory is output. To control; If the number of errors in the external decoder means exceeds a valid value, the second switching switch is controlled so that the signal stored in the block memory is input to the delay means through the external decoder means, and the signal stored in the block memory is output through the external decoder means. 3) When the third switching switch is controlled, and 4) there is a valid signal at the block error detecting means and a valid signal at the dropout position and range detecting means is present. In the case of the following correction capability of the internal codeword decoder, the switching switch is controlled in the same manner as in 2) or 3) above; When the number of valid errors in the internal decoder means is exceeded, the first switching switch is controlled so that the demodulated signal is input to the block memory without passing through the internal decoder means, and the signal stored in the block memory is delayed by the external decoder means. And controlling the second switching switch to be inputted to the third switching switch so that the signal stored in the block memory is outputted through the external decoder means. When the number of valid errors in the internal decoder means is exceeded and the number of valid errors in the external decoder means is exceeded, the first switching switch is controlled so that the demodulated signal is input to the block memory without passing through the internal decoder means. And a second switching switch so as to prevent a signal from being input, and controlling the third switching switch to output a signal stored in the block memory through an external decoder means.
제6항에 있어서, 상기 지연수단은 블럭시간 간격만큼 지연시키는 것을 특징으로 하는 에러정정장치.7. The error correcting apparatus according to claim 6, wherein said delay means delays by a block time interval.
제6항에 있어서, 상기 지연수단은 피일드/프레임 시간간격만큼 지연시키는 것을 특징으로 하는 에러정정장치.7. The error correcting apparatus according to claim 6, wherein said delay means delays by a period of frame / frame.
제7항에 있어서, 상기 절환제어수단은 블럭간 및 피일드/프레임간의 상관관계를 검출하는 장치를 더 구비하는 것을 특징으로 하는 에러정정장치.8. The error correcting apparatus according to claim 7, wherein said switching control means further comprises an apparatus for detecting a correlation between blocks and between feeds / frames.
제9항에 있어서, 상기 지연수단은 피일드/프레임 시간간격만큼 지연시키는 수단을 더 구비하는 것을 특징으로 하는 에러정정장치.10. The error correcting apparatus according to claim 9, wherein said delay means further comprises means for delaying by a feed / frame time interval.
제10항에 있어서, 상기 제어신호 발생수단은 상관검출수단에서의 값에 의해 블럭지연수단 또는 피일드/프레임 지연수단을 선택하도록 제3절환수단을 제어하는 것을 특징으로 하는 에러정정장치.11. The error correcting apparatus according to claim 10, wherein the control signal generating means controls the third switching means to select the block delay means or the feed / frame delay means by the value in the correlation detecting means.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.