KR940004736B1 - 평판형 표시장치의 구동장치 및 방법 - Google Patents

평판형 표시장치의 구동장치 및 방법 Download PDF

Info

Publication number
KR940004736B1
KR940004736B1 KR1019910020697A KR910020697A KR940004736B1 KR 940004736 B1 KR940004736 B1 KR 940004736B1 KR 1019910020697 A KR1019910020697 A KR 1019910020697A KR 910020697 A KR910020697 A KR 910020697A KR 940004736 B1 KR940004736 B1 KR 940004736B1
Authority
KR
South Korea
Prior art keywords
amplitude
driving
signal
panel display
flat panel
Prior art date
Application number
KR1019910020697A
Other languages
English (en)
Other versions
KR930010705A (ko
Inventor
김명규
Original Assignee
삼성전관 주식회사
김정배
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전관 주식회사, 김정배 filed Critical 삼성전관 주식회사
Priority to KR1019910020697A priority Critical patent/KR940004736B1/ko
Publication of KR930010705A publication Critical patent/KR930010705A/ko
Application granted granted Critical
Publication of KR940004736B1 publication Critical patent/KR940004736B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

내용 없음.

Description

평판형 표시장치의 구동장치 및 방법
제1도는 종래의 퍼스널 컴퓨터와 플라즈마 디스플레이 장치와의 인터페이스를 설명하기 위한 블럭도이다.
제2a도는 종래의 플라즈마 표시장치의 구동방법을 설명하기 위한 블럭도이다.
제2b도는 제2a도에 나타낸 블럭도의 동작을 설명하기 위한 타이밍도이다.
제2c도는 제2a도에 나타낸 블럭도의 휘도제어신호와 그에 따른 출력신호를 나타낸 타이밍도이다.
제3a도는 본 발명에 따른 플라즈마 표시장치의 구동방법을 설명하기 위한 블럭도이다.
제3b도는 제3a도에 나타낸 블럭도의 동작을 설명하기 위한 일 실시예의 타이밍도이다.
제3c도는 제3a도에 나타낸 블럭도의 휘도제어신호와 그에 따른 출력신호를 나타낸 타이밍도이다.
제3d도는 제3a도에 나타낸 블럭도의 동작을 설명하기 위한 다른 실시예의 타이밍도이다.
본 발명은 평판형 디스플레이 장치에 관한 것으로, 특히 평판형 디스플레이 장치의 구동방법에 관한 것이다.
일반적으로 평판형 디스플레이 장치의 휘도를 제어하는데 있어서 펄스폭 변조방식(Pulse Width Modulation : PWM)을 채용하고 있다. 그리고 퍼스널 컴퓨터(Personal Computer : PC)와 인터페이스(interface)를 실현하기 위하여 16그레이레벨용 애노우드 드라이브 IC를 사용하고자 할때 PC의 데이타 출력의 상위비트(D7~D4)는 사용하지 않고 하위비트(D3~D0)를 사용한다. 제1도는 비데오 그래픽 어댑터카드(Video Graphic Adapter CARD : VGA CARD)로부터의 8비트의 출력(P0~P7)중 8대 4비트 변환기(8bit to 4bits converter)를 거친 4비트의 데이타(D0~D3)가 플라즈마 디스플레이 판넬(Plasma Display Panel : PDP)의 데이타 입력으로 사용되는 것을 나타내고 있다. 따라서, 종래에는 펄스폭 변조방식을 사용하여 하위비트 4비트에 해당하는 16그레이레벨까지의 그레이만 표시가 가능하였다.
제2a도는 종래의 평판형 디스플레이 장치의 구동방법을 설명하기 위한 블럭도이다. K개의 애노우드전극(A1, A2, …, AK)(1)과 M개의 캐소오드전극(K1, K2, …,KM)(2)로 이루어진 K×M개의 화소를 디스플레이 할 수 있는 평판형 디스플레이 판넬(3)과 평판형 디스플레이 판넬(3)의 홀수번째 캐소오드 전극(K1, K3, …, KM-1)을 구동하기 위한 홀수번째 캐소오드 구동회로(4)와 평판형 디스플레이 판넬(3)의 짝수번째 캐소오드전극(K2, K4, …, KM)을 구동하기 위한 짝수번째 캐소오드 구동회로(5)과 평판형 디스플레이 판넬(3)의 홀수번째 애노우드전극(A1, A3, …AK-1)을 구동하기 위한 홀수번째 애노우드 구동회로(6)과 평판형 디스플레이 판넬(3)의 짝수번째 애노우드전극(A2, A4, …, AK)을 구동하기 위한 짝수번째 애노우드 구동회로(7)로 구성되어 있다.
제2b도는 제2a도에 나타낸 블럭도의 동작을 설명하기 위한 타이밍도이다.
홀수번째 캐소오드 구동회로(4)와 짝수번째 캐소오드 구동회로(5)는 첫번째 캐소오드전극(K1)로부터 M번째 캐소오드전극(KM)의 캐소오드를 하나의 수직동기신호 기간동안 순차적으로 구동하기 위한 펄스를 발생시킨다. 그리고 홀수번째 애노우드 구동회로(6)와 짝수번째 애노우드 구동회로(7) 및 각 캐소오드전극(K1~KM)에 대응되는 데이타를 입력하여 각 데이타에 대응되는 애노우드 온타임을 각 애노우드전극에 출력한다. 그리고 인가되는 애노우드 온타임에 따라서 휘도가 결정된다.
제2b도는 제2a도에 나타낸 블럭도의 동작을 설명하기 위한 타이밍도이다.
홀수번째 캐소오드 드라이버(4)와 짝수번째 캐소오드 드라이버(5)로부터 출력되는 펄스를 나타내는 것으로서, 캐소오드전극(K1, K2, …, KM)에 순차적으로 인가되는 홀수번째 애노우드 드라이버(6)와 짝수번째 애노우드 드라이버(7)는 입력되는 데이타(D3~D0)에 대응되는 그레이레벨의 신호를 애노우드전극(A1, A2, …, AK)에 전달한다. 애노우드 드라이버(6, 7)은 애노우드전극(A1, A2, …, AK)에 16그레이레벨까지의 애노우드 온타임신호를 가지는 펄스를 인가한다.
제2c도는 종래의 휘도제어신호와 출력신호의 타이밍을 나타낸 것이다.
수평동기신호(Hsync)가 하나의 캐소오드 라인에 인가되면 홀수번째 애노우드 드라이버(6)와 짝수번째 애노우드 드라이버(7)로부터 각 데이타에 대응되는 16그레이레벨까지의 휘도신호가 애노우드전극(1)에 인가된다. 따라서, 평판형 디스플레이 장치와 PC와의 인터페이스를 할때 하위 4비트만 사용이 가능하고, 상기 4비트는 사용할 수 없음에 따라 16그레이레벨까지만 표현이 가능하였다.
본 발명의 목적은 평판형 디스플레이 장치와 PC의 인터페이스를 실현할때 하위 K비트 뿐만 아니라 상위 K비트까지 이용가능하고 (2K)2그레이레벨까지의 그레이표시가 가능한 평판형 디스플레이 장치의 구동장치 및 방법을 제공하는데 있다.
본 발명의 다른 목적은 휘도를 제어하는데 있어서, 펄스폭변조(PWM)방법 뿐만 아니라 진폭변조(PAM) 방법을 이용하는 평판형 디스플레이 장치의 구동장치 및 방법을 제공하는데 있다.
이와 같은 목적을 달성하기 위하여 본 발명의 평판형 디스플레이 장치의 구동장치는 제1전극을 구동하기 위한 제1구동수단과, 상기 제2전극을 구동하기 위한 제2구동수단과, 상기 제1구동수단과 상기 제2구동수단에 연결된 디스플레이 판넬을 구비한 평판형 디스플레이 장치에 있어서, 상기 제2구동수단이 제1진폭과 K개의 제1그레이레벨를 발생하는 제1수단과, 제2진폭과 K개의 제2그레이레벨을 발생하는 제2수단과, 상기 제1수단과 상기 제2수단의 진폭을 비교하여 합성하는 제3수단으로 구성된 것을 특징으로 한다.
첨부된 도면을 참고로 하여 본 발명에 따른 평판형 디스플레이 장치의 구동방법을 설명하면 다음과 같다.
제3a도는 본 발명에 따른 평판형 디스플레이 장치의 구동방법을 설명하기 위한 블럭도이다.
제3a도는 홀수번째 애노우드전극(A1, A3, …, AK-1)에 연결된 전압비교기(8)와 전압비교기(8)의 입력측에 연결되고 진폭(VA)을 가지고 하위비트 데이타(D3∼D0)를 입력하여 휘도제어신호(A)에 의해서 진폭(VA)를 가지는 K그레이레벨의 신호를 인가하는 하위비트홀수 애노우드 드라이버(9)와 전압비교기(8)의 입력측에 연결되고 진폭(VB)를 가지고 상위비트 데이타(D4∼D7)를 입력하여 휘도제어신호(B)에 의해서 진폭(VB)를 가지는 K그레이레벨의 신호를 인가하는 상위비트홀수 애노우드 드라이버(10)와 짝수번째 애노우드전극(A2, A4, …, AK)에 연결된 전압비교기(11)와 전압비교기(11)의 입력측에 연결되고 진폭(VA)을 가지고 하위비트데이타(D3~D0)를 입력하여 휘도제어신호(A)에 의해서 진폭(VA)을 가지는 K그레이레벨의 신호를 인가하는 하위비트짝수 애노우드 드라이버(12)와 전압비교기(11)의 입력측에 연결되고 진폭(VB)를 가지고 상위비트 데이타(D4~D7)를 입력하여 휘도제어신호(B)에 의해서 진폭(VB)를 가지는 K그레이레벨의 신호를 인가하는 상위비트짝수 애노우드 드라이버(13)가 제2도의 애노우드 디스플레이(6,7)를 대신해서 구성되어 있다.
제3b도는 제3a도의 블럭도의 동작을 설명하기 위한 타이밍도이다. 각 캐소오드전극에 인가되는 펄스(Cm)을 나타내었다. 만일 홀수번째 애노우드 드라이버(9)로부터 진폭(VA)이고, 애노 온타입(t1)을 가진 펄스(VA)가 발생되고, 홀수번째 애노우드 드라이버(10)으로부터 진폭(VB)이고 애노우드 온타임(t2)을 가진 펄스(VB)가 발생되어 전압비교기(8)에 입력되면, 전압비교기(6)은 전압(VA,VB)을 비교하여 기간(t1)에는 진폭(VA)의 펄스를 인가하고 기간(t3)에는 진폭(VB)의 펄스를 출력한다. 이와 같이 하여 하나의 캐소오드 전극과 하나의 애노우드전극에 입력되는 비트수가 8비트일 경우 28까지의 그레이레벨로 표현이 가능하다.
제3c도는 본 발명에 다른 휘도제어신호와 출력신호의 타이밍을 나타낸 것이다.
수평동기신호(Hsync)가 있으면, 0~K그레이레벨까지의 휘도제어신호(A)가 휘도동기신호(Hsync)의 반주기 동안 발생하고, 그리고 0-k그레이레벨까지의 휘도제어신호(B)가 수평동기신호(Hsync)의 반주기동안 발생한다. 진폭(VA)을 가지고 휘도제어신호(A)에 의한 K번째 그레이레벨을 가지는 최대 출력(A)이 발생하고, 진폭(VB)을 가지고 휘도제어신호(B)에 의한 K번째 그레이레벨을 가지는 최대출력(B)가 발생한다.
제3d도는 제3a도에 나타낸 블럭도의 동작을 설명하기 위한 다른 실시예의 타이밍도이다.
제3d도에 있어서, 각 캐소오드전극에 인가되는 펄스(Cm)을 나타내고, 전압(VA)이 인가되는 애노우드 드라이버(9,12)로부터 전압(VA)이고 기간(t2)를 가지는 펄스(VA)를 출력하고 전압(VB)이 인가되는 애노우드 드라이버(10,13)으로부터 진폭(VB)이고 기간(t1)을 가지는 펄스(AB)를 발생한다. 전압비교기(8)는 전압(VA,VB)를 비교하여 기간(t1)에는 진폭(VB)의 펄스를 발생하고 가간(t3)에는 진폭(VA)를 가지는 펄스(AQ)를 발생한다.
따라서, 본 발명에 의한 평판형 디스플레이 장치의 구동방법은 PC와의 인터페이스시에 하위 4비트 뿐만 아니라 상위 4비트까지 이용하고 진폭변조와 펄스폭변조의 방법을 사용함으로써 28그레이레벨까지의 고계조로 표시가 가능하다.

Claims (10)

  1. 제1전극을 구동하기 위한 제1구동수단과, 상기 제2전극을 구동하기 위한 제2구동수단과, 상기 제1구동수단과 상기 제2구동수단에 연결된 디스플레이 판넬을 구비한 평판형 디스플레이 장치에 있어서, 상기 제2구동수단이 제1진폭과 K개의 제1그레이레벨을 발생하는 제1수단과, 제2진폭과 K개의 제2그레이레벨을 발생하는 제2수단과, 상기 제1수단과 상기 제2수단의 진폭을 비교하여 합성하는 제3수단으로 구성된 것을 특징으로 하는 평판형 디스플레이 장치의 구동방법.
  2. 제1항에 있어서, 상기 제1진폭이 상기 제2진폭보다 큰 것을 특징으로 하는 평판형 디스플레이 장치의 구동방법.
  3. 제2항에 있어서, 상기 제1그레이레벨이 상기 제2그레이레벨보다 작은 것을 특징으로 하는 평판형 디스플레이방법.
  4. 제1항에 있어서, 상기 제2진폭이 상기 제1진폭보다 큰 것을 특징으로 하는 평판형 디스플레이 방법.
  5. 제4항에 있어서, 상기 제2그레이레벨이 상기 제1그레이레벨보다 작은 것을 특징으로 하는 평판형 디스플레이 방법.
  6. 짝수번째 제1전극을 구동하기 위한 제1구동수단과 홀수번째 제1전극을 구동하기 위한 제2구동수단과 제2전극을 구동하기 위한 제3구동수단과 상기 제1,2 및 제3구동수단에 연결된 디스플레이 판넬을 구비한 평판형 디스플레이 장치에 있어서, 상기 제3구동수단이 짝수번째 데이타의 제1값을 입력하여 제1값에 해당하는 펄스폭을 가진 제1진폭의 제1신호를 발생하는 제1수단과, 짝수번째 데이타의 제2값을 입력하여 제2값에 해당하는 펄스폭을 가진 제2진폭의 제2신호를 발생하는 제2수단, 상기 제1신호와 상기 제2신호를 비교하여 합성하는 제3수단, 홀수번째 데이타의 제1값을 입력하여 제1값에 해당하는 펄스폭을 가진 제1진폭의 제3신호를 발생하는 제4수단, 홀수번째 데이타의 제2값을 입력하여 제2값에 해당하는 펄스폭을 가진 제2진폭의 제4신호를 발생하는 제5수단, 상기 제3신호와 상기 제4신호를 비교하여 합성하는 제6수단으로 구성된 것을 특징으로 하는 평판형 디스플레이 장치의 구동장치.
  7. 제6항에 있어서, 상기 제1진폭이 상기 제2진폭보다 큰 것을 특징으로 하는 평판형 디스플레이 장치의 구동장치.
  8. 제7항에 있어서, 상기 제1, 제2신호의 펄스폭이 상기 제3, 제4신호의 펄스폭보다 작은 것을 특징으로 하는 평판형 디스플레이 장치의 구동장치.
  9. 제6항에 있어서, 상기 제2진폭이 상기 제1진폭보다 큰 것을 특징으로 하는 평판형 디스플레이 장치의 구동장치.
  10. 제9항에 있어서, 상기 제3, 제4신호의 펄스폭이 상기 제1, 2신호의 펄스폭보다 작은 것을 특징으로 하는 평판형 디스플레이 장치의 구동장치.
KR1019910020697A 1991-11-20 1991-11-20 평판형 표시장치의 구동장치 및 방법 KR940004736B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910020697A KR940004736B1 (ko) 1991-11-20 1991-11-20 평판형 표시장치의 구동장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910020697A KR940004736B1 (ko) 1991-11-20 1991-11-20 평판형 표시장치의 구동장치 및 방법

Publications (2)

Publication Number Publication Date
KR930010705A KR930010705A (ko) 1993-06-23
KR940004736B1 true KR940004736B1 (ko) 1994-05-28

Family

ID=19323133

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910020697A KR940004736B1 (ko) 1991-11-20 1991-11-20 평판형 표시장치의 구동장치 및 방법

Country Status (1)

Country Link
KR (1) KR940004736B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020059490A (ko) * 2001-01-06 2002-07-13 엘지전자 주식회사 평판표시장치 및 그 구동방법

Also Published As

Publication number Publication date
KR930010705A (ko) 1993-06-23

Similar Documents

Publication Publication Date Title
CA2048702C (en) Color display control apparatus for controlling display gray scale of each scanning frame or each plurality of dots
KR101287477B1 (ko) 액정표시장치
JP5373372B2 (ja) 液晶表示装置の駆動装置及びその駆動方法
JP2994169B2 (ja) アクティブマトリックス型液晶表示装置
TW503386B (en) Apparatus having a DAC-controlled ramp generator for applying voltages to individual pixels in a color electro-optic display device
US7277103B2 (en) Image display device, image display method, and image display program
JPH11175028A (ja) 液晶表示装置、液晶表示装置の駆動回路、および液晶表示装置の駆動方法
KR20150059991A (ko) 표시장치 및 그의 구동회로
US8077166B2 (en) Driving apparatus and driving method for display device
KR100864497B1 (ko) 액정 표시 장치
KR20220096871A (ko) 표시 장치 및 이의 구동 방법
KR100220704B1 (ko) 피디피의 입/출력 데이터 인터페이스 장치 및 방법
KR20020082803A (ko) 플라즈마 디스플레이패널의 구동방법 및 플라즈마디스플레이 장치
KR940004736B1 (ko) 평판형 표시장치의 구동장치 및 방법
KR102503786B1 (ko) 서브프레임에 기반한 디지털 구동 장치 및 이를 포함하는 표시장치
KR101443390B1 (ko) 데이터 변조 방법, 이를 구비한 액정표시장치 및 그 구동방법
KR102536726B1 (ko) 평판 표시 장치 및 그의 구동 방법
KR100672963B1 (ko) Pm -oled 디스플레이 장치용 하이브리드 구동장치
KR100318384B1 (ko) 액정표시장치 및 그 구동 방법
KR100740933B1 (ko) 액정 표시 장치
KR20070042690A (ko) 액정표시장치용 구동회로 및 그 구동방법
KR100864975B1 (ko) 액정표시장치의 구동장치 및 구동방법
JP2002366079A (ja) 画像表示システム
KR20170124809A (ko) 시간분할 구동 방법 및 이를 구현하는 장치
KR940007499B1 (ko) 평판형 표시판넬의 데이타 처리방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970421

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee