KR20170124809A - 시간분할 구동 방법 및 이를 구현하는 장치 - Google Patents

시간분할 구동 방법 및 이를 구현하는 장치 Download PDF

Info

Publication number
KR20170124809A
KR20170124809A KR1020160054681A KR20160054681A KR20170124809A KR 20170124809 A KR20170124809 A KR 20170124809A KR 1020160054681 A KR1020160054681 A KR 1020160054681A KR 20160054681 A KR20160054681 A KR 20160054681A KR 20170124809 A KR20170124809 A KR 20170124809A
Authority
KR
South Korea
Prior art keywords
sub
group
gate lines
data
frame
Prior art date
Application number
KR1020160054681A
Other languages
English (en)
Other versions
KR102509878B1 (ko
Inventor
이준희
박동원
박종민
권용철
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020160054681A priority Critical patent/KR102509878B1/ko
Publication of KR20170124809A publication Critical patent/KR20170124809A/ko
Application granted granted Critical
Publication of KR102509878B1 publication Critical patent/KR102509878B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

본 발명은 시간분할 구동 방법 및 이를 구현하는 장치에 관한 것으로, 본 발명의 일 실시예에 의하면, 프레임 구간 동안 제1그룹의 게이트라인들의 서브화소들은 해당 계조에 대응하여 발광하며, 제2그룹의 게이트라인들의 서브화소들은 해당 계조의 대표값에 대응하여 발광하도록 하는 시간분할 구동 방법 및 이를 구현하는 장치를 포함한다.

Description

시간분할 구동 방법 및 이를 구현하는 장치{METHOD FOR TIME DIVISION DRIVING AND DEVICE IMPLEMENTING THEREOF}
본 발명은 시간분할 구동 방법 및 이를 구현하는 장치에 관한 기술이다.
표시장치(또는 디스플레이 장치)는 데이터를 시각적으로 표시하는 장치로, 액정표시장치(Liquid Crystal Display), 전기영동 표시 장치(Electrophoretic Display), 유기발광표시장치(Organic Light Emitting Display), 무기 EL 표시 장치, (Electro Luminescent Display), 전계 방출 표시 장치(Field Emission Display), 표면 전도 전자 방출 표시 장치(Surface-conduction Electron-emitter Display), 플라즈마 표시 장치(Plasma Display), 및 음극선관 표시 장치(Cathode Ray, Display) 등이 있다.
액정표시장치(Liquid Crystal Display Device; LCD)는 인가 전압에 따른 액정 투과도의 변화를 이용하여 각종 장치에서 발생되는 여러 가지 전기적인 정보를 시각정보로 변화시켜 전달하는 전자 소자이다. 액정표시장치는 양산화 가능성, 구동수단의 용이성, 고화질의 구현, 대면적 화면의 실현이 가능한 장점을 가지며, 종래 사용되던 CRT(Cathode Ray Tube)의 단점을 극복할 수 있는 대체 수단으로 널리 사용되고 있는 실정이다.
한편, 유기발광표시장치는 서로 다른 두 전극 사이의 발광층이 형성되며, 어느 하나의 전극에서 발생한 전자와 다른 하나의 전극에서 발생한 정공이 발광층 내부로 주입되면, 주입된 전자 및 정공이 결합하여 액시톤(exciton)이 생성되고, 생성된 액시톤이 여기상태(excited state)에서 기저상태(ground state)로 떨어지면서 발광하여 화상을 표시하는 표시장치로, 저전력 구동, 박형 구조, 우수한 화질을 구현할 수 있다.
전술한 표시장치들은 하나의 영상을 표시하는 프레임을 나누어 표시하는 시간분할 구동 방식을 적용할 수 있다. 시간분할 구동방식을 적용할 경우, 표시장치에서 영상의 데이터에 해당하는 발광 영역이 포함된 표시패널의 일부분에 영상이 출력된다. 그러나, 시간 분할방식으로 영상을 출력할 경우, 블랙 데이터(검은 영상)가 출력되는 부분이 존재하며, 이는 화면의 전체적인 휘도 손실을 가져올 수 있다.
따라서, 휘도 손실을 줄이면서도 시간분할 방식으로 영상을 출력하는 구동방법과 이를 구현하는 표시장치가 필요하다.
본 발명은 인터레이스 디지털 구동에서 표시장치의 휘도를 높이는 방안을 제시한다.
본 발명은 인터레이스 디지털 구동에서 표시장치에 인가되는 전력의 소비를 절감시키는 방안을 제시한다.
본 발명은 인터레이스 디지털 구동에서 휴기에 해당하는 게이트라인의 서브화소들이 일정한 프레임 구간 동안 온 상태를 유지하는 방안을 제시한다.
본 발명은 인터레이스 디지털 구동에서 프레임 구간과 스캔 시간을 줄여서 영상의 화질을 높이는 방안을 제시한다.
본 발명의 일 실시예에 의한 표시장치는 인터레이스 디지털 구동에서 프레임 구간 내에서 계조의 데이터신호를 각각 서브화소에 인가하는 제1그룹의 게이트라인들과 계조의 데이터의 대표값에 해당하는 데이터신호를 각각 서브화소에 인가하는 제2그룹의 게이트라인들을 제어하는 타이밍 컨트롤러를 포함한다.
본 발명의 일 실시예에 의한 타이밍 컨트롤러는 하나의 프레임 구간을 어드레싱 구간과 발광구간을 각각 포함하는 K개의 서브프레임으로 변환하는 서브프레임 변환부와 프레임 구간 내에서 계조의 데이터신호를 각각 서브화소에 인가하는 제1그룹의 게이트라인들과 계조의 데이터의 대표값에 해당하는 데이터신호를 각각 서브화소에 인가하는 제2그룹의 게이트라인들을 제어하는 인터레이스 제어부를 포함한다.
본 발명의 일 실시예에 의한 시간분할 구동 방법은 프레임 구간 내에서 제1그룹의 게이트라인들에 연결된 제1그룹의 서브화소들에 K개의 서브프레임 각각에 대응하는 데이터신호를 인가하는 단계와, 프레임 구간 동안 제2그룹의 게이트라인에 연결된 제2그룹의 서브화소들에 상기 K보다 작은 L개의 서브프레임 각각에 대응하는 데이터신호를 인가하는 단계를 포함한다.
본 발명을 적용할 경우 인터레이스 방식에서 특정 프레임에서 아예 발광시키지 않았던 게이트라인들의 서브화소들에게 데이터의 대표값에 대응하여 발광하도록 하여 전체 휘도를 높일 수 있다.
본 발명을 적용할 경우, 인터레이스 디지털 구동에서 휴기에 해당하는 게이트라인들에 블랙데이터가 출력되지 않고 일정한 휘도를 유지하는 MSB 와 같은 계조의 대표값이 출력하여 표시장치에 인가되는 전력의 소비를 절감시킬 수 있다.
본 발명의 효과는 전술한 효과에 한정되지 않으며, 본 발명의 당업자들은 본 발명의 구성에서 본 발명의 다양한 효과를 쉽게 도출할 수 있다.
도 1은 본 발명의 일 실시예가 적용되는 표시장치를 보여주는 도면이다.
도 2는 인터레이스 구동 방식을 보여주는 도면이다.
도 3은 서브프레임 구동 방식을 보여주는 도면이다.
도 4는 본 발명의 도 2의 인터레이스 방식과 도 3의 디지털 구동 방식을 결합한 인터레이스 디지털 구동 방식을 보여주는 도면이다.
도 5는 본 발명의 일 실시예에 의한 블랙 데이터 대신에 MSB 데이터를 프레임 구간 동안 인가하는 구성을 보여주는 도면이다.
도 6은 본 발명의 일 실시예에 의한 Frame_Odd에서의 각 게이트라인에 인가되는 신호를 보여주는 타이밍도이다.
도 7은 본 발명의 다른 실시예에 의한 블랙 데이터 대신에 MSB 데이터를 서브프레임 구간 동안 인가하는 구성을 보여주는 도면이다.
도 8은 본 발명의 또다른 실시예에 의한 블랙 데이터의 출력을 제외시키는 실시예를 보여주는 도면이다.
도 9는 본 발명의 일 실시예에 의한 표시패널의 각 서브화소들의 발광 정도를 보여주는 도면이다.
도 10은 본 발명의 다른 실시예에 의한 표시패널의 각 서브화소들의 발광 정도를 보여주는 도면이다.
도 11은 본 발명의 또다른 실시예에 의한 표시패널의 각 서브화소들의 발광 정도를 보여주는 도면이다.
도 12는 본 발명의 일 실시예에 의한 타이밍 컨트롤러(140)의 구성을 보여주는 도면이다.
도 13은 본 발명의 일 실시예에 의한 표시장치의 시간분할 구동의 과정을 보여주는 도면이다.
도 14는 본 발명의 또다른 실시예에 의한 블랙 데이터 대신에 MSB 데이터를 서브프레임 구간 동안 인가하는 구성을 보여주는 도면이다.
이하, 도면을 참조하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다. 또한, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
이하에서 표시장치는 유기발광표시장치를 중심으로 설명하지만, 본 발명이 이에 한정되는 것은 아니며, 유기발광표시장치 외에 액정표시장치 등 다양한 표시장치에 적용할 수 있다.
본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
또한, 본 발명을 구현함에 있어서 설명의 편의를 위하여 구성요소를 세분화하여 설명할 수 있으나, 이들 구성요소가 하나의 장치 또는 모듈 내에 구현될 수도 있고, 혹은 하나의 구성요소가 다수의 장치 또는 모듈들에 나뉘어져서 구현될 수도 있다.
도 1은 본 발명의 일 실시예가 적용되는 표시장치를 보여주는 도면이다. 실시예들을 적용하기 위한 표시장치(100)는, 게이트라인들(GL1~GLn)과 데이터라인들(DL1~DLm)이 교차되어 배치된 표시패널(110)과, 표시패널(110)에 배치된 게이트라인들을 구동하기 위한 게이트 드라이버(120)와, 표시패널(110)에 배치된 데이터라인들을 구동하기 위한 데이터 드라이버(130)와, 게이트 드라이버(120) 및 데이터 드라이버(130)의 구동 타이밍을 제어하는 타이밍 컨트롤러(Timing Controller, 140) 등을 포함한다.
표시패널(110)에는 게이트라인들(GL1~GLn)과 데이터라인들 (DL1~DLm)이 교차되어 각 서브 화소(P)이 정의된다. 서브 화소는 하나의 색상을 표시하기 위한 것으로 적색(R), 녹색(G), 청색(B)와 선택적으로 백색(W) 중 어느 하나의 색상을 표시할 수 있다. 전술한 색상은 실시예에 따라 교체될 수 있다.
데이터 드라이버(130)는 다수의 소스 드라이브 집적회로(Integrated Circuit, IC)들로 구현할 수 있다. 데이터 드라이버(130)는 타이밍 콘트롤러(140)로부터 디지털 비디오 데이터들(RGB)을 입력 받는다. 데이터 드라이버(130)는 타이밍 콘트롤러(140)로부터의 소스 타이밍 제어신호에 응답하여 디지털 비디오 데이터들(RGB)을 감마보상전압으로 변환하여 데이터 전압을 생성하고, 그 데이터 전압을 게이트 신호에 동기되도록 표시패널(110)의 데이터라인들(DL)에 공급한다. 데이터 드라이버(130)는 COG(Chip On Glass) 공정이나 TAB(Tape Automated Bonding) 공정으로 표시패널(110)의 데이터라인들(DL)에 접속될 수 있다.
게이트 드라이버(120)는, 게이트라인들(GL1~GLn)에 스캔 신호를 순차적으로 공급함으로써 게이트라인들(GL1~GLn)을 구동하는데, 이를 위해, 클럭신호를 입력받고 이에 기초하여 게이트라인들(GL1~GLn)에 스캔 신호를 순차적으로 공급한다.
타이밍 컨트롤러(140)는 소스 인쇄회로보드(Printed Circuit Board, PCB)에 구성될 수 있으며, 게이트 드라이브 집적회로(이하 '게이트 드라이브 IC'라 한다)는 TAB(Tape Automated Bonding) 방식으로 표시패널에 연결되거나 COG(Chip On Glass) 방식으로 표시패널 상에 구성되거나 또는 COF(Chip On Film) 방식으로 표시패널과 전기적으로 연결될 수 있다.
타이밍 컨트롤러(140)는 LVDS(Low Voltage Differential Signaling) 인터페이스, TMDS(Transition Minimized Differential Signaling) 인터페이스, MIPI(Mobile Industrial Processor Interface) 등의 인터페이스를 통해 외부의 호스트 시스템으로부터 디지털 비디오 데이터(RGB)를 입력받는다. 타이밍 콘트롤러(140)는 호스트 시스템 으로부터 입력되는 디지털 비디오 데이터들(RGB)을 데이터 드라이버(130)로 전송한다.
타이밍 컨트롤러(140)는 외부로부터 영상데이터(RGB)와 수직 동기화신호(Vsync), 수평동기화신호(Hsync), 메인 클럭 신호(MCLK), 데이터 인에이블 신호(DE) 등의 타이밍 신호를 입력받아, 이러한 타이밍 신호에 기준하여 게이트 드라이버(120)에 게이트 제어신호(GCS)를 인가하며, 데이터 드라이버(130)에 데이터 제어신호(DCS) 및 전술한 영상데이터(RGB)를 서브 화소가 나타내기 위한 영상데이터(R'G'B')를 인가한다. 데이터 드라이버(130)를 구성하는 다수의 집적 회로(소스 드라이브 IC)들이 미리 정해진 영역 내의 데이터라인에 신호를 인가하도록 제어된다.
도 1에는 도시되지 않았으나, 표시장치(100)는 전원공급부를 더 포함하며, 이는 데이터 드라이버(130), 게이트 드라이버(120), 표시패널(110)에 전원을 인가하여 전압 또는 전류를 공급한다.
도 1의 표시패널(110)에서 인터레이스(Interlace) 구동 방식을 적용할 경우 한번의 프레임 구간 동안 전체 게이트라인을 구동하지 않고 특정한 게이트라인을 구동하는 시분할 방식을 적용할 수 있다. 예를 들어, 홀수 번째 게이트라인과 짝수 번째 게이트라인으로 나누어 제1프레임 구간 동안에는 홀수 번째 게이트라인에 연결된 서브화소들이 영상을 출력하고, 제2프레임 구간 동안에는 짝수 번째 게이트라인에 연결된 서브화소들이 영상을 출력하도록 구성할 수 있다. 물론, 게이트라인들을 홀수/짝수 외에도 3그룹 혹은 4그룹 등 다양하게 나누어 시분할 방식을 적용할 수 있다. 이하, 본 발명의 일 실시예에 따라 전체 게이트라인 중에서 홀수 번째 게이트라인과 짝수 번째 게이트라인들을 각각 프레임 구간별로 영상을 출력하는 방식을 중심으로 설명한다. 그러나 본 발명이 이에 한정되는 것은 아니며, 게이트라인을 다양하게 그룹지어서 일부의 게이트라인에서만 한번의 프레임 구간 동안 영상을 출력하도록 제어할 수 있다.
도 2는 인터레이스 구동 방식을 보여주는 도면이다. 홀수 번째 게이트라인에서 영상을 출력하는 오드 프레임(Odd Frame)(210)과 짝수 번째 게이트라인에서 영상을 출력하는 이븐 프레임(Even Frame)(220)이 있으며, 이들 두 프레임이 합쳐져서 230과 같이 하나의 영상이 출력된다. 도 2와 같은 인터레이스 구동 방식은 하나의 프레임에서 전체 게이트라인을 구동하지 않고 홀수라인/짝수라인을 나누어 순차적으로 구동하는 방식이다. 이 구동 방식은 구동 시간을 반으로 줄 일수 있어, 구동 시간(1H Scan Time)을 많이 확보해야 하는 디지털 구동에 적합하다. 그러나, 구동되지 않는 게이트라인에는 블랙 데이터(Black Data)가 인가되며, 한번의 프레임 구간 동안 발광하지 않는 게이트라인이 전체의 절반이 되므로 휘도 손실이 발생할 수 있다.
이하, 본 발명에서는 프레임을 서브프레임으로 분할하되, 서브프레임의 정보를 이용하여 인터레이스 방식에서 휘도를 증가시키는 방안에 대해 살펴본다. 또한, 오드 프레임이 홀수 번째 게이트라인에서 영상을 출력하고, 이븐 프레임이 짝수 번째 게이트라인에서 영상을 출력하는 것에 대해 설명하지만, 그 역으로, 오드 프레임이 홀수 번째 게이트라인에서 영상을 출력하지 않으며 짝수 번째 게이트라인에서 영상을 출력하는 프레임을 지시하고, 이븐 프레임이 짝수 번째 게이트라인에서 영상을 출력하지 않으며 홀수 번째 게이트라인에서 영상을 출력하는 프레임을 지시할 수도 있다. 이는 프레임과 영상을 출력하는 게이트라인을 그룹지는 방법에 따라 다양해질 수 있다.
서브프레임을 이용한 디지털 구동방식은 ADS(Address Display Separation) 방식과 AWS(Address While Display) 방식으로 나뉘어질 수 있다. AWD 방식은 어드레싱 구간(Addressing time)과 발광 구간(Emission time)이 일부 중첩되어 시간상의 효율이 높다. 이하, 서브프레임 방식 중 AWD를 중심으로 설명하지만, 본 발명이 이에 한정되는 것은 아니며, 다양한 디지털 구동 방식에 적용될 수 있다.
n개의 비트에 대응하여 n개의 서브프레임이 배치될 경우, 서브프레임 별로 각각 특정한 위치의 비트에 대응시킬 수 있다.
도 3은 서브프레임 구동 방식을 보여주는 도면이다.
도 3의 310은 6bit의 데이터 신호가 구성되고, 6개의 서브프레임이 적용될 경우, 데이터신호의 MSB 부터 LSB가 제1서브프레임 내지 제6서브프레임에 할당되는 경우를 보여준다.
표시장치(100)는 각 서브프레임에서의 발광구간(Emission Time)을 설정할 수 있으며, 이는 각 서브프레임의 가중치를 적용할 수 있다. 예를 들어, 6bit의 데이터 신호에서 최상위 비트(Most Significant Bit, MSB)에 해당하는 서브프레임이 제1서브프레임(SF1)이고, 그 다음 비트가 제2서브프레임(SF2) 등의 순서로 하여 최하위 비트(Least Significant Bit, LSB)가 6번째 서브프레임(SF6)이 되도록 구성할 수 있다. 각 서브프레임의 발광구간은 대응하는 비트의 위치에 따라 가중치가 다르게 설정될 수 있다. 예를 들어, 계조값이 십진수로 20인 경우, 이를 6bit의 2진수로 하면 "010100"이 되며, 제2서브프레임(SF2) 및 제4 서브프레임(SF4) 시점에서 발광하도록 제어한다.
도 3의 320은 6bit의 데이터 신호가 구성되고, 6개의 서브프레임이 적용될 경우, 데이터신호의 LSB 부터 MSB가 제1서브프레임 내지 제6서브프레임에 할당되는 경우를 보여준다.
표시장치(100)는 각 서브프레임에서의 발광구간(Emission Time)을 설정할 수 있으며, 이는 각 서브프레임의 가중치를 적용할 수 있다. 예를 들어, 6bit의 데이터 신호에서 최하위 비트(Least Significant Bit, LSB)에 해당하는 서브프레임이 제1서브프레임(SF1)이고, 그 다음 비트가 제2서브프레임(SF2) 등의 순서로 하여 최상위 비트(Most Significant Bit, MSB)가 6번째 서브프레임(SF6)이 되도록 구성할 수 있다. 각 서브프레임의 발광구간은 대응하는 비트의 위치에 따라 가중치가 다르게 설정될 수 있다. 예를 들어, 계조값이 십진수로 20인 경우, 이를 6bit의 2진수로 하면 "010100"이 되며, 제3서브프레임(SF3) 및 제5 서브프레임(SF5) 시점에서 발광하도록 제어한다.
이러한 서브프레임을 이용한 구동 방식을 디지털 구동 방식이라 하며 이 경우, 각각의 서브프레임에서의 유기발광다이오드의 휘도는 동일하지만 발광구간의 길이의 차이로 인해 계조를 조절할 수 있다.
도 4는 본 발명의 도 2의 인터레이스 방식과 도 3의 디지털 구동 방식을 결합한 인터레이스 디지털(interlace digital) 구동 방식을 보여주는 도면이다. 설명의 편의를 위하여 4개의 서브프레임이 하나의 프레임을 구성하는 실시예를 중심으로 설명한다. 하나의 서브프레임이 어드레싱 구간과 발광 구간을 포함함은 도 3에서 살펴보았다. 도 4의 인터레이스 구동 방식에서, 제1프레임(Frame_Odd)은 홀수 번째 게이트라인에서 영상을 출력하며, 짝수 번째 게이트라인에서 영상을 출력하지 않는다. 제2프레임(Frame_Even)은 짝수 번째 게이트라인에서 영상을 출력하며, 홀수 번째 게이트라인에서 영상을 출력하지 않는다. 그러나, 도 4에 나타난 바와 같이, 구동을 하지 않는 부분은 410 및 420과 같이 발광하지 않으므로 전체적으로 휘도가 부족하게 되며, 이를 보상하기 위해 EVDD 혹은 SVDD 를 더 인가해야 한다. 이는 전체적인 소비전력 저감 효과가 줄어들게 되어, 디지털 구동이 가지고 있는 장점이 많은 부분 상쇄될 수 있다.
이에, 본 명세서에서는 전술한 휘도 저감의 문제를 해결하기 위해 구동하지 않는 라인에 블랙 데이터 대신 대표 데이터를 산출하여 인가하는 방식을 제안한다. 발명의 일 실시예로, 대표 데이터는 MSB 데이터를 인가하는 것을 일 실시예로 한다. MSB 는 전체 계조에서 가장 중요한 부분에 해당하며, 해당 계조를 대표하는 비트의 값이다. 따라서, 전체 계조를 나타내는 대신 MSB를 반영할 경우, 블랙 데이터를 출력하는 것 보다 디테일한 색의 윤곽을 표현할 수 있다. 또한, 패널 전체에서 휘도를 높여 휘도를 확보할 수 있으므로, 휘도를 보상할 필요가 없거나, 휘도 보상을 작게 하여 EVDD 혹은 SVDD를 줄일 수 있다.
이하, 시간분할 구동 방법 및 이를 구현하는 장치에 관해 보다 상세히 살펴본다. 본 발명의 일 실시예에 의하면, 프레임 구간 동안 제1그룹의 게이트라인들의 서브화소들은 해당 계조에 대응하여 발광하며, 제2그룹의 게이트라인들의 서브화소들은 해당 계조의 대표값에 대응하여 발광하도록 하는 시간분할 구동 방법 및 이를 구현하는 장치를 포함한다.
도 5는 본 발명의 일 실시예에 의한 블랙 데이터 대신에 MSB 데이터를 프레임 구간 동안 인가하는 구성을 보여주는 도면이다. 총 4개의 비트로 계조를 표현하며, 이에 따라 총 4개의 서브프레임이 하나의 프레임을 구성하도록 하였다.
제1프레임(Frame_Odd)은 홀수 번째 게이트라인에서 영상을 출력하며, 짝수 번째 게이트라인에서는 해당 서브화소의 데이터에서 MSB를 반영하여 전체 프레임 구간 동안 서브화소를 발광시킨다(520 참조). 반대로, 제2프레임(Frame_Even)은 짝수 번째 게이트라인에서 영상을 출력하며, 홀수 번째 게이트라인에서는 해당 서브화소의 데이터에서 MSB를 반영하여 전체 프레임 구간 동안 서브화소를 발광시킨다(510 참조).
도 6은 본 발명의 일 실시예에 의한 Frame_Odd에서의 각 게이트라인에 인가되는 신호를 보여주는 타이밍도이다.
610과 같이, 하나의 게이트라인은 어드레싱 구간(Addressing Time)과 발광 구간(Emission Time)을 포함한다.
Frame_Odd는 총 4개의 서브프레임이 동작한다. 제1서브프레임 구간에서는 GL1에 연결된 서브화소들의 각각의 데이터가 가지는 MSB를 출력한다. GL1에서 어드레싱 구간에 MSB가 1인지 혹은 0인지에 대응하여 발광 다이오드가 발광하거나 혹은 발광하지 않도록 한다. 그리고 제1서브프레임 구간 동안 GL1의 서브화소들은 MSB 값에 따라 발광한다.
다음으로 GL2에서는 어드레싱 구간 동안 GL2에 연결된 서브화소들의 각각의 데이터가 가지는 MSB를 출력한다. GL2에서 어드레싱 구간에 MSB가 1인지 혹은 0인지에 대응하여 발광 다이오드가 발광하거나 혹은 발광하지 않도록 한다. 그리고 전체 프레임 구간 동안 GL1의 서브화소들은 MSB 값에 따라 발광한다. GL1과 달리 GL2는 이전의 인터레이스 방식에서는 전혀 발광하지 않는 라인이지만, 도 5의 실시예에서는 한번의 어드레싱 구간 동안 MSB에 대응하여 하나의 프레임 구간 동안 발광하도록 제어된다.
다음으로 GL3는 마찬가지로 GL1와 같이 각 서브화소들의 데이터의 MSB를 제1서브프레임 구간 동안 출력한다. GL4는 GL2와 마찬가지로, 전체 프레임 구간 동안 서브화소들이 데이터의 MSB에 따라 발광한다.
도 5 및 도 6은 종래 인터레이스 방식을 이용할 경우, 하나의 프레임 구간 동안 절반의 게이트라인에만 데이터 신호를 인가하여 발광시킨 방식과 달리, 하나의 프레임 구간 동안 절반의 게이트라인에는 데이터 신호를 인가하고, 나머지 절반의 게이트라인에는 데이터 신호 중 MSB와 같이 해당 서브화소의 데이터 중에서 대표값에 대응하는 값으로 인가하여 전체 휘도를 증가시키고 소비 전력을 감소시킨다. 즉, 나머지 절반의 게이트라인에서는 MSB에 따라 각각의 서브화소들이 프레임 구간 동안 지속하여 온 또는 오프가 설정될 수 있으며, 이 경우, 한번 어드레싱을 실시하면 도 6과 같이 별도로 어드레싱이 필요하지 않으므로, 인터레이스 방식에서 어드레싱 타임이 충분히 절약되는 효과를 제공한다.
도 5 및 도 6은 인터레이스 디지털 구동 방식에서 오드 프레임에서는 홀수 번째 게이트라인이 서브프레임 구간 별로 디지털 구동을 하며, 짝수 번째 게이트라인은 전체 프레임 구간 동안 각 서브화소들의 MSB에 대응하여 디지털 구동을 하는 실시예를 살펴보았다.
도 7은 본 발명의 다른 실시예에 의한 블랙 데이터 대신에 MSB 데이터를 서브프레임 구간 동안 인가하는 구성을 보여주는 도면이다. 도 5, 6과 달리 기존의 MSB에 대응한 발광 구간(제1서브프레임 구간)만큼 발광하는 방식이다. 보다 상세히 살펴보면 다음과 같다.
제1프레임(Frame_Odd)은 홀수 번째 게이트라인에서 영상을 출력하며, 짝수 번째 게이트라인에서는 해당 서브화소의 데이터에서 MSB를 반영하여 제1서브프레임 구간 동안 서브화소를 발광시킨다(721 참조). 그리고 제2서브프레임 내지 제4서브프레임 구간(SF2~SF4) 동안에는 블랙 데이터를 출력한다(722 참조).
반대로, 제2프레임(Frame_Even)은 짝수 번째 게이트라인에서 영상을 출력하며, 홀수 번째 게이트라인에서는 해당 서브화소의 데이터에서 MSB를 반영하여 제1서브프레임 구간 동안 서브화소를 발광시킨다(711 참조). 그리고 제2서브프레임 내지 제4서브프레임 구간(SF2~SF4) 동안에는 블랙 데이터를 출력한다(712 참조).
제2서브프레임 내지 제4서브프레임 구간 동안 블랙데이터를 출력한다는 것은 제1서브프레임 구간에서만 MSB 에 대응하여 출력하는 것을 일 실시예로 한다.
도 7은 종래 인터레이스 방식을 이용할 경우, 하나의 프레임 구간 동안 절반의 게이트라인에만 데이터 신호를 인가하여 발광시킨 방식과 달리, 하나의 프레임 구간 동안 절반의 게이트라인에는 데이터 신호를 인가하고, 나머지 절반의 게이트라인에는 일부 구간(예를 들어 제1서브프레임 구간)에서 데이터 신호 중 MSB와 같이 해당 서브화소의 데이터 중에서 대표값에 대응하는 값으로 인가하여 전체 휘도를 증가시키고 소비 전력을 감소시킨다.
즉, 나머지 절반의 게이트라인에서는 MSB에 따라 각각의 서브화소들이 제1서브프레임 구간 동안 지속하여 온 또는 오프가 설정될 수 있다. 도 5 및 도 6은 프레임구간 동안 일부 서브화소들은 계조의 MSB에 대응하여 블랙 데이터 대신 온/오프가 되지만, 도 7은 프레임구간 중에서 일부 구간에서 일부 서브화소들은 계조의 MSB 에 대응하여 블랙 데이터 대신 온/오프가 설정될 수 있다. 이는 도 5 및 도 6과 비교할 때, 휘도는 다소 낮을 수 있으나, 원래 계조보다는 밝아지지 않는 효과가 있다.
따라서, 화면의 휘도 및 영상의 특성에 따라 도 5 및 도 6의 프레임 구간 방식과 도 7의 서브프레임 구간 방식 중 선택할 수 있다. 이러한 선택은 전술한 타이밍 컨트롤러(140) 또는 타이밍 컨트롤러(140)를 구성하는 인터레이스 제어부(1220)가 결정할 수 있다. 전체 영상의 휘도를 계산하여, 휘도가 일정 수준 이하인 경우에는 도 7의 방식을, 전체 영상의 휘도가 일정 수준 이상인 경우에는 도 5의 방식을 적용할 수 있다.
도 8은 본 발명의 또다른 실시예에 의한 블랙 데이터의 출력을 제외시키는 실시예를 보여주는 도면이다. 홀수 번째 게이트라인의 제1프레임(Frame_Odd) 구간에서 짝수 번째 게이트라인들은 제1서브프레임 구간 동안 MSB에 대응하여 각각의 서브화소들이 발광한다. 그리고 홀수 번째 게이트라인의 제1프레임(Frame_Odd)의 제2서브프레임 내지 제4서브프레임 구간(SF2~SF4) 동안에 짝수 번째 게이트라인들은 제2프레임(Frame_Even)의 제1서브프레임 구간으로 동작한다(821 참조).
마찬가지로, 짝수 번째 게이트라인의 제2프레임(Frame_Even) 구간 중 제1서브프레임 구간(821 참조)에서는 홀수 번째 게이트라인들은 제2서브프레임 내지 제4서브프레임 구간으로 동작함은 앞서 살펴보았다. 그리고, 짝수 번째 게이트라인의 제2프레임(Frame_Even) 구간 중 제2서브프레임 내지 제4서브프레임 구간(SF2~SF4) 동안에는 홀수 번째 게이트라인들은 블랙 데이터 대신 MSB에 대응하여 각각의 서브화소들이 발광한다(810 참조).
도 8의 구성은 도 5 내지 도 7의 구성과 비교할 때, 전체 프레임 구간이 줄어드는 효과를 제공한다. 또한 블랙 데이터를 출력하지 않으므로, 휘도 손실이 발생하지 않는다. 도 7 대비 블랙 데이터를 인가하기 위한 스캔이 필요하지 않아 전체적으로 스캔 회수가 줄어들어 1H 스캔 시간을 더 확보할 수 있다.
이하, 본 발명의 실시예에 따라 표시패널의 각 서브화소들이 프레임 구간 내의 서브프레임 구간들 중에서 발광하는 예시를 살펴본다.
표시패널 전체에 인가되는 데이터는 다음 표 1과 같다. 하나의 게이트라인(GL) 및 하나의 데이터라인(DL)이 교차하는 지점에서 서브화소가 정의되며, 표 1은 각 서브화소가 출력해야 할 계조의 크기를 보여준다. 설명의 편의를 위하여 n은 짝수로 가정한다. 제1서브프레임은 각 계조의 첫번째 비트에 대응하며, 제2서브프레임은 각 계조의 두번째 비트, 제3서브프레임은 각 계조의 세번째 비트, 그리고 제4서브프레임은 각 계조의 네번째 비트에 대응한다. 예를 들어, GL1-DL1에 의해 정의되는 서브화소의 계조는 "1101"이며, 제1서브프레임 구간 및 제2서브프레임 구간 동안 ON, 제3서브프레임 구간 동안 OFF, 그리고 제4서브프레임 구간 동안 ON을 유지한다.
  DL1 DL2 DLm
GL1 1101 1001   0110
GL2 0101 1000   1110
GL3 0110 1010   1001
       
GLn 1100 0100   0011
도 9는 본 발명의 일 실시예에 의한 표시패널의 각 서브화소들의 발광 정도를 보여주는 도면이다.
도 5의 실시예를 적용할 경우, 제1프레임 구간(Frame_Odd) 동안 각 서브화소의 발광 혹은 비발광을 표시하면 910 내지 940과 같다. 해당 서브화소가 해당 서브프레임 구간 동안 켜지는 것을 ON 으로, 켜지지 않는 것을 OFF라고 표시한다.
910은 제1서브프레임 구간을 보여준다. 따라서 홀수 번째 게이트라인인 GL1, GL3, ..., GL(n-1) 에 연결된 서브화소는 각 계조의 MSB에 따라 제1서브프레임 구간만큼만 ON 또는 OFF한다. 반면, 짝수 번째 게이트라인인 GL2, GL4, ..., GLn에 연결된 서브화소는 각 계조의 MSB에 따라 On 또는 OFF를 하되, 이 구간은 920 내지 940과 같이 제1프레임 구간의 제2서브프레임 내지 제4서브프레임 동안 유지된다(도 5의 520 참조).
920은 제2서브프레임 구간을 보여준다. 따라서 홀수 번째 게이트라인인 GL1, GL3, ..., GL(n-1) 에 연결된 서브화소는 각 계조의 두번째 비트에 따라 제2서브프레임 구간만큼만 ON 또는 OFF한다. 반면, 짝수 번째 게이트라인인 GL2, GL4, ..., GLn에 연결된 서브화소는 910에서 어드레싱 되었던 각 계조의 MSB에 따라 On 또는 OFF를 유지한다(도 5의 520 참조).
930은 제3서브프레임 구간을 보여준다. 따라서 홀수 번째 게이트라인인 GL1, GL3, ..., GL(n-1) 에 연결된 서브화소는 각 계조의 세번째 비트에 따라 제3서브프레임 구간만큼만 ON 또는 OFF한다. 반면, 짝수 번째 게이트라인인 GL2, GL4, ..., GLn에 연결된 서브화소는 910에서 어드레싱 되었던 각 계조의 MSB에 따라 On 또는 OFF를 유지한다(도 5의 520 참조).
940은 제4서브프레임 구간을 보여준다. 따라서 홀수 번째 게이트라인인 GL1, GL3, ..., GL(n-1) 에 연결된 서브화소는 각 계조의 두번째 비트에 따라 제4서브프레임 구간만큼만 ON 또는 OFF한다. 반면, 짝수 번째 게이트라인인 GL2, GL4, ..., GLn에 연결된 서브화소는 910에서 어드레싱 되었던 각 계조의 MSB에 따라 On 또는 OFF를 유지한다(도 5의 520 참조).
도 10은 본 발명의 다른 실시예에 의한 표시패널의 각 서브화소들의 발광 정도를 보여주는 도면이다.
도 7의 실시예를 적용할 경우, 제1프레임 구간(Frame_Odd) 구간 중에서 각 서브화소의 발광 혹은 비발광을 표시하면 1010 내지 1040과 같다. 해당 서브화소가 해당 서브프레임 구간 동안 켜지는 것을 ON 으로, 켜지지 않는 것을 OFF라고 표시한다.
제1프레임 구간(Frame_Odd) 구간 중에서 홀수 번째 게이트라인은 도 9의 910 내지 940과 동일하게 동작하므로 설명을 생략한다.
1010은 제1서브프레임 구간을 보여준다. 짝수 번째 게이트라인인 GL2, GL4, ..., GLn에 연결된 서브화소는 각 계조의 MSB에 따라 On 또는 OFF를 하되, 이 구간은 제1프레임 구간의 제1서브프레임 구간 동안에만 유지된다(도 7의 721 참조).
1020은 제2서브프레임 구간을 보여준다. 짝수 번째 게이트라인인 GL2, GL4, ..., GLn에 연결된 서브화소는 블랙 데이터, 즉 OFF로 동작한다(도 7의 722 참조). 이는 제3서브프레임 구간(1030) 및 제4서브프레임 구간(1040)에서도 유지된다.
도 10은 짝수 번째 게이트라인인 GL2, GL4, ..., GLn에 연결된 서브화소들이 홀수 번째 게이트라인의 제1서브프레임 구간, 즉 MSB 에 대응하는 구간의 크기 만큼 온 또는 오프하는 구성을 보여준다. 전체 휘도를 높이면서도, 이는 도 9와 비교할 때, 소비 전력을 적게 소비하는 장점이 있다.
도 10은 종래 인터레이스 방식을 이용할 경우, 하나의 프레임 구간 동안 절반의 게이트라인에만 데이터 신호를 인가하여 발광시킨 방식과 달리, 하나의 프레임 구간 동안 절반의 게이트라인에는 데이터 신호를 인가하고, 나머지 절반의 게이트라인에는 일부 구간(예를 들어 제1서브프레임 구간)에서 데이터 신호 중 MSB와 같이 해당 서브화소의 데이터 중에서 대표값에 대응하는 값으로 인가하여 전체 휘도를 증가시키고 소비 전력을 감소시킨다.
즉, 나머지 절반의 게이트라인에서는 MSB에 따라 각각의 서브화소들이 제1서브프레임 구간 동안 지속하여 온 또는 오프가 설정될 수 있다. 도 5 및 도 6은 프레임구간 동안 일부 서브화소들은 계조의 MSB에 대응하여 블랙 데이터 대신 온/오프가 되지만, 도 7은 프레임구간 중에서 일부 구간에서 일부 서브화소들은 계조의 MSB 에 대응하여 블랙 데이터 대신 온/오프가 설정될 수 있다. 이는 도 9와 비교할 때, 휘도는 다소 낮을 수 있으나, 원래 계조보다는 밝아지지 않는 효과가 있다.
따라서, 화면의 휘도 및 영상의 특성에 따라 도 9의 프레임 구간 방식과 도 10의 서브프레임 구간 방식 중 선택할 수 있다. 이러한 선택은 전술한 타이밍 컨트롤러(140) 또는 타이밍 컨트롤러(140)를 구성하는 인터레이스 제어부(1220)가 결정할 수 있다. 전체 영상의 휘도를 계산하여, 휘도가 일정 수준 이하인 경우에는 도 10의 방식을, 전체 영상의 휘도가 일정 수준 이상인 경우에는 도 9의 방식을 적용할 수 있다.
도 11은 본 발명의 또다른 실시예에 의한 표시패널의 각 서브화소들의 발광 정도를 보여주는 도면이다. 도 8의 실시예를 적용할 경우, 제1프레임 구간(Frame_Odd) 구간 중에서 각 서브화소의 발광 혹은 비발광은 앞서 도 9와 동일하다. 도 11에서는 홀수 번째 게이트라인에서의 제2프레임 구간(Frame_Even)에 대응하는 각 게이트라인들의 서브화소의 발광 혹은 비발광을 살펴본다.
먼저, 도 8의 810에서 지시하는 제2프레임 구간(Frame_Even)은 홀수 번째 게이트라인들이 블랙 데이터 대신 각 계조의 MSB에 대응하여 서브화소를 발광 혹은 비발광시킨다. 한편, 이 구간(도 8의 810)에 대응하는 구간은 짝수 번째 게이트라인에는 제2서브프레임 내지 제4서브프레임에 대응하는 구간이다. 즉, 홀수 번째 게이트라인들(GL1, GL3, ..., GL(n-1))은 MSB에 따라 ON 또는 OFF를 유지한다. 유지하는 구간은 짝수 번째 게이트라인들의 제2서브프레임 내지 제4서브프레임에 대응하는 1110, 1120 및 1130으로, 도 8의 810 구간에 해당한다.
짝수 번째 게이트라인(GL2, GL4, ..., GLn)의 제2서브프레임(SF2) 구간 동안의 표시패널에서의 서브화소 발광 상태를 살펴보면 1110과 같다. 두번째 비트에 따라 ON 또는 OFF를 제2서브프레임 구간 동안 유지한다.
짝수 번째 게이트라인(GL2, GL4, ..., GLn)의 제3서브프레임(SF3) 구간 동안의 표시패널에서의 서브화소 발광 상태를 살펴보면 1120과 같다. 세번째 비트에 따라 ON 또는 OFF를 제3서브프레임 구간 동안 유지한다.
짝수 번째 게이트라인(GL2, GL4, ..., GLn)의 제4서브프레임(SF4) 구간 동안의 표시패널에서의 서브화소 발광 상태를 살펴보면 1130과 같다. 네번째 비트에 따라 ON 또는 OFF를 제4서브프레임 구간 동안 유지한다.
도 5 내지 도 11의 실시예를 정리하면, 다음과 같다. 인터레이스 디지털 구동에서 블랙 데이터 대신 해당 계조에 대응하는 대표값을 이용하여 서브화소를 발광 또는 비발광하도록 제어하여, 휘도 손실을 방지하면서도 스캔 시간을 줄여 전체적인 소비전력 저감 효과를 높일 수 있다.
이하, 본 발명의 일 실시예에 의한 표시장치는 도 1에서 살펴본 바와 같은 구성이며, 인터레이스 디지털 구동에서 프레임 구간 내에서 계조의 데이터신호를 각각 서브화소에 인가하는 제1그룹의 게이트라인들과 계조의 데이터의 대표값에 해당하는 데이터신호를 각각 서브화소에 인가하는 제2그룹의 게이트라인들을 제어하는 타이밍 컨트롤러(140)를 포함한다.
도 12는 본 발명의 일 실시예에 의한 타이밍 컨트롤러(140)의 구성을 보여주는 도면이다. 타이밍 컨트롤러(140)는 서브프레임 변환부(1210), 인터레이스 제어부(1220), 게이트 드라이버 제어부(1230), 데이터 드라이버 제어부(1240)로 구성된다.
서브프레임 변환부는 하나의 프레임 구간을 어드레싱 구간과 발광구간을 각각 포함하는 K개의 서브프레임으로 변환한다. 하나의 프레임 구간은 앞서 살펴본 바와 같이 다수의 서브프레임으로 구성할 수 있다. 예를 들어, 서브화소의 계조를 8bit로 나타낼 경우 8개의 서브프레임으로 변환할 수 있다.
인터레이스 제어부(1220)는 제1프레임 구간 동안 제1그룹의 게이트라인들에 연결된 서브화소들에게 K개의 서브프레임 각각에 대응하는 데이터신호를 인가하도록 게이트 드라이버(120)와 데이터 드라이버(130)를 제어하며, 제1프레임 구간 동안 제2그룹의 게이트라인들에 연결된 서브화소들에게 상기 K보다 작은 L개의 서브프레임 각각에 대응하는 데이터신호를 인가하도록 게이트 드라이버(120)와 데이터 드라이버(130)를 제어할 수 있다. 여기서 게이트 드라이버(120)와 데이터 드라이버(130)는 전술한 게이트 드라이버 제어부(1230), 데이터 드라이버 제어부(1240)를 통하여 제어할 수 있으며, 다른 실시예로 인터레이스 제어부(1220)가 직접 게이트 드라이버(120)와 데이터 드라이버(130)를 제어할 수도 있다. 즉, 본 명세서에서 인터레이스 제어부(1220)가 드라이버(120)와 데이터 드라이버(130)를 제어한다는 의미는 직접 또는 간접으로 드라이버 제어부(1230) 및 데이터 드라이버 제어부(1240)를 통하는 방식을 모두 포함한다.
데이터신호는 각 서브화소가 특정한 서브프레임 동안 온/오프 되는 상태를 지시하는 것을 일 실시예로 한다. 또한, 데이터신호는 각 서브화소가 특정한 서브프레임 내에서 온/오프 되는 상태 및 시간을 지시하는 것을 일 실시예로 한다. 이는 서브프레임 각각이 계조를 나타내는 하나의 비트에 대응되는지 혹은 다수의 비트에 대응되는지 등에 따라 달라질 수 있다.
보다 상세히, 인터레이스 제어부(1220)가 둘 이상의 그룹으로 나뉘어지는 게이트라인 중에서 제1그룹의 게이트라인들에는 K개의 서브프레임 각각에 대응하는 데이터신호를 인가하여 제1그룹의 게이트라인들에 연결된 서브화소들이 데이터의 계조를 그대로 표현할 수 있는 경우를 의미한다. 앞서 도 5를 중심으로 살펴보면, Frame_Odd에서 OddLine이 제1그룹에 해당한다.
다음으로, 인터레이스 제어부(1220)는 상기 제1그룹에 해당하지 않는 제2그룹의 게이트라인들에 대해 상기 제1프레임 구간 동안 제2그룹의 게이트라인에 연결된 서브화소들에게 K보다 작은 L개의 서브프레임 구간에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어한다. 예를 들어, K개의 서브프레임 중 일부의 서브프레임에 대응하는 데이터신호를 인가하는 방식을 의미한다. 일 실시예로 MSB에 해당하는 서브프레임으로 데이터의 계조를 표현할 수 있다. 이는 제1프레임 구간 전체로 MSB 에 대응하는 서브프레임에 데이터 신호를 인가할 수 있다. 다른 실시예로 제1프레임 구간 중 일부(예를 들어 가장 긴 서브프레임 구간의 길이만큼) MSB에 대응하는 서브프레임에 데이터 신호를 인가할 수 있다.
또한, 다른 실시예로 MSB와 그 다음 비트인 두 개의 비트에 대응하는 서브프레임으로 데이터의 계조를 표현할 수 있다. 예를 들어, 총 4개의 비트 중에서 상위 두 개의 비트에 대응하는 서브프레임들에 데이터 신호를 인가할 수 있다. 예를 들어, 제1프레임 구간 중 위 두 개의 비트에 대응하는 서브프레임 구간 동안 해당 서브화소들에게 데이터 신호를 인가할 수 있다.
도 5 및 도 6의 실시예를 살펴보면, L은 1이 될 수 있다. 즉, 최상위 비트(MSB)에 대응하는 하나의 서브프레임으로 데이터 신호를 인가할 수 있다. 일 실시예로, 인터레이스 제어부(1220)는 제1프레임 구간 동안 제2그룹의 게이트라인들에 연결된 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하도록 게이트 드라이버(120)와 데이터 드라이버(130)를 제어할 수 있다. 도 5 및 도 6에서 제1프레임 구간 제2그룹의 게이트라인에 연결된 서브화소들 중에서 MSB가 1인 서브화소는 온 상태를 유지할 수 있다. MSB는 계조의 대표값이며, L의 수에 따라서 MSB 및 차상위비트가 선택될 수 있다. 즉, 계조의 대표값은 해당 계조를 구성하는 다수의 비트들 중에서 가장 중요한 하나 이상의 비트로 구성될 수 있다.
도 5 및 도 6에서는 제2그룹의 게이트라인들에 연결된 서브화소들은 해당 프레임 구간 전체에서 계조의 대표값으로 표현하였다. 도 7에서는 대표값에 대응하는 서브프레임의 구간으로 시간적 길이를 한정하는 실시예이다. 보다 상세히 살펴보면, 인터레이스 제어부(1220)는 상기 제1프레임 구간 중 일부 서브프레임 구간 동안 상기 제2그룹의 게이트라인들에 연결된 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하도록 게이트 드라이버(120)와 데이터 드라이버(130)를 제어할 수 있다. L은 1인 경우를 예로 들때, 일부 서브프레임 구간이란, MSB에 대응하는 서브프레임 구간 동안 제2그룹의 게이트라인들에 연결된 서브화소들 각각에 인가될 계조의 대표값인 MSB에 대응하는 데이터신호를 인가하며 그 결과, 도 7에 나타난 바와 같이, 제1그룹의 게이트라인들의 서브화소들이 K개의 서브프레임 구간 각각에서 해당 서브프레임의 계조 데이터에 대응하여 온 상태를 유지하는 동안, 제2그룹의 게이트라인들의 서브화소들은 일부, 즉 하나의 서브프레임 구간(제1서브프레임 구간)동안 해당 서브프레임의 계조 데이터에 대응하여 온 상태를 유지한다.
정리하면, 제1그룹의 K개의 서브프레임 구간 중, 계조의 대표값에 대응하는 서브프레임 구간에 대응하여 제2그룹의 게이트라인들은 L개의 서브프레임에서 서브화소의 계조의 대표값에 대응하여 온 상태를 유지할 수 있다.
다음으로, 도 8의 실시예를 살펴보면, 인터레이스 제어부(1220)가 프레임 구간을 중첩되도록 구성하는 실시예를 살펴보았다. 즉, 제1프레임 구간은 제1시간구간 및 제2시간구간으로 나뉘어질 수 있다. 도 8에서 제1프레임 구간은 제1그룹의 게이트라인을 중심으로 Frame_Odd인 경우 Odd_Line에서는 SF1이 제1시간구간이고 SF2~SF4가 제2시간구간에 해당한다. 인터레이스 제어부(1220)는 제1시간구간에는 제1그룹의 게이트라인들(예를 들어 도 8의 OddLine)에 연결된 서브화소들에게 K보다 작은 P개의 서브프레임 구간에 대응하는 데이터 신호를 인가하고, 제2그룹의 게이트라인들에 연결된 서브화소들에게 하나 이상의 서브프레임 구간에 대응하는 데이터 신호를 인가한다(도 8의 820 참조). 이를 위해, 인터레이스 제어부(1220)가 게이트 드라이버(120)와 데이터 드라이버(130)를 제어한다.
제2시간구간은 제1그룹의 게이트라인들에 연결된 서브화소들에게 (K-P)개의 서브프레임 구간에 대응하는 데이터 신호를 인가하고(도 8에서 Frame_Odd시 SF2~SF4), 제2그룹의 게이트라인들에 연결된 서브화소들에게 하나 이상의 서브프레임 구간에 대응하는 데이터 신호를 인가하도록 인터레이스 제어부(1220)가 게이트 드라이버(120)와 데이터 드라이버(130)를 제어한다(도 8의 821 참조).
즉, 도 8 및 도 11의 실시예에서 살펴본 바와 같이, 게이트라인의 그룹별로 프레임 구간이 상이하도록 설정되고, 그룹별로 프레임 구간이 겹치도록 하여 전체 스캔시간을 줄일 수 있다. 그 결과, 전체 프레임 구간이 줄어드는 효과를 제공하며, 블랙 데이터가 출력되는 구간이 전혀 없으므로, 전체 휘도가 향상되어 구동 속도와 전력 소비의 관점에서 좋은 효과를 제공한다.
정리하면, 본 발명의 일 실시예에서는 인터레이스 구동을 적용함에 있어서, 블랙 데이터로 출력되는 그룹의 게이트라인들의 서브화소들도 계조의 대표값에 따라 특정한 시간동안 온 상태를 유지하도록 한다. 여기서 대표값의 일 실시예로 계조를 표현하는 데이터의 최상위 비트 혹은 최상위 L개의 비트를 포함한다.
또한, 온 상태를 유지하는 시간은 도 5 및 도 6에서 살펴본 프레임 구간 전체가 되거나, 도 7에서 살펴본 일부 프레임 구간이 될 수 있다. 그리고 프레임 구간을 각 게이트라인의 그룹별로 달리하여 중첩되도록 하는 실시예를 도 8에서 살펴보았다.
본 명세서에서는 두 개의 그룹으로 나누어 설명하였으나, 본 발명이 이에 한정되는 것은 아니며, 셋 이상의 그룹의 게이트라인들에도 적용할 수 있다. 이 경우, 두 그룹의 게이트라인들이 제1그룹에 해당하도록 하고, 나머지 한 그룹의 게이트라인들이 제2그룹에 해당하도록 할 수 있다. 혹은 그 역의 경우에도 적용할 수 있다.
도 12의 구성을 적용할 경우, 인터레이스 디지털 구동에서 휴기시에 해당하는 게이트라인들의 서브화소에 블랙 데이터 대신 MSB 와 같이 계조의 대표값에 대응하는 데이터 신호를 인가하여, 인터레이스 구동 방식에 따른 휘도 손실을 줄일 수 있어 소비전력을 낮출 수 있고, 구동시간을 확보할 수 있다.
도 12의 타이밍 컨트롤러(140)를 정리하면, 하나의 프레임 구간을 어드레싱 구간과 발광구간을 각각 포함하는 K개의 서브프레임으로 변환하는 서브프레임 변환부(1210)와 프레임 구간 내에서 계조의 데이터신호를 각각 서브화소에 인가하는 제1그룹의 게이트라인들과 계조의 데이터의 대표값에 해당하는 데이터신호를 각각 서브화소에 인가하는 제2그룹의 게이트라인들을 제어하는 인터레이스 제어부(1220)를 포함한다. 선택적으로 타이밍 컨트롤러(140)는 게이트 드라이버 제어부(1230) 및 데이터 드라이버 제어부(1240)를 포함할 수 있다. 다른 실시예로 인터레이스 제어부(1220)가 상기 게이트 드라이버 제어부(1230) 및 데이터 드라이버 제어부(1240)의 기능을 제공할 수도 있다.
도 13은 본 발명의 일 실시예에 의한 표시장치의 시간분할 구동의 과정을 보여주는 도면이다.
도 13은 프레임 구간 내에서 제1그룹의 게이트라인들에 연결된 제1그룹의 서브화소들에 K개의 서브프레임 각각에 대응하는 데이터신호를 인가하는 단계와 프레임 구간 동안 제2그룹의 게이트라인에 연결된 제2그룹의 서브화소들에 상기 K보다 작은 L개의 서브프레임 각각에 대응하는 데이터신호를 인가하는 단계를 포함하여 시간분할 구동인 인터레이스 디지털 구동을 구현하는 방법을 보여준다.
먼저, K개의 서브프레임으로 구성되는 프레임 구간 동안 제1그룹의 게이트라인들 및 제2게이트라인들을 분류한다(S1310). 이는 타이밍 컨트롤러(140)의 서브프레임 변환부(1210)가 계조의 비트수 등을 고려하여 설정할 수 있다.
다음으로, 미리 설정된 순서에 따라 제1그룹의 게이트라인들에 연결된 제1그룹의 서브화소들에 K개의 서브프레임 각각에 대응하는 데이터신호를 인가한다(S1320). 이는 타이밍 컨트롤러(140)의 인터레이스 제어부(1220)가 하나의 프레임 구간 동안 얼마의 게이트라인들에게 스캔신호를 인가할 것인지에 따라 제어될 수 있다. 제1그룹은 앞서 전체 계조를 표시하는 게이트라인들을 의미한다.
그리고 전술한 프레임 구간 동안 제2그룹의 게이트라인에 연결된 제2그룹의 서브화소들에 K보다 작은 L개의 서브프레임 각각에 대응하는 데이터신호를 인가한다(S1330). 이는 하나의 프레임 구간 동안 오프되어야 하는, 제2그룹의 서브화소들이 계조의 대표값에 대응하여 온 또는 오프하는 것을 일 실시예로 한다. L은 앞서 살펴본 바와 같이 1이 될 수도 있고, 혹은 그 이상이 될 수도 있다. 인터레이스의 시간적 특성을 고려하여 프레임 구간을 짧게 하기 위해, L이 1이 되도록 할 수 있다. 또한, 인터레이스의 시간적 특성 보다 영상 계조의 정확한 표현을 위해 L을 2 이상 되도록 설정할 수 있다.
보다 상세히, 제1그룹의 게이트라인과 제2그룹의 게이트라인은 교번으로 스캔신호를 수신할 수 있다. 그리고, 앞서 도 6의 실시예에서 살펴본 바와 같이, 제1그룹의 게이트라인은 K개의 서브프레임에 대응하는 데이터 신호를 제1그룹의 서브화소에 인가할 수 있도록 K 번의 스캔 신호를 수신할 수 있다. 반면, 2그룹의 게이트라인은 L개의 서브프레임에 대응하는 데이터 신호를 제2그룹의 서브화소에 인가할 수 있도록 L 번의 스캔 신호를 수신한다. 도 6에서는 GL1, GL3, ..., GL(n)이 4번의 스캔 신호를 수신하는 동안 GL2, GL4, ... 들이 1번의 스캔 신호를 수신하는 예를 살펴보았다. 도 6에서 GL2, GL4, ... 들이 블랙 데이터 대신 1번의 스캔 신호를 수신하는 반면 이로 인해 해당 서브화소들의 계조의 MSB에 해당하는 서브프레임 구간에서 온/오프 되어 표현할 수 있으므로, 휘도를 증가시킬 수 있다.
또한, 도 및 도 6과 같이, 제2그룹의 서브화소들에 데이터 신호를 인가하는 S1330 단계는 프레임 구간 동안 제2그룹의 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하는 단계를 포함한다. 이 경우, L이 1이 될 수 있다.
도 7과 같이, 제2그룹의 서브화소들에 데이터 신호를 인가하는 S1330 단계는 프레임 구간 중 일부 서브프레임 구간 동안 제2그룹의 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하는 단게를 포함한다. 이 경우, L이 1이 되며, 계조의 대표값은 계조를 나타내는 데이터의 비트 중에서 MSB가 될 수 있다.
또한, 도 8과 같이, 프레임 구간이 중첩되는 구조로 할 수 있다. 즉, 프레임 구간은 제1시간구간 및 제2시간구간을 포함하며, 제1그룹의 서브화소들에 데이터신호를 인가하는 단계(S1320)는 제1시간구간에는 제1그룹의 게이트라인들에 연결된 서브화소들에 K보다 작은 P개의 서브프레임 구간에 대응하는 데이터 신호를 인가하는 단계와 제2시간구간에는 제1그룹의 게이트라인들에 연결된 서브화소들에 (K-P)개의 서브프레임 구간에 대응하는 데이터 신호를 인가하는 단계를 포함한다(도 8의 OddLine의 Frame_Odd 구간).
또한, 제2그룹의 서브화소들에 데이터신호를 인가하는 단계(S1330)는 제1시간구간에는 제2그룹의 서브화소들에 하나 이상의 서브프레임 구간에 대응하는 데이터 신호를 인가하는 단계(도 8의 820 참조)와 제2시간구간에는 제2그룹의 서브화소들에 K개의 서브프레임 구간에 대응하는 데이터신호를 인가하는 단계(도 8의 821 참조)를 포함한다.
이와 같이 프레임 구간이 나누어지는 것은 제1그룹 및 제2그룹이 바뀌는 경우에도 동일하다. 도 8에서 OddLine의 Frame_Odd는 EvenLine의 Frame_Odd 전체와 Frame_Even의 일부에 중첩됨을 알 수 있다. 마찬가지로, EvenLine의 Frame_Evne 역시 OddLine의 Frame_Odd 일부와 Frame_Even의 전체에 중첩됨을 알 수 있다. 이를 통하여 두 그룹의 게이트라인 전부에 데이터 신호를 인가함에 있어서 소요되는 시간이 기존의 인터레이스 방식보다 25% 정도를 줄일 수 있으므로, 스캔 시간을 줄일 수 있다.
도 13의 과정은 타이밍 컨트롤러(140)에서 제어할 수 있다.
본 발명의 실시예를 적용할 경우, 디지털 구동 시 인터레이스 방식으로 구동할 경우 에서 휴기 구간에 블랙 데이터(Black Data) 대신 계조 데이터의 대표값에 해당하여 서브화소들이 온 또는 오프 하여 발광하도록 신호를 인가한다.
특히, 대표값이란 계조데이터의 MSB 데이터 등을 일 실시예로 하며, 그 서브화소의 값(픽셀값)을 대표하는 모든 데이터를 포함한다.
본 발명의 일 실시예는 디지털 구동 이외에도 PDP 구동 등 시간분할을 하는 모든 구동 방식에 적용될 수 있다. 또한, MSB와 같은 대표값은 전체 프레임 구간에 인가될 수도 있고(도 5 내지 6 참조), 해당 MSB를 나타내는 서브프레임의 구동 시간에만 인가할 수도 있다(도 7 참조).
도 8에서 살펴본 바와 같이, 해당 MSB를 나타내는 서브프레임의 구동 시간에만 신호를 인가할 경우, 전체 구동 시간을 줄여 구동 할 수 있다.
도 14는 본 발명의 또다른 실시예에 의한 블랙 데이터 대신에 MSB 데이터를 서브프레임 구간 동안 인가하는 구성을 보여주는 도면이다. 도 7과 달리 기존의 MSB에 대응한 발광 구간(제1서브프레임 구간)만큼 발광하는 방식이되, 발광 구간을 달리하는 실시예이다.
제1프레임(Frame_Odd)은 홀수 번째 게이트라인에서 영상을 출력하며, 짝수 번째 게이트라인에서는 블랙 데이터를 출력한다(1421 참조). 그리고, 제2서브프레임 내지 제4서브프레임 구간(SF2~SF4) 동안에는 홀수 번째 게이트라인에서 영상을 출력하며, 짝수 번째 게이트라인에서는 해당 서브화소의 데이터에서 MSB를 반영하여 서브화소를 발광시킨다(1422참조).
반대로, 제2프레임(Frame_Even)은 짝수 번째 게이트라인에서 영상을 출력하며, 홀수 번째 게이트라인에서는 블랙 데이터를 출력한다(1411 참조). 그리고 제2서브프레임 내지 제4서브프레임 구간(SF2~SF4) 동안에는 짝수 번째 게이트라인에서 영상을 출력하며, 홀수 번째 게이트라인에서는 해당 서브화소의 데이터에서 MSB를 반영하여 서브화소를 발광시킨다(1412참조).
도 14는 휴기로 설정된 게이트라인들에서 MSB와 같이 계조의 대표값을 출력하는 서브프레임 구간(1412, 1422)이 영상을 출력하는 게이트라인의 서브프레임과 일치하지 않게 동작하는 실시예를 보여준다.
과거, 인터레이스 방식에서 특정한 게이트라인들이 발광하지 않으므로 전체적으로 휘도가 부족하게 되며, 이를 보상하기 위해 EVDD 혹은 SVDD 를 더 인가해야 하는 문제가 있었으며, 이는 전체적인 소비전력 저감 효과가 줄어들게 되어, 디지털 구동이 가지고 있는 장점이 많은 부분 상쇄되었다. 그러나, 본 발명을 적용할 경우, 인터레이스 방식에서 특정 프레임에서 아예 발광시키지 않았던 게이트라인들의 서브화소들에게 데이터의 대표값에 대응하여 발광하도록 하여 전체 휘도를 높일 수 있다. 또한, 전체 휘도가 높아짐으로 인해, 소비전력의 저감 효과를 높일 수 있다.
이상에서는 본 발명의 실시예를 중심으로 설명하였지만, 통상의 기술자의 수준에서 다양한 변경이나 변형을 가할 수 있다. 따라서, 이러한 변경과 변형이 본 발명의 범위를 벗어나지 않는 한 본 발명의 범주 내에 포함되는 것으로 이해할 수 있을 것이다.
100: 표시장치 110: 표시패널
120: 게이트 드라이버 130: 데이터 드라이버
140: 타이밍 컨트롤러 1210: 서브프레임 변환부
1220: 인터레이스 제어부

Claims (15)

  1. 게이트라인들과 데이터라인들이 교차하여 정의되는 다수의 서브화소들이 배치된 표시패널;
    상기 게이트라인에 제1신호를 인가하는 게이트 드라이버;
    상기 데이터라인에 제2신호를 인가하는 데이터 드라이버; 및
    하나의 프레임 구간을 어드레싱 구간과 발광구간을 각각 포함하는 K개의 서브프레임으로 변환하는 서브프레임 변환부와 제1프레임 구간 동안 제1그룹의 게이트라인들에 연결된 서브화소들에 K개의 서브프레임 각각에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하며, 상기 제1프레임 구간 동안 제2그룹의 게이트라인들에 연결된 서브화소들에 상기 K보다 작은 L개의 서브프레임 각각에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는 인터레이스 제어부를 포함하는 타이밍 컨트롤러를 포함하는 표시장치.
  2. 제1항에 있어서,
    상기 L은 1이며,
    상기 인터레이스 제어부는 상기 제1프레임 구간 동안 상기 제2그룹의 게이트라인에 연결된 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는, 표시장치.
  3. 제1항에 있어서,
    상기 L은 1이며,
    상기 인터레이스 제어부는 상기 제1프레임 구간 중 일부 서브프레임 구간 동안 상기 제2그룹의 게이트라인들에 연결된 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는, 표시장치.
  4. 제3항에 있어서,
    상기 일부 서브프레임 구간은 상기 제1그룹의 K개의 서브프레임 구간 중 계조의 대표값에 해당하는 서브프레임 구간에 대응하는, 표시장치.
  5. 제1항에 있어서,
    상기 제1프레임 구간은 제1시간구간 및 제2시간구간을 포함하며,
    상기 인터레이스 제어부는
    상기 제1시간구간에는 제1그룹의 게이트라인들에 연결된 서브화소들에 K보다 작은 P개의 서브프레임 구간에 대응하는 데이터 신호를 인가하고, 제2그룹의 게이트라인들에 연결된 서브화소들에 하나 이상의 서브프레임 구간에 대응하는 데이터 신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하며,
    상기 제2시간구간에는 상기 제1그룹의 게이트라인들에 연결된 서브화소들에 (K-P)개의 서브프레임 구간에 대응하는 데이터 신호를 인가하고, 제2그룹의 게이트라인들에 연결된 서브화소들에 하나 이상의 서브프레임 구간에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는 표시장치.
  6. 다수의 게이트라인과 데이터라인이 교차하여 정의되는 다수의 서브화소들이 배치된 표시패널의 상기 게이트라인에 제1신호를 인가하는 게이트 드라이버와 상기 데이터라인에 제2신호를 인가하는 데이터 드라이버를 제어하는 타이밍 컨트롤러에 있어서,
    하나의 프레임 구간을 어드레싱 구간과 발광구간을 각각 포함하는 K개의 서브프레임으로 변환하는 서브프레임 변환부; 및
    제1프레임 구간 동안 제1그룹의 게이트라인들에 연결된 서브화소들에 K개의 서브프레임 각각에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하며, 상기 제1프레임 구간 동안 제2그룹의 게이트라인들에 연결된 서브화소들에 상기 K보다 작은 L개의 서브프레임 각각에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는 인터레이스 제어부를 포함하는 타이밍 컨트롤러.
  7. 제6항에 있어서,
    상기 L은 1이며,
    상기 인터레이스 제어부는 상기 제1프레임 구간 동안 상기 제2그룹의 게이트라인에 연결된 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는, 타이밍 컨트롤러.
  8. 제6항에 있어서,
    상기 L은 1이며,
    상기 인터레이스 제어부는 상기 제1프레임 구간 중 일부 서브프레임 구간 동안 상기 제2그룹의 게이트라인들에 연결된 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는, 타이밍 컨트롤러.
  9. 제8항에 있어서,
    상기 일부 서브프레임 구간은 상기 제1그룹의 K개의 서브프레임 구간 중 계조의 대표값에 해당하는 서브프레임 구간에 대응하는, 타이밍 컨트롤러.
  10. 제6항에 있어서,
    상기 제1프레임 구간은 제1시간구간 및 제2시간구간을 포함하며,
    상기 인터레이스 제어부는
    상기 제1시간구간에는 제1그룹의 게이트라인들에 연결된 서브화소들에 K보다 작은 P개의 서브프레임 구간에 대응하는 데이터 신호를 인가하고, 제2그룹의 게이트라인들에 연결된 서브화소들에 하나 이상의 서브프레임 구간에 대응하는 데이터 신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하며,
    상기 제2시간구간에는 상기 제1그룹의 게이트라인들에 연결된 서브화소들에 (K-P)개의 서브프레임 구간에 대응하는 데이터 신호를 인가하고, 제2그룹의 게이트라인들에 연결된 서브화소들에 하나 이상의 서브프레임 구간에 대응하는 데이터신호를 인가하도록 상기 게이트 드라이버와 상기 데이터 드라이버를 제어하는 타이밍 컨트롤러.
  11. K개의 서브프레임으로 구성되는 프레임 구간동안 제어할 제1그룹의 게이트라인들 및 제2게이트라인들을 분류하는 단계;
    미리 설정된 순서에 따라 상기 제1그룹의 게이트라인들에 연결된 제1그룹의 서브화소들에 K개의 서브프레임 각각에 대응하는 데이터신호를 인가하는 단계; 및
    상기 프레임 구간 동안 제2그룹의 게이트라인에 연결된 제2그룹의 서브화소들에 상기 K보다 작은 L개의 서브프레임 각각에 대응하는 데이터신호를 인가하는 단계를 포함하는, 표시장치의 시간분할 구동 방법.
  12. 제11항에 있어서,
    상기 제1그룹의 게이트라인과 상기 제2그룹의 게이트라인은 교번으로 스캔신호를 수신하며,
    상기 제1그룹의 게이트라인은 K개의 서브프레임에 대응하는 데이터 신호를 상기 제1그룹의 서브화소에 인가할 수 있도록 K 번의 스캔 신호를 수신하는 단계; 및
    상기 제2그룹의 게이트라인은 L개의 서브프레임에 대응하는 데이터 신호를 상기 제2그룹의 서브화소에 인가할 수 있도록 L 번의 스캔 신호를 수신하는 단계를 포함하는 표시장치의 시간분할 구동 방법.
  13. 제11항에 있어서,
    상기 L은 1이며,
    상기 제2그룹의 서브화소들에 데이터 신호를 인가하는 단계는
    상기 프레임 구간 동안 상기 제2그룹의 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하는 단계인 표시장치의 시간분할 구동 방법.
  14. 제11항에 있어서,
    상기 L은 1이며,
    상기 제2그룹의 서브화소들에 데이터 신호를 인가하는 단계는
    상기 프레임 구간 중 일부 서브프레임 구간 동안 상기 제2그룹의 서브화소들 각각에 인가될 계조의 대표값에 대응하는 데이터신호를 인가하는 단계인 표시장치의 시간분할 구동 방법.
  15. 제11항에 있어서,
    상기 프레임 구간은 제1시간구간 및 제2시간구간을 포함하며,
    제1그룹의 서브화소들에 데이터신호를 인가하는 단계는 상기 제1시간구간에는 제1그룹의 게이트라인들에 연결된 서브화소들에 K보다 작은 P개의 서브프레임 구간에 대응하는 데이터 신호를 인가하는 단계와 상기 제2시간구간에는 상기 제1그룹의 게이트라인들에 연결된 서브화소들에 (K-P)개의 서브프레임 구간에 대응하는 데이터 신호를 인가하는 단계를 포함하며,
    상기 제2그룹의 서브화소들에 데이터신호를 인가하는 단계는 상기 제1시간구간에는 상기 제2그룹의 서브화소들에 하나 이상의 서브프레임 구간에 대응하는 데이터 신호를 인가하는 단계와 상기 제2시간구간에는 상기 제2그룹의 서브화소들에 K개의 서브프레임 구간에 대응하는 데이터신호를 인가하는 단계를 포함하는 표시장치의 시간분할 구동 방법.

KR1020160054681A 2016-05-03 2016-05-03 시간분할 구동 방법 및 이를 구현하는 장치 KR102509878B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160054681A KR102509878B1 (ko) 2016-05-03 2016-05-03 시간분할 구동 방법 및 이를 구현하는 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160054681A KR102509878B1 (ko) 2016-05-03 2016-05-03 시간분할 구동 방법 및 이를 구현하는 장치

Publications (2)

Publication Number Publication Date
KR20170124809A true KR20170124809A (ko) 2017-11-13
KR102509878B1 KR102509878B1 (ko) 2023-03-14

Family

ID=60386053

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160054681A KR102509878B1 (ko) 2016-05-03 2016-05-03 시간분할 구동 방법 및 이를 구현하는 장치

Country Status (1)

Country Link
KR (1) KR102509878B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019194588A1 (en) * 2018-04-04 2019-10-10 Samsung Electronics Co., Ltd. Method for driving plurality of pixel lines and electronic device thereof

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100560502B1 (ko) * 2004-10-11 2006-03-14 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR20130032161A (ko) * 2011-09-22 2013-04-01 삼성전자주식회사 디스플레이 패널 구동 방법 및 이를 적용한 디스플레이 장치
KR20140137831A (ko) * 2013-05-24 2014-12-03 엘지디스플레이 주식회사 저속 구동용 표시장치와 그 구동방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100560502B1 (ko) * 2004-10-11 2006-03-14 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR20130032161A (ko) * 2011-09-22 2013-04-01 삼성전자주식회사 디스플레이 패널 구동 방법 및 이를 적용한 디스플레이 장치
KR20140137831A (ko) * 2013-05-24 2014-12-03 엘지디스플레이 주식회사 저속 구동용 표시장치와 그 구동방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019194588A1 (en) * 2018-04-04 2019-10-10 Samsung Electronics Co., Ltd. Method for driving plurality of pixel lines and electronic device thereof
US10867547B2 (en) 2018-04-04 2020-12-15 Samsung Electronics Co., Ltd. Method for driving plurality of pixel lines and electronic device thereof

Also Published As

Publication number Publication date
KR102509878B1 (ko) 2023-03-14

Similar Documents

Publication Publication Date Title
US10937370B2 (en) Data driving circuit, display panel and display
EP2913818A1 (en) Display apparatus and method of driving the same
US20070132674A1 (en) Driving method of self-luminous type display unit, display control device of self-luminous type display unit, current output type drive circuit of self-luminous type display unit
KR102468727B1 (ko) 타이밍 컨트롤러, 데이터 드라이버, 표시장치 및 그 구동방법
CN105047128A (zh) 显示装置和用于驱动显示装置的方法
KR20080082280A (ko) 유기전계발광표시장치 및 그의 구동방법
CN111435586A (zh) 显示设备及驱动显示面板的方法
CN111883053A (zh) 显示设备及驱动显示设备的方法
US11282459B2 (en) Display apparatus and method of driving display panel using the same
KR101765798B1 (ko) 액정표시장치 및 그 구동방법
KR101354272B1 (ko) 액정표시장치 및 그 구동 방법
KR20140054598A (ko) 타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 표시장치
CN113380205A (zh) 用于补偿数据的数据处理装置
CN112349246A (zh) 显示装置和驱动显示装置的显示面板的方法
KR101941442B1 (ko) 발광다이오드표시장치 및 이의 구동방법
KR102503786B1 (ko) 서브프레임에 기반한 디지털 구동 장치 및 이를 포함하는 표시장치
KR102044133B1 (ko) 유기발광소자표시장치 및 그 구동방법
KR20170126084A (ko) 표시 장치 및 그 구동 방법
KR102509878B1 (ko) 시간분할 구동 방법 및 이를 구현하는 장치
KR101973405B1 (ko) 액정표시장치
KR102270604B1 (ko) 영상 표시 시스템
KR102408715B1 (ko) 영상 표시장치 및 그 구동방법
KR20110061770A (ko) 액정표시장치 및 그 구동방법
KR101992879B1 (ko) 유기 발광 다이오드 표시장치와 그 구동방법
KR20070065063A (ko) 데이터 선 구동 방법 및 이를 이용한 평판 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant