KR940003630B1 - 브이지에이의 다중폰트 선택회로 - Google Patents

브이지에이의 다중폰트 선택회로 Download PDF

Info

Publication number
KR940003630B1
KR940003630B1 KR1019910020068A KR910020068A KR940003630B1 KR 940003630 B1 KR940003630 B1 KR 940003630B1 KR 1019910020068 A KR1019910020068 A KR 1019910020068A KR 910020068 A KR910020068 A KR 910020068A KR 940003630 B1 KR940003630 B1 KR 940003630B1
Authority
KR
South Korea
Prior art keywords
memory
font
character
selection
output
Prior art date
Application number
KR1019910020068A
Other languages
English (en)
Other versions
KR930010707A (ko
Inventor
박종석
Original Assignee
금성일렉트론 주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론 주식회사, 문정환 filed Critical 금성일렉트론 주식회사
Priority to KR1019910020068A priority Critical patent/KR940003630B1/ko
Publication of KR930010707A publication Critical patent/KR930010707A/ko
Application granted granted Critical
Publication of KR940003630B1 publication Critical patent/KR940003630B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

브이지에이의 다중폰트 선택회로
제1a도는 종래의 메모리 데이타 버스가 16비트인 브이지에이의 폰트 선택회로도.
제1b도는 종래의 메모리 데이타 버스가 8비트인 브이지에이의 폰트 선택회로도.
제2도는 본 발명 브이지에이의 다중폰트 선택회로도.
* 도면의 주요부분에 대한 부호의 설명
100 : 브이지에이 101,102 : 레지스터A와 B
103 : 멀티플렉서 104 : 어드레스발생부
110 : 메모리 111A,111B : 제1메모리플랜부
112A,112B : 제2메모리플랜부 AND : 앤드게이트
Att3,Att4 : 어트리부트의 비트 CC : 문자코드
FSR : 폰트 선택레지스터 FD : 폰트 데이타
본 발명은 다중 선택 소프트웨어 폰트에 관한 것으로, 특히 특정 레지스터를 두어 16가지의 폰트형태를 브이지에이(Video Graphic Adapter : VGA)가 억세스할 수 있도록 한 브이지에이의 다중폰트 선택회로에 관한 것이다.
제1a도는 종래의 메모리 데이타 버스가 16비트인 브이지에이의 폰트 선택회로도로서 이에 도시한 바와 같이, 선택신호를 각각 수신하고 축적하는 선택레지스터A, B(11), (12)와, 문자에 대한 어트리부트(Attribute)의 비트(Att3) 레벨에 따라 상기 선택레지스터A, B(11), (12)의 선택신호를 선택하여 출력하는 제1멀티플렉서(13)와, 문자코드(Character Code : CC)에 의해 상기 제1멀티플렉서(13)로부터 출력된 상기 선택레지스터A, B(11), (12)이 출력신호에 해당하는 어드레스(Add)를 발생하는 어드레스발생부(14)와, 상기 어드레스발생부(14)로부터 발생되는 어드레스에 따라 기억된 각각 8비트 문자 폰트데이타를 선택하여 출력하는 제1, 2메모리플랜(Memory Plane)부(21), (22)와, 문자에 대한 어트리부트의 비트(Att4)와 폰트 선택레지스터(Font Select Resister : FSR)의 출력신호를 앤드화하여 출력하는 앤드게이트(AND)와, 상기 앤드게이트(AND)로부터 출력된 신호에 의해 상기 제1, 2메모리플랜부(21), (22)의 각각의 8비트 폰트데이타(Font Data : FD)를 선택하여 출력하는 제2멀티플렉서(15)로 구성된 것으로, 도면중 미설명 부호 10, 20는 브이지에이와 메모리이다.
제1b도는 종래의 메모리 데이타 버스가 8비트인 브이지에이의 폰트 선택회로도로서 이에 도시한 바와 같이, 선택신호를 각각 수신하고, 축적하는 선택레지스터A, B(31), (32)와, 문자에 대한 어트리부트(Attribute)의 비트(Att3) 레벨에 따라 상기 선택레지스터A, B(31), (32)의 선택신호를 선택하여 출력하는 멀티플렉서(33)와, 문자코드(CC)에 의해 상기 멀티플렉서(33)로부터 출력된 상기 선택레지스터A, B(31), (32)의 출력신호에 해당하는 어드레스(Add)를 발생하는 어드레스발생부(34)와, 상기 어드레스발생부(34)로부터 발생되는 어드레스에 따라 기억된 8비트 문자 폰트데이타를 선택하여 브이지에이(30)의 폰트데이타(FD)로 직접 사용되는 메모리플랜부(40)로 구성된 것으로, 도면 중 미설명 부호 40은 메모리이다.
이와 같이 구성된 종래의 기술 동작 설명을 하면 다음과 같다.
먼저, 제1a도는 어트리부트의 비트(Att3)가 “0”일때는 선택레지스터A(11)의 출력신호가 제1멀티플렉서(13)의 입력단자에 인가하게 되고 어트리부트의 비트(Att3)가 “1”일때는 선택레지스터(12)의 출력신호가 제1멀티플렉서(13)의 입력단자에 인가하게 된다.
이에따라, 어드레스발생부(14)는 문자코드(CC)에 의해 상기 제1멀티플렉서(13)에서 선택된 신호에 해당하는 어드레스(Add)를 발생하여 메모리(20)내의 제1, 2메모리플랜부(21), (22)의 폰트데이타를 브이지에이(10)내의 제2멀티플렉서(15)의 입력단자에 인가하면, 어트리부트의 비트(Att4)와 폰트 선택레지스터(FSF)의 출력신호를 앤드화하여 출력하는 앤드게이트(AND)의 출력이 “0”이면 상기 제1메모리플랜부(21)의 폰트데이타(FD)를 억세스하고, “1”이면 제2메모리플랜부(22)의 폰트데이타(FD)를 억세스한다.
이때, 폰트데이타만을 억세스하자면 그 폰트 선택레지스터(FSR)가 “1”이면 어트리부트의 비트(Att4)의 레벨(“0” 또는 “1”) 상태에 따라 제1, 2메모리플랜부(21), (22)의 폰트데이타를 억세스할 수 있다.
한편, 제1b도는 오직 어트리부트의 비트(Att3)만으로 폰트데이타를 선택할 수 밖에 없는 메모리 데이타 버스가 8비트인 브이지에이의 폰트 선택회로로서, 멀티플렉서(33)는 어트리부트의 비트(Att3)가 “0”이면 선택레지스터A(13)의 출력신호를, “1”이면 선택레지스터B(32)의 출력신호를 선택한 후 어드레스발생부(34)로 입력시킨다.
이에따라, 상기 어드레스발생부(34)는 문자코드(CC)에 의해 상기 멀티플렉서(33)로부터 출력된 상기 선택레지스터A, B(31), (32)의 출력신호에 해당하는 어드레스를 발생시켜 메모리(40)내의 메모리플랜부(41)의 8개의 문자폰트를 억세스하여 브이지에이(30)의 폰트데이타(FD)로 사용한다.
그러나, 이와 같은 종래 브이지에이의 폰트 선택회로는 8비트 메모리 데이타 버스 구조상에서 최대로 폰트를 선택하여 사용할 수 있는 것이 8가지 중의 하나가 되므로, 메모리 데이타 버스가 8비트로 줄어들면 폰트 선택 사용에 제약을 받는 문제점이 있었다.
본 발명은 이와 같은 종래의 문제점을 해결하기 위하여 메모리 데이타 버스가 8비트인 브이지에이에서 16개의 문자 폰트 세트 중에 소프트웨어로 동시에 4개까지 문자 폰트를 억세스하여 사용할 수 있도록 한 브이지에이의 다중폰트 선택회로를 창안한 것으로, 이를 첨부한 도면을 참조해 설명하면 다음과 같다.
제2도는 본 발명 브이지에이의 다중폰트 선택회로도로서 이에 도시한 바와 같이, 선택신호를 각각 수신하고 축적하는 선택레지스터A, B(101), (102)와, 문자에 대한 어트리부트의 비트(Att3) 레벨에 따라 상기 선택레지스터A, B(101), (102)의 선택신호를 선택하여 출력하는 멀티플렉서(103)와, 문자에 대한 어트리부트의 비트(Att4)와 폰트 선택레지스터(FSR)의 출력신호를 앤드화하여 출력하는 앤드게이트(AND)와, 문자코드(CC)와 앤드게이트(AND)의 출력신호에 따라 상기 멀티플렉서(103)로부터 출력된 상기 선택레지스터A, B(101), (102)의 출력신호에 해당하는 어드레스(Add)를 발생하는 어드레스발생부(104)와, 각각의 폰트 “ø-2”와 “ø-3”에는 128개의 문자폰트가 저장되어 있고 “ø-2”와 “ø-3”의 두개의 합이 256개의 문자폰트가 되며 뱅크 ø위치에 구성되는 제1, 2메모리플랜부(111A), (112A) 및 상기 제1, 2메모리플랜부(111A), (112A)와 같은 구조로 구성되어 또다른 문자폰트가 뱅크 1에 위치되는 제1, 2메모리플랜부(111B), (112B)로 구성하여 상기 어드레스발생부(104)에서 출력되는 어드레스에 따라 뱅크 0인 제1, 2메모리플랜부(111A), (112A)의 폰트와 뱅크 1인 제1, 2메모리플랜부(111B), (112B)의 폰트를 선택하여 브이지에이(VGA)(100)의 폰트데이타(FD)로 사용되게 하는 메모리부(110)로 구성한다.
이와 같이 구성한 본 발명의 작용 및 효과를 설명하면 다음과 같다.
먼저, 제1, 2메모리플랜부(111A, 112B), (112A, 112B)에 16가지의 폰트가 저장된 후에 각각의 선택레지스터A, B(101), (102)에 적당한 문자 맵을 선택하고, 폰트 선택레지스터(FSR)를 “1”로 인에이블시킨다.
그런다음, 어트리부트의 비트(Att3)값이 “0”이면 멀티플렉서(103)는 상기 선택레지스터A(101)의 출력신호를 선택하여 어드레스발생부(104)에 입력하고, 어트리부트의 비트(Att3)값이 “1”이면 멀티플렉서(103)는 상기 선택레지스터B(102)의 출력신호를 선택하여 어드레스발생부(104)에 입력시킨다.
이에따라, 상기 어드레스발생부(104)는 문자코드(CC)와 앤드게이트(AND)의 출력 즉, 폰트 선택레지스터(FSR)가 “1”로 인에이블된 상태에서는 어트리부트의 비트(Att4)의 출력이 되어 해당하는 어드레스(Add)를 발생한 후 메모리(110)로 보내게 된다.
이때, 앤드게이트(AND)의 출력이 “0”이면 제1, 2메모리플랜부(111A), (112A)인 뱅크 ø를 선택하고, 앤드게이트(AND)의 출력이 “1”이면 제1, 2메모리플랜부(111B), (112B)인 뱅크 1을 선택하게 된다.
따라서, 이 어드레스(Add)가 적당히 선택된 후에 메모리 데이타는 브이지에이(VGA) 내부로 저장되어 문자의 폰트 데이타(FD)로 사용된다.
예를 들어, 폰트 선택레지스터(FSR)가 “1”로 세팅되고 선택레지스터A, B의 출력값이 “0”과 “3”으로 세팅되었을 때 메모리플랜부의 비트(Att3), (Att4)가 각각 “0, 0”일 때는 뱅크 ø인 제1, 2메모리플랜부(111A), (112A) 내의 “ø-2, ø-3”의 폰트가 브이지에이(100)에 저장되고, 어트리부트의 비트(Att3), (Att4)가 “1, ø”일 때는 뱅크 ø인 제1, 2메모리플랜부(111A), (112A) 내의 “3-2, 3-3”의 폰트가 브이지에이(100)에 저장되게 된다.
한편, 메모리플랜부의 비트(Att3), (Att4)가 “ø, 1”일때는 뱅크 1인 제1, 2메모리플랜부(111B), (112B) 내의 “ø′-2, ø′-3”의 폰트가 브이지에이(100)에 저장되고, 어트리부트의 비트(Att3), (Att4)가 “1, 1”일때는 뱅크 1인 제1, 제2메모리플랜부(111B), (112B) 내의 “3′-2, 3′-3”의 폰트가 브이지에이(100)에 저장된다.
이와 같이 문자폰트를 소프트웨어로 동시에 4개를 선택할 수 있다.
이상에서 상세히 설명한 바와 같이 본 발명은 메모리 데이타 버스가 8비트인 브이지에이에서 16개의 문자폰트 세트 중에 소프트웨어로 동시에 4개까지 문자폰트를 억세스하여 사용할 수 있게되어 폰트 선택 사용에 제약을 받지 않는 효과가 있게된다.

Claims (2)

  1. 문자에 대한 어트리부트의 비트(Att3)레벨에 따라 선택레지스터A, B(101), (102)의 출력신호를 선택하여 출력하는 멀티플렉서(103)와, 어트리부트의 비트(Att4)레벨과 폰트 선택레지스터(FSR)의 출력신호를 앤드화하여 출력하는 앤드게이트(AND)와, 문자코드(CC)와 상기 앤드게이트(AND)의 출력신호에 의해 상기 멀티플렉서(103)로부터 출력된 상기 선택레지스터A, B(101), (102)의 출력신호에 해당하는 어드레스(Add)를 발생시키는 어드레스발생부(104)로 구성하는 브이지에이(100)와, 상기 브이지에이(100)의 어드레스발생부(104)로부터 발생되는 어드레스에 따라 제1, 2메모리플랜부(111A, 111B), (111A, 112B) 내의 16가지 폰트를 선택하여 상기 브이지에이(100)의 폰트 데이타(FD)로 저장되게 하는 메모리(110)로 구성함을 특징으로 하는 브이지에이의 다중폰트 선택회로.
  2. 제1항에 있어서, 상기 메모리(110)는 각각 128개의 문자폰트가 들어있어 “0-2”와 “0-3” 두개의 합이 256개의 문자폰트가 되고 뱅크 ø위치에 있는 제1, 2메모리플랜부(111A), (112B)와, 상기 제1, 2메모리플랜부(111A), (112B)와 동일한 구조로 또다른 문자폰트 “ø′-2”와 “ø′-3”가 뱅크 1에 위치하는 제1, 2메모리플랜부(111B), (112B)로 구성된 것을 특징으로 하는 브이지에이의 다중폰트 선택회로.
KR1019910020068A 1991-11-12 1991-11-12 브이지에이의 다중폰트 선택회로 KR940003630B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910020068A KR940003630B1 (ko) 1991-11-12 1991-11-12 브이지에이의 다중폰트 선택회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910020068A KR940003630B1 (ko) 1991-11-12 1991-11-12 브이지에이의 다중폰트 선택회로

Publications (2)

Publication Number Publication Date
KR930010707A KR930010707A (ko) 1993-06-23
KR940003630B1 true KR940003630B1 (ko) 1994-04-25

Family

ID=19322680

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910020068A KR940003630B1 (ko) 1991-11-12 1991-11-12 브이지에이의 다중폰트 선택회로

Country Status (1)

Country Link
KR (1) KR940003630B1 (ko)

Also Published As

Publication number Publication date
KR930010707A (ko) 1993-06-23

Similar Documents

Publication Publication Date Title
US4831522A (en) Circuit and method for page addressing read only memory
EP0097834A2 (en) Circuits for accessing a variable width data bus with a variable width data field
US5319606A (en) Blocked flash write in dynamic RAM devices
EP0225059A2 (en) Semiconductor memory
US20080104364A1 (en) Vector indexed memory unit and method
JPS605497A (ja) 連想メモリのメモリ幅拡張装置
US4449181A (en) Data processing systems with expanded addressing capability
JP2915945B2 (ja) メモリ試験装置
US7610454B2 (en) Address decoding method and related apparatus by comparing mutually exclusive bit-patterns of addresses
US4183464A (en) Hash-coding data storage apparatus with error suppression
EP0211385B1 (en) Memory device
KR100339258B1 (ko) Fifo메모리장치 및 그 제어방법
US4128879A (en) Recirculating memory with plural input-output taps
KR940003630B1 (ko) 브이지에이의 다중폰트 선택회로
US5379410A (en) Data generating apparatus generating consecutive data and having a data skip scheme and a method of operating the same
EP0130246B1 (en) Cathode ray tube controller
KR960002032A (ko) 인터페이스 장치
US5130923A (en) Selective dynamic RAM address generator with provision for automatic refresh
US5270981A (en) Field memory device functioning as a variable stage shift register with gated feedback from its output to its input
US4931958A (en) Display system with fewer display memory chips
KR940003632B1 (ko) 마이크로 프로세서의 액세스 메모리 영역 확장 회로 및 방법
KR900000478B1 (ko) 메모리 보호회로
SU427389A1 (ru) Запоминающее устройство
JP2861435B2 (ja) パイプライン形演算装置
JPH06215559A (ja) ページメモリアクセス方式

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050322

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee