KR940003037Y1 - 칼라 디스플레이 장치의 일그러짐 보정 회로 - Google Patents
칼라 디스플레이 장치의 일그러짐 보정 회로 Download PDFInfo
- Publication number
- KR940003037Y1 KR940003037Y1 KR2019910017070U KR910017070U KR940003037Y1 KR 940003037 Y1 KR940003037 Y1 KR 940003037Y1 KR 2019910017070 U KR2019910017070 U KR 2019910017070U KR 910017070 U KR910017070 U KR 910017070U KR 940003037 Y1 KR940003037 Y1 KR 940003037Y1
- Authority
- KR
- South Korea
- Prior art keywords
- vertical
- variable resistor
- transistor
- display device
- voltage output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N3/00—Scanning details of television systems; Combination thereof with generation of supply voltages
- H04N3/10—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
- H04N3/16—Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
- H04N3/22—Circuits for controlling dimensions, shape or centering of picture on screen
- H04N3/23—Distortion correction, e.g. for pincushion distortion correction, S-correction
- H04N3/233—Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/646—Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Details Of Television Scanning (AREA)
Abstract
내용 없음.
Description
제1도는 본 고안의 일 실시예를 나타내는 상세 회로도.
제2도는 상기 제1도의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 수직 전압 출력부 2 : 수직 편향 코일
3 : 바이어스 전압 제어부 4 : 트랜지스터
5 : S자 보정부 6 : 수평 편향 코일
본 고안은 칼라 모니터나 칼라 텔레비젼에 있어서, 디스플레이 상에서 좌 우로 일그러짐이 발생하는 것을 방지하는 칼라 디스플레이 장치의 일그러짐 보정 회로에 관한 것이다.
일반적으로 편향각이 크고 중심과 좌 우 극점에 도달하는 빔전류의 이동 거리가 서로 다르므로 전자빔 도달거리 차이로 인하여 디스플레이 상에 좌 우 일그러짐이 발생하게 된다.
종래에는 수직 톱니파 전류를 조절하여 실패모양 외곡(pincushion distortoin)을 조절하였으나 구조상 어려움이 있었고 디스플레이 좌 우 끝부분은 완전히 보정할 수 없었으며 또한 부 극성 신호를 이용하여 보정 변압기에 가했기 때문에 보정 변압기 및 보정 캐퍼시터가 커야하는 문제점이 있었다.
본 고안은 상기 문제점을 해결하기 위하여 안출된 것으로서, 디스플레이 좌 우 끝부분에 발생하는 S자 외곡을 완전히 보정하여 구성을 보다 편리하여 비용을 절감할 수 있는 칼라 디스플레이 장치의 일그러짐 방지 회로를 제공함에 그 목적이 있다.
본 고안은 상기 목적을 달성하기 위하여 칼라 디스플레이 장치의 일그러짐 보정 회로에 있어서, 수직 주파수 만큼의 톱니파 전압을 출력하는 수직 전압 출력 수단, 상기 수직 전압 출력 수단에 연결된 수직 편향 수단, 상기 수직 전압 출력 수단에 연결되어 상기 수직 전압 출력 수단의 출력 전압을 정형화하는 바이어스 전압제어 수단, 상기 바이어스 전압 제어 수단에 연결된 트랜지스터, 상기 트랜지스터에 연결되어 파라보라형 전류를 조절하고 디스플레이의 S자 외곡을 보정하는 S자 보정 수단, 상기 S자 보정 수단에 연결된 수평 편향 코일로 구성한다.
이하 첨부된 제1도 및 제2도를 참조하여 본 고안을 상세히 설명한다.
제1도는 본 고안의 일 실시예를 나타내는 상세 회로도이고, 제2도는 상기 제1도의 각부 파형도를 나타낸다.
도면에서 1은 수직 전압 출력부, 2는 수직 편향 코일, 3은 바이어스 전압 제어부, 4는 트랜지스터, 5는 S자 보정부, 6은 수평 편향 코일, R1 내지 R6은 저항, VR1과 VR2는 가변 저항, C1 내지 C5는 컨덴서, D1은 다이오를 나타낸다.
본 고안의 구성은 다음과 같다.
수직 전압 출력부(1)에 각각 저항(R1,R2)의 일단을 연결하고 상기 저항(R1,R2)의 타단에 수직 편향 코일(2)과 컨덴서(C1)의 일단을 연결하여 상기 컨덴서(C1)의 타단에 바이어스 전압 제어부(3)를 연결하여 구성한다.
상기 바이어스 전압 제어부(3)에 트랜지스터(4)에 베이스단을 연결하고 상기 트랜지스터(4)의 에미터단에 S자 보정부(5)를 연결하며 상기 S자 보정부(5)에 수평 편향 코일(6)과 FBT(Fly Back Transformer)에 연결하여 구성한다.
또한 상기 트랜지스터(4)의 에미터단에 다이오드(D1)의 애노드단을 연결하고 상기 트랜지스터(4)의 베이스단에 상기 다이오드(D1)의 캐소드단을 연결하며 상기 트랜지스터(4)의 콜렉터단과 베이스단에 각각 저항(R3,R4)의 일단을 연결하고 상기 저항(R3,R4)의 차단에 저항(R5)을 연결하여 상기 저항(R5)에 전원을 인가한다.
상기한 바이어스 전압 제어부(3)의 상세한 구성은 다음과 같다.
먼저 상기 컨덴서(C1)의 타단에 저항(R6)의 일단을 연결하고 상기 저항(R6)의 타단에 가변 저항(VR1)의 일단을 연결하며 상기 가변 저항(RV1)의 타단에 두개의 컨덴서(C2,C3)와 가변 저항(VR2)의 일단을 각각 병렬로 연결한후 상기 컨덴서(C1, C2)와 가변 저항(VR2)의 타단을 접지시켜 구성한다.
상기한 S자 보정부(5)의 상세한 구성은 다음과 같다.
먼저 상기 트랜지스터(4)의 에미터단에 변압기(7)의 1차측 코일을 연결하고 상기 변압기(7)의 2차측 코일에 두개의 컨덴서(C4,C5)의 일단을 각각 연결하며 상기 컨덴서(C4,C5)의 타단을 각각 접지시켜 구성한다.
본 고안의 동작은 다음과 같다.
상기 수직 전압 출력부(1)에서 수직 주파수 만큼의 톱니파 전압을 출력하면(제2a도) 상기 바이어스 전압 제어부(3)에 의해 파형을 정형하게 되고 상기 바이어스 전압 제어부(3)의 출력(제2b도)은 상기 트랜지스터(3)의 베이스단 입력으로 들어가 증폭된 후 상기 변압기(7)의 일차 코일에 인가된다.
이때 상기 가변 저항(VR1,VR2)으로 상기 트랜지스터(4)의 베이스 전압을 극히 미세하게 조절하여도 상기 트랜지스터(4)의 콜렉터단과 에미터단의 전류가 조절되므로 상기 변압기(7)에 가해지는 파라보라형 전류가 조절되어 상기 수평 편향 코일(6)에 가해짐으로서(제2c도) 상기 수평 편향 코일(6)의 전류가 수직 주기로 변조한다.
또한 상기 변압기(7)의 2차측 코일과 연결된 컨덴서(C4,C5)는 서로 직렬 공진하여 디스플레이의 좌 우 양끝점에 발생하는 S자 외곡을 보정을 하게 된다.
상기한 바와 같이 본 고안은 파라볼라형 보정 전류를 쉽게 이끌어내어 수평 편향 코일에 가해줄 수 있으며 디스플레이의 좌 우 양끝점의 S자 보정을 할 수 있는 효과가 있다.
Claims (3)
- 칼라 디스플레이 장치의 일그러짐 보정 회로에 있어서, 수직 주파수 만큼의 톱니파 전압을 출력하는 수직 전압 출력 수단(1), 상기 수직 전압 출력 수단(1)에 연결된 수직 편향 수단(2), 상기 수직 전압 출력 수단(1)에 연결되어 상기 수직 전압 출력 수단(1)의 출력 전압을 정형화하는 바이어스 전압 제어 수단(3), 상기 바이어스 전압 제어 수단(3)에 연결된 트랜지스터(4), 상기 트랜지스터(4)에 연결되어 파라보라형 전류를 조절하고 디스플레이의 S자 외곡을 보정하는 S자 보정 수단(5), 상기 S자 보정 수단(5)에 연결된 수평 편향 코일(6)로 구성됨을 특징으로 하는 칼라 디스플레이 장치의 일그러짐 보정 회로.
- 제1항에 있어서, 상기 바이어스 전압 제어 수단(3)은 상기 수직 전압 출력 수단(1)에 연결된 제1가변 저항(RV1), 상기 제1가변 저항(RV1)에 연결된 제1컨덴서(C2), 상기 제1가변 저항(RV1)에 연결된 제2가변 저항(C3), 상기 제1가변 저항(RV1)에 연결된 제2가변 저항(RV2)으로 구성됨을 특징으로 하는 칼라 디스플레이 장치의 일그러짐 보정 회로.
- 제1항에 있어서, 상기 S자 보정 수단(5)은 상기 트랜지스터(4)에 1차측 코일이 연결된 변압기(7), 상기 변압기(7)의 2차측 코일에 연결된 제1컨덴서(C4), 상기 변압기(7)의 2차측 코일에 연결된 제2컨덴서(C5)로 구성됨을 특징으로 하는 칼라 디스플레이 장치의 일그러짐 보정 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910017070U KR940003037Y1 (ko) | 1991-10-14 | 1991-10-14 | 칼라 디스플레이 장치의 일그러짐 보정 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910017070U KR940003037Y1 (ko) | 1991-10-14 | 1991-10-14 | 칼라 디스플레이 장치의 일그러짐 보정 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930010033U KR930010033U (ko) | 1993-05-26 |
KR940003037Y1 true KR940003037Y1 (ko) | 1994-05-11 |
Family
ID=19320546
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019910017070U KR940003037Y1 (ko) | 1991-10-14 | 1991-10-14 | 칼라 디스플레이 장치의 일그러짐 보정 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940003037Y1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102343825B1 (ko) * | 2021-05-13 | 2021-12-27 | 이경대 | 필기구를 장착 가능한 장갑 |
-
1991
- 1991-10-14 KR KR2019910017070U patent/KR940003037Y1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102343825B1 (ko) * | 2021-05-13 | 2021-12-27 | 이경대 | 필기구를 장착 가능한 장갑 |
Also Published As
Publication number | Publication date |
---|---|
KR930010033U (ko) | 1993-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940001826B1 (ko) | 래스터 왜곡 보정회로 | |
US5475286A (en) | Deflection waveform correction circuit | |
JPH06105178A (ja) | ラスタ走査crt表示装置用偏向装置およびコンピュータシステム | |
US5469029A (en) | Deflection apparatus for raster scanned CRT displays | |
US3668463A (en) | Raster correction circuit utilizing vertical deflection signals and high voltage representative signals to modulate the voltage regulator circuit | |
US4516058A (en) | Linearity corrected horizontal deflection circuit | |
CA2039780C (en) | Pincushion correction circuit with gullwing compensation | |
JP3036744B2 (ja) | 偏向装置 | |
US4859915A (en) | Line deflection circuit with dynamic S correction | |
KR940003037Y1 (ko) | 칼라 디스플레이 장치의 일그러짐 보정 회로 | |
US4464612A (en) | Circuit arrangement for a picture display device for generating a sawtooth-shaped line deflection current | |
US5420483A (en) | Television deflection distortion correcting circuit | |
KR920000922Y1 (ko) | 위상 조정형 로컬사이드 핀큐션 조정회로 | |
KR100374053B1 (ko) | 내측래스터왜곡보정회로 | |
US4871951A (en) | Picture display device including a line synchronizing circuit and a line deflection circuit | |
JPH06105181A (ja) | ビデオ表示偏向装置 | |
US5466993A (en) | Deflection apparatus for raster scanned CRT displays | |
US4739228A (en) | Electric circuit for S correction of the vertical scanning ramp in a television apparatus | |
EP0201110B1 (en) | Picture display device including a line synchronizing circuit and a line deflection circuit | |
US6218791B1 (en) | Deflection correction | |
KR20010080642A (ko) | 라인 편향 회로, 동적 s 수정 회로, 디스플레이 장치 | |
US5299009A (en) | Amplifier with a tuned output transformer | |
US6614193B2 (en) | Deflection current modulation circuit | |
KR920006547Y1 (ko) | 라스터 수평센터 조정회로 | |
GB2098424A (en) | Horizontal driver and linearity circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20020417 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |