KR940001612A - 자동 감지 및 재편성 기능을 갖춘 네트워크칩 - Google Patents
자동 감지 및 재편성 기능을 갖춘 네트워크칩 Download PDFInfo
- Publication number
- KR940001612A KR940001612A KR1019930010658A KR930010658A KR940001612A KR 940001612 A KR940001612 A KR 940001612A KR 1019930010658 A KR1019930010658 A KR 1019930010658A KR 930010658 A KR930010658 A KR 930010658A KR 940001612 A KR940001612 A KR 940001612A
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- base
- port
- valid
- aui
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/40169—Flexible bus arrangements
- H04L12/40176—Flexible bus arrangements involving redundancy
- H04L12/40182—Flexible bus arrangements involving redundancy by using a plurality of communication lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/407—Bus networks with decentralised control
- H04L12/413—Bus networks with decentralised control with random access, e.g. carrier-sense multiple-access with collision detection (CSMA-CD)
Abstract
본 발명은 10 Base-T 포트에 의해 수신된 신호가 유효한지의 여부를 감지함으로써 회로에 연결된 10 Base-T 또는 10 Base 2 혹은 10 Base 5 포트용 AUI 포트에 나타난 데이타를 전송하기 위한 회로를 자동적으로 재편성하기 위한 방법 및 장치에 관한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 트랜시버의 실시예를 예시한 블럭선도,
제4도는 본 발명에 따른 트랜시버의 다른 상호 연결 및 근거리 통신망 콘트롤러 회로보드를 컴퓨터안에 연결시키기 위해 만든 다른IC회로를 도시한 블럭선도,
제5A도 및 제5B도는 10 Base-T MAU상호연결용 레지스터 매치 네트워크를 상세히 도시한 도면,
제6A도 및 제6B도는 MAU수신기 회로와 MAU송신기 회로를 도시한 도면,
제7A도 제7B도 및 제7C도는 AUI충돌 수신기 및 송신기 회로를 각기 도시한 도면,
제8도는 IEEE 803.2에 의해 설명된 링크집적논리를 위한 흐름도.
Claims (8)
10 Base 2 혹은 10 Base 5 동축미디어용 AUI를 수신하기 위한 AUI 포트에 연결된 AUI 충돌, AUI 수신 및 AUI 전송회로를 포함하며, 근거리 통신망과 IEEE 803.2 규격에 따른 컴퓨터의 데이타버스 사이에서 데이타 교환을 제어하기 위해 제2회로에 대해서 근거리통신망 신호를 연결하기 위한 제1회로에 있어서, 상기 제1 회로 안에 내장되어 있으며, 10 Base-T포트인 입력 및 출력 터미날을 포함하는 10 Base-T미디어 연결장치 유니트(MAU)와, 유효신호가 상기 10Base-T포트에서 수신되는지의 여부를 감지하기 위한 회로수단과, 상기 회로수단에서 나온 상기 유효신호표시에 대응하며, 상기 10 Base-T포트에서 상기 제2회로로 출력되는 상기 10 Base-T포트에서 나온 상기 신호가 유효하지 않을 때, 상기 AUI 포트에서 나온 신호를 상기 제2회로에 출력하는 것을 감지하는 수단 등으로 이루어짐을 특징으로 하는 자동 감지 및 재편성 기능을 갖춘 네트워크 칩.
제1항에 있어서, 상기 제1회로안에 내장된 상기 10Base-T MAU는 MAU수신기와 MAU송신기를 포함함을 특징으로 하는 자동 감지 및 재편성 기능을 갖춘 네트워크 칩.
제2항에 있어서, 상기 감지하기 위한 회로 수단은 IEEE 803.2규격으로 정의된 링크테스트 패스의 논리를 수행하는 상태기를 포함함을 특징으로 하는 자동 감지 및 재편성 기능을 갖춘 네트워크 칩.
제3항에 있어서 상기 유효신호표시에 대응하는 상기 수단은 10 Base-T포트 정보를 선택하기 위해 상기 유효신호 수신신호의 어써션에 대응하는 한쌍의 스위치를 포함함을 특징으로 하는 자동 감지 및 재편성 기능을 갖춘 네트워크 칩.
제4항에 있어서, 래치를 또한 포함하며, 상기 스위치는 상기 래치의 출력에 대응하는 멀티플렉서회로임을 특징으로 하는 자동 감지 및 재편성 기능을 갖춘 네트워크 칩.
제5항에 있어서, 상기 10Base-T포트에서 나온 펄스의 수신을 표시하는 MAU수신기 출력에 대해 입력에 연결된 AND 회로를 포함하며, 상기 AND 게이트에 대한 제2 입력은 전송 인에이블이며, 상기 AND 회로의 상기 출력은 상기 하나의 멀티플렉서에 대한 충돌표시기로서 참으로 어써트됨을 특징으로 하는 자동 감지 및 재편성 기능을 갖춘 네트워크 칩.
10 Base-T에서 나온 수신기라인이 유효네트워크 펄스를 수신하는지의 여부를 감지하는 단계와, 상기 10Base-T 수신라인이 유효펄스를 수행한다면 10 Base-T 데이타를 출력하도록 상기 제1회로의 출력을 스위칭하는 단계로 이루어짐을 특징으로 하는 10 Base-T와 10 Base 2혹은 10 Base 5동축포트를 수신하는 제1회로를 자동적으로 재편성 하는 방법.
제7항에 있어서, 상기 수신기라인이 유효 네트워크 데이타를 수신하는지를 감지하는 단계는 모든 논리에 따르는 네트워크 데이타를 나타내며, IEEE 803.2 규격의 링크테스트 흐름도를 만족하는 상기 테스트를 수행함으로써 결정됨을 특징으로 하는 10 Base-T 와 10 Base 2 혹은 10 Base 5 동축포트를 수신하는 제1회로를 자동적으로 재편성하는 방법.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/897,731 US5469437A (en) | 1992-06-12 | 1992-06-12 | Network chip with auto sensing and reconfiguration |
US7/897,731 | 1992-06-12 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR940001612A true KR940001612A (ko) | 1994-01-11 |
Family
ID=25408331
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930010658A KR940001612A (ko) | 1992-06-12 | 1993-06-11 | 자동 감지 및 재편성 기능을 갖춘 네트워크칩 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5469437A (ko) |
EP (1) | EP0574162A3 (ko) |
JP (1) | JPH0697944A (ko) |
KR (1) | KR940001612A (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10361802B1 (en) | 1999-02-01 | 2019-07-23 | Blanding Hovenweep, Llc | Adaptive pattern recognition based control system and method |
US5444856A (en) * | 1992-07-07 | 1995-08-22 | Intel Corporation | Apparatus and method for switching ethernet media type |
US5696899A (en) * | 1992-11-18 | 1997-12-09 | Canon Kabushiki Kaisha | Method and apparatus for adaptively determining the format of data packets carried on a local area network |
JP3054318B2 (ja) * | 1994-08-26 | 2000-06-19 | トヨタ自動車株式会社 | 双方向通信回路 |
US5886732A (en) * | 1995-11-22 | 1999-03-23 | Samsung Information Systems America | Set-top electronics and network interface unit arrangement |
US6005861A (en) * | 1995-11-22 | 1999-12-21 | Samsung Electronics Co., Ltd. | Home multimedia network architecture |
CA2238394C (en) * | 1995-11-22 | 2002-10-08 | Samsung Information Systems America | Home multimedia network architecture |
US7003796B1 (en) | 1995-11-22 | 2006-02-21 | Samsung Information Systems America | Method and apparatus for recovering data stream clock |
WO1999053627A1 (en) | 1998-04-10 | 1999-10-21 | Chrimar Systems, Inc. Doing Business As Cms Technologies | System for communicating with electronic equipment on a network |
US7966078B2 (en) | 1999-02-01 | 2011-06-21 | Steven Hoffberg | Network media appliance system and method |
KR100358103B1 (ko) | 1999-11-20 | 2002-10-25 | 삼성전자 주식회사 | 화상형성장치의 기능모듈 구현방법 |
US6684347B1 (en) | 2000-08-10 | 2004-01-27 | Adc Telecommunications, Inc. | Method and system for MDI crossover control |
TW515183B (en) * | 2001-06-29 | 2002-12-21 | Via Tech Inc | Networking device with automatic polarity coupling and method there for |
WO2005032158A2 (en) * | 2003-09-23 | 2005-04-07 | Arkados, Inc. | Integrated universal network adapter |
US7573968B2 (en) * | 2004-11-30 | 2009-08-11 | Oki Semiconductor Co., Ltd. | Data transmission circuit with serial interface and method for transmitting serial data |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5249183A (en) * | 1991-03-14 | 1993-09-28 | Level One Communications, Inc. | Interfacing unit for local area networks |
-
1992
- 1992-06-12 US US07/897,731 patent/US5469437A/en not_active Expired - Lifetime
-
1993
- 1993-05-26 EP EP93304076A patent/EP0574162A3/en not_active Withdrawn
- 1993-06-10 JP JP5138113A patent/JPH0697944A/ja not_active Withdrawn
- 1993-06-11 KR KR1019930010658A patent/KR940001612A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
US5469437A (en) | 1995-11-21 |
EP0574162A2 (en) | 1993-12-15 |
JPH0697944A (ja) | 1994-04-08 |
EP0574162A3 (en) | 1997-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940001612A (ko) | 자동 감지 및 재편성 기능을 갖춘 네트워크칩 | |
US5715405A (en) | Transceiver circuit with transition detection | |
US6453374B1 (en) | Data bus | |
US5327465A (en) | Method and apparatus for squelch circuit in network communication | |
GB2264845B (en) | Local area network adaptive circuit for multiple network types | |
CA2266029A1 (en) | Low power serial protocol translator for use in multi-circuit board electronic systems | |
US7177965B2 (en) | Linking addressable shadow port and protocol for serial bus networks | |
KR910010335A (ko) | 인터페이스 회로 | |
US6526468B1 (en) | Peripheral bus extender | |
KR101129748B1 (ko) | 활성 전원 관리 상태로부터의 탈출 대기 시간의 최적화 | |
US5761463A (en) | Method and apparatus for logic network interfacing with automatic receiver node and transmit node selection capability | |
RU98121843A (ru) | Полудуплексное управление универсальным асинхронным приемопередатчиком для одноканальной двунаправленной радиосвязи | |
US6745337B1 (en) | Glitch detection circuit for outputting a signal indicative of a glitch on a strobe signal and initializing an edge detection circuit in response to a control signal | |
KR100959846B1 (ko) | 차동 신호 전송 장치, 차동 신호 수신 장치 | |
US5905744A (en) | Test mode for multifunction PCI device | |
US6463496B1 (en) | Interface for an I2C bus | |
US5499242A (en) | Circuit for distributed collision detection | |
US5212685A (en) | Control circuit for half-duplex/simplex interface in communication system | |
US6933745B2 (en) | Bus network interface | |
KR19990053405A (ko) | 이더넷 근거리 통신망 구현을 위한 매칭 어뎁터 | |
JP2845000B2 (ja) | 双方向性信号線の信号送受信回路 | |
US5689643A (en) | Communication device for transmitting asynchronous formatted data synchronously | |
JPH07131504A (ja) | データ転送装置 | |
JPS6175651A (ja) | 変復調装置 | |
KR920000388B1 (ko) | 송·수신 데이타 충돌 감지회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |