KR940000980B1 - 피드포워드방식 티비씨(tbc)의 라이트클럭발생기 - Google Patents

피드포워드방식 티비씨(tbc)의 라이트클럭발생기 Download PDF

Info

Publication number
KR940000980B1
KR940000980B1 KR1019910023996A KR910023996A KR940000980B1 KR 940000980 B1 KR940000980 B1 KR 940000980B1 KR 1019910023996 A KR1019910023996 A KR 1019910023996A KR 910023996 A KR910023996 A KR 910023996A KR 940000980 B1 KR940000980 B1 KR 940000980B1
Authority
KR
South Korea
Prior art keywords
signal
output
clock
sampling
section
Prior art date
Application number
KR1019910023996A
Other languages
English (en)
Other versions
KR930014506A (ko
Inventor
권성재
Original Assignee
주식회사 금성사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 이헌조 filed Critical 주식회사 금성사
Priority to KR1019910023996A priority Critical patent/KR940000980B1/ko
Publication of KR930014506A publication Critical patent/KR930014506A/ko
Application granted granted Critical
Publication of KR940000980B1 publication Critical patent/KR940000980B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/20Signal processing not specific to the method of recording or reproducing; Circuits therefor for correction of skew for multitrack recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Television Signal Processing For Recording (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음.

Description

피드포워드방식 티비씨(TBC)의 라이트클럭발생기
제1도는 피드포워드방식 티비씨의 블록도.
제2도는 본 발명 피드포워드방식 티비씨의 라이트클럭발생기의 회로도.
제3도는 본 발명에 있어서 홀드신호부의 출력값에 대한 출력선택 신호부 출력값의 진리표.
제4도는 본 발명 피드포워드방식 티비씨의 라이트클럭발생기에서 신호파형도.
* 도면의 주요부분에 대한 부호의 설명
1,4 : 아날로그/디지털변환기 2,5 : 메모리
3,6 : 디지털/아날로그변환기 7 : 동기신호분리기
8 : 라이트클럭발생기 9 : 신호지연부
10 : 리드클럭발생기 19 : 멀티플렉서
31 : 샘플링신호부 32 : 샘플링신호생성부
33 : 홀드신호부 34,35 : 출력선택신호부
11,12,13,14,15,16,17,18 : 플립플롭 OR1,OR2,OR3: 오아게이트
AN1,AN2: 앤드게이트 XOR1,XOR2: 익스클루시브오아게이트
NOR1,NOR2: 노아게이트 A,B,C,D : 홀드신호부출력단
본 발명은 피드포워드방식 티비씨의 라이트클럭발생기에 관한 것으로, 특히 브이씨알에 있어서 피엘엘(PLL)과 같은 피드백방식의 위상비교기를 사용하지 않고 샘플앤홀드방식을 채택하여 재생수평동기신호의 위상에 가장 가까운 클럭을 사용하여 재생신호에 포함된 저역지터 및 고역지터를 효과적으로 제거하여 선명한 화면을 제공하도록 하는 피드포워드방식 티비씨의 라이트클럭발생기에 관한 것이다.
제1도는 피드포워드방식 티비씨의 블록도로서, 이에 도시한 바와같이 리드클럭을 생성하는 리드클럭발생기(10)와, 휘도신호(Y신호)를 인가받아 동기신호를 분리하는 동기신호분리기(7)와, 상기 리드클럭발생기(10)의 출력클럭을 지연시키는 신호지연부(9)와, 상기 동기신호분리기(7)의 수평동기신호 및 지연부(9)의 클럭을 인가받아 라이트클럭을 생성하는 라이트클럭발생기(8)와, 아날로그신호인 재생신호(Y,C)를 각기 디지털신호로 변환시키는 아날로그/디지털변환기(1), (4)와, 이 아날로그/디지털변환기(1), (4)의 출력을 저장하여 출력하는 메모리(2), (5)와, 이 메모리(2), (5)의 디지털 출력을 각기 아날로그신호로 변환하는 디지털/아날로그변환기(3), (6)로 구성된 것으로, 이와같은 피드포워드방식 티비씨의 동작과정을 설명하면 다음과 같다.
먼저, 휘도신호(Y신호)가 아날로그/디지털변환기(1)와 동기신호분리기(7)에 입력되어 동기신호분리기(7)에서 오드/이븐필드신호, 복합동기신호, 수직동기신호, 수평동기신호를 분리하고 리드클럭발생기(1)의 리드클럭이 지연부(9)에서 지연된 클럭과 동기신호분리기(7)의 수평동기신호가 라이트클럭발생기(8)에 입력되어 라이트클럭이 생성된다.
이때, 아날로그/디지털변환기(1)는 라이트클럭을 받아 아날로그인 휘도신호(Y신호)를 디지털 신호로 변환시키고 메모리(2)는 라이트클럭이 인가된 아날로그/디지털변환기(1)의 디지털 신호를 저장하고 리드클럭이 인가되면 저장한 디지털 신호를 출력하여, 리드클럭이 인가된 디지털/아날로그변환기(3)에서 아날로그신호로 변환하여 준다.
또한, 색신호(C신호)는 라이트클럭이 인가된 아날로그/디지털변환기(4)에서 디지털 신호로 변환되어 메모리(5)에 라이트클럭이 인가되면 저장되고 리드클럭이 인가되면 출력되어 리드클럭이 인가된 디지털/아날로그변환기(6)에서 아날로그 신호로 변환된다.
한편, 메모리(2), (5)는 데이터를 저장한 순서대로 출력하는 라인 메모리로서 데이터를 라이트/리드할때 타이밍이 서로 비동기이므로 타임베이스에러를 교정해 주고, 신호지연부(9)는 입력된 리드클럭을 일정한 시간간격만큼 지연시켜 여러 클럭을 출력하며 이때, 지연시간은 시간간격이 적으면 적을수록 타임베이스에러가 줄게 되지만 사용되는 디지털 논리회로의 스피드에 의해서 제한을 받게 되므로 리드클럭(RCLK)의 주파수는 항상 일정하나 라이트클럭(WCLK)의 주파수는 수평동기신호를 기준신호로 사용하므로 매 수평주사기간마다 변한다.
그러나, 이와같은 피드포워드방식 티비씨회로는 회로의 블록도만이 알려져 있어 구체적인 기술을 알 수 없으며 아식(ASIC)으로 구성하여 실제 동작원리를 알 수 없고 피엘엘(PLL)과 같은 위상 비교기를 사용한 티비씨는 라이트클럭(WCLK)이 여러개의 수평주사기간이 지나야지만 명도신호(Y신호)의 시간지터를 추종하는 문제점이 있었다.
본 발명은 이러한 점을 감안하여 피드포워드방식 티비씨에서 샘플앤홀드방식을 사용하여 재생신호에 포함된 저역지터 및 고역지터를 효과적으로 제거할 수 있도록 수평동기신호를 기준으로 라이트클럭을 생성하는 피드포워드방식 티비씨의 라이트클럭발생기를 창안한 것으로, 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제2도는 본 발명 피드포워드방식 티비씨의 라이트클럭발생기의 회로도로서 이에 도시한 바와같이 신호지연부(9)에서 지연된 클럭과 동기신호분리부(7)의 수평동기신호가 인가되는 네개의 플립플롭으로 조합된 샘플링신호부(31)와, 이 샘플링신호부(31)의 출력신호에서 샘플링 신호를 생성하는 샘플링신호생성부(32)와, 상기 샘플링신호부(31)의 출력신호 및 샘플링신호생성부(32)의 샘플링신호를 인가받아 홀드신호를 출력하는 네개의 플립플롭으로 조합된 홀드신호부(33)와, 이 홀드신호부(33)의 홀드신호를 인가받아 출력선택신호를 생성하는 출력선택신호부(34), (35)와, 이 출력선택신호부(34), (35)의 선택신호를 받아 상기 신호지연부(9)의 클럭(CLK3-Φ)을 선택하여 라이트클럭으로 출력하는 멀티플렉서(19)로 구성한 것으로 상기 출력선택신호부(34), (35)는 두 플립플롭의 출력(Q)을 익스클루시브오아게이트의 입력으로 하고, 다른 두 플립플롭의 출력(Q)을 노아게이트의 입력으로 하며 상기 익스클루시브오아게이트 및 노아게이트의 출력을 앤드게이트에 입력으로 인가하여 출력신호를 얻도록 구성한다.
이와같이 구성한 본 고안 피드포워드방식 티비씨의 라이트클럭발생기의 작용 및 효과를 상세히 설명하면 다음과 같다.
먼저, 전원(+5V)을 샘플링신호부(31)에 인가하면 샘플링신호부(31)의 각 플립플롭(11), (12), (13), (14)은 세트되어 각 출력단자(Q)로 "하이"레벨신호를 출력하고, 동기신호분리부(7)의 재생수평동기신호가 입력하면 샘플링신호부(31)의 각 플립플롭(11), (12), (13), (14)을 리세트시켜 각 출력단자(Q)는 "로우"레벨신호를 출력한다. 이때 리드클럭생성부(10)에서 인가된 리드클럭이 신호지연부(9)에서 지연되어 순차적으로 발생한 클럭(CLKΦ-CLK3)이 샘플링신호부(31)에 인가되며, 이 클럭(CLKΦ-CLK3)의 상승에지에서 순차적으로 각 플립플롭의 출력단자(Q)는 하이레벨신호를 출력한다.
또한, 샘플링신호부(31)의 출력신호를 샘플링신호생성부(32)에 인가하여 오아게이트(OR1-OR3)의 전송지연에 의하여 클럭(CLKΦ-CLK3)간에 최소의 지연시간이 결정되어 샘플링신호를 생성하고, 홀드신호부(33)에 샘플링신호를 인가하여 샘플링신호의 상승에지에서 샘플링 신호부(31)에서 가장 먼저 "하이"레벨신호를 출력한 플립플롭의 출력단만이 "하이"레벨신호로 홀드된다.
따라서, 출력선택신호부(34), (35)는 홀드신호부(33)의 출력값을 인가받아 논리조합하여 출력선택신호를 출력하고 멀티플렉서(19)의 선택단자(S0), (S1)에 인가하여 출력선택신호값에 의해 선택된 입력단자의 클럭을 라이트클럭으로 출력한다.
이때, 홀드신호부(32)의 출력은 샘플신호발생부(32)의 샘플신호에 의하여 각 플립플롭(15-18)중에서 가장 먼저 상승에지에서 "하이"레벨이 된 입력이 인가된 한 플립플롭만이 "하이"레벨신호로 홀드되므로 각 플립플롭(15-18)의 출력단신호(A-D)의 값과 이 출력값에 의한 출력선택신호부(34), (35)의 출력값은 제3도에 도시한 진리표와 같고 이때, 출력선택신호(S1), (S0)를 부울함수로 표시하면 다음과 같다.
S1=AB'C'D'+A'BC'D=(A'B+AB')C'D'=(AB)(C+D)'
S0=A'B'C'D'+A''BCD'=(AC'+A'C)B'D'=(AC)(B+D)'
따라서, 출력선택신호부(34)는 익스클루시브오아게이트(XOR1)에 플립플롭(15), (16)의 출력을 입력으로 인가하고 노아게이트(NOR1)에 플립플롭(17), (18)의 출력을 입력으로 인가하여 상기 두 게이트의 출력을 앤드게이트(AN1)의 입력으로 하므로써 상기 앤드게이트(AN1)는 출력선택신호(S1)을 얻으며, 출력선택신호부(35)는 익스클루시브오아게이트(XOR2)에 플립플롭(15), (17)의 출력을 입력으로 인가하고 노아게이트(NOR2)에 플립플롭(16), (18)의 출력이 입력으로 인가하여 상기 두 게이트의 출력을 앤드게이트(AN2)의 입력으로 하므로써 상기 앤드게이트(AN2)는 출력선택신호(S0)를 출력한다.
이와같이 동작하는 본 발명을 제4도 신호파형도를 참조하여 설명하면, 먼저, 전원(+5V)가 인가되어 샘플링신호부(31)의 플립플롭(11), (12), (13), (14)을 세트시켜 출력단자(Q)에서 "하이"레벨신호를 출력할때, 제4도(가)의 재생수평동기신호가 입력하면 플립플롭(11), (12), (13), (14)은 리세트되어 각 출력단자(Q)는 "로우"레벨로 떨어지며 인가된 클럭(CLKΦ-CLK3)의 상승에지에서 각 플립플롭의 출력단자(Q)는 순차적으로 "하이"레벨신호를 출력하여 제4도(나)-(마)까지의 파형을 출력한다.
이때, 오아게이트(OR1-OR3)로 구성한 샘플링신호발생부(32)에서 제4도(나)-(라)의 신호를 인가하여 제4도(바)의 파형이 홀드신호부(33)의 플립플롭(15), (16), (17), (18)의 클럭단에 인가되면 샘플링신호의 상승에지에서 플립플롭(15)의 출력단에 "하이"레벨신호가 생성되어 홀드신호부(33)는 출력값(1,0,0,0)을 출력한다.
따라서, 출력선택신호부(34), (35)가 상기 홀드신호부(33)의 출력값을 인가받아 출력값(1,1)을 출력하면 멀티플렉서(19)의 선택단자(S1), (S0)에 인가되어 선택된 입력단자(I3)의 클럭(CLK3)을 피드포워드방식 티비씨의 라이트클럭으로 출력한다.
이상에서 상세히 설명한 본 발명 피드포워드방식 티비씨의 라이트클럭발생기 피드포워드방식 티비씨에 있어서 가장 중요한 라이트클럭발생기를 독자적 기술로 구현하였으며 피드백방식인 피엘엘(PLL)과 같은 가격이 비싼 위상비교기 집적회로를 사용하지 않으므로 염가로 구현이 가능하며 기존의 위상비교기보다 간단하게 구현하여 클럭을 생성할 수 있고 피드백방식의 주파수 신디사이저를 사용하지 않으므로 저역지터 및 고역지터를 효과적으로 제거하는 효과가 있다.

Claims (1)

  1. 전압(+5V)을 플립플롭(11-14)의 세트단자에 공통접속함과 아울러 동기신호부(7)의 재생수평동기신호를 리세트단자에 접속하여 인가된 신호지연부(9)의 클럭(CLKΦ-CLK3)을 출력하는 샘플링신호부(31)와, 이 샘플링신호부(31)의 출력신호를 전송지연시켜 샘플링신호를 출력하는 샘플링신호생성부(32)와, 이 샘플링신호생성부(32)의 샘플링신호가 인가되면 상기 샘플링신호부(31)의 출력신호를 홀드시키는 홀드신호부(33)와, 이 홀드신호부(33)의 출력신호를 논리조합하여 각기 출력선택신호를 출력하는 출력선택신호부(34), (35)와, 이 출력선택신호부(34), (35)의 출력선택신호에 따라 상기 신호지연부(9)의 클럭(CLKΦ-CLK3)을 선택하여 라이트클럭으로 출력하는 멀티플렉서(19)로 구성된 것을 특징으로 하는 피드포워드방식 티브씨의 라이트블럭발생기.
KR1019910023996A 1991-12-23 1991-12-23 피드포워드방식 티비씨(tbc)의 라이트클럭발생기 KR940000980B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910023996A KR940000980B1 (ko) 1991-12-23 1991-12-23 피드포워드방식 티비씨(tbc)의 라이트클럭발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910023996A KR940000980B1 (ko) 1991-12-23 1991-12-23 피드포워드방식 티비씨(tbc)의 라이트클럭발생기

Publications (2)

Publication Number Publication Date
KR930014506A KR930014506A (ko) 1993-07-23
KR940000980B1 true KR940000980B1 (ko) 1994-02-07

Family

ID=19325654

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910023996A KR940000980B1 (ko) 1991-12-23 1991-12-23 피드포워드방식 티비씨(tbc)의 라이트클럭발생기

Country Status (1)

Country Link
KR (1) KR940000980B1 (ko)

Also Published As

Publication number Publication date
KR930014506A (ko) 1993-07-23

Similar Documents

Publication Publication Date Title
JP2909740B2 (ja) 位相整合回路
GB2241620A (en) Delay devices
KR970023247A (ko) 영상 신호 처리 장치
JP5001606B2 (ja) タイミング検出回路
US4853781A (en) Video format signal processing system
WO1998054891A1 (fr) Unite de traitement d'images et circuit integre destine a cette unite
KR0180772B1 (ko) 타이밍 발생장치
US4970588A (en) Video monitoring apparatus with plural inputs
KR940000980B1 (ko) 피드포워드방식 티비씨(tbc)의 라이트클럭발생기
KR950011664B1 (ko) 영상 재생 시스템의 재생 에러 보정회로
US5680133A (en) Analog-to-digital converter
JPH0865173A (ja) パラレルシリアル変換回路
US20040004505A1 (en) Data delay circuit
JPH10200516A (ja) デジタルデータ転送クロック変換回路
JP2007102219A (ja) 画像処理装置のための集積化回路
KR100232028B1 (ko) 모자이크 효과 발생 장치
KR930010913B1 (ko) 브이씨알에서 재생되는 비데오신호의 시간축 에러 보정장치
KR970024896A (ko) 비디오 신호의 수직동기신호 생성장치
KR960002812Y1 (ko) 온스크린 디스플레이의 떨림 방지회로
JPH0756553A (ja) ビデオ信号制御回路
KR930003966B1 (ko) Ntsc/pal겸용 발진주파수 변환회로
KR940009585B1 (ko) 시간축 오차 보정장치의 제어신호 발생회로
JP3346497B2 (ja) 電源同期パルス生成回路
JPH01228377A (ja) デジタル同期検出装置
JPH09270781A (ja) ディジタル信号同期化回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041231

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee