KR930701024A - 신호 존재 또는 부재의 선택적 검출장치 및 방법 - Google Patents

신호 존재 또는 부재의 선택적 검출장치 및 방법

Info

Publication number
KR930701024A
KR930701024A KR1019920703114A KR920703114A KR930701024A KR 930701024 A KR930701024 A KR 930701024A KR 1019920703114 A KR1019920703114 A KR 1019920703114A KR 920703114 A KR920703114 A KR 920703114A KR 930701024 A KR930701024 A KR 930701024A
Authority
KR
South Korea
Prior art keywords
signal
time
peak time
received
absence
Prior art date
Application number
KR1019920703114A
Other languages
English (en)
Other versions
KR970000387B1 (ko
Inventor
씨. 래플린 티모씨
Original Assignee
안쏘니 제이. 살리
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 안쏘니 제이. 살리, 모토로라 인코포레이티드 filed Critical 안쏘니 제이. 살리
Publication of KR930701024A publication Critical patent/KR930701024A/ko
Application granted granted Critical
Publication of KR970000387B1 publication Critical patent/KR970000387B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0337Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
    • H04L7/0338Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals the correction of the phase error being performed by a feed forward loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0212Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave
    • H04W52/0216Power saving arrangements in terminal devices managed by the network, e.g. network or access point is master and terminal is slave using a pre-established activity schedule, e.g. traffic indication frame
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W52/00Power management, e.g. TPC [Transmission Power Control], power saving or power classes
    • H04W52/02Power saving arrangements
    • H04W52/0209Power saving arrangements in terminal devices
    • H04W52/0225Power saving arrangements in terminal devices using monitoring of external events, e.g. the presence of a signal
    • H04W52/0248Power saving arrangements in terminal devices using monitoring of external events, e.g. the presence of a signal dependent on the time of the day, e.g. according to expected transmission activity
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices
    • H04W88/022Selective call receivers
    • H04W88/025Selective call decoders
    • H04W88/026Selective call decoders using digital address codes
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Details Of Television Scanning (AREA)
  • Electrophonic Musical Instruments (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Radio Transmission System (AREA)

Abstract

내용 없음.

Description

신호 존재 또는 부재의 선택적 검출장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 한 실시예에 따른 선택 호출 수신기의 블록도이다.
제3도는 본 발명의 한 실시예에 따라 동작하는 싱크로나이저의 블록도이다.
제4도는 선택 호출 수신기안에서 동작하는 마이크로 컴퓨터에서 동작하는 다중-타스크 프로그램을 동작하는 타스크로써의 신호 검출 및 비트 동기화를 도시하는 도면이다.
제5도는 제4도의 신호 서치 루틴의 동작을 표시하는 도면이다.

Claims (15)

  1. 비교적 많은 신호가 오프 피크 시간보다는 피크 시간에서 수신되는 다수의 신호를 수신할수 있는 수신기와, 제1서치 모드로의 서치에 의해 신호가 수신되는 것을 결정하기 위한 수단과, 제2서치 모드로의 서치에 의해 신호가 수신되지 않음을 결정하기 위한 수단, 및 상기 피크 시간 동안 상기 제1수단을 활성화시키고 상기 오프 피크 시간 동안 상기 제2수단을 활성화시키기 위한 수단을 포함하는 것을 특징으로 하는 장치.
  2. 제1항에 있어서, 상기 활성화 수단이 상기 피크 시간 및 오프 피크 시간을 규정하기 위해 소정의 시간과 현재의 시간을 비교한느 수단을 포함하는 것을 특징으로 하는 장치.
  3. 제1항에 있어서, 상기 활성화 수단이 다수의 시간 주기 각각 동안 수신된 신호에 상기 수신기가 동기하는 지 여부에 관한 정보를 기억하기 위한 수단을 포함하는 것과 상기 피크 시간이 상기 수신기와 동기화될 때의 시간 주기를 포함하는 것을 특징으로 하는 장치.
  4. 다수의 신호를 수신할수 있는 수신기로써, 비교적 많은 신호가 오프 피크 시간보다는 피크 시간에서 수신되며, 상기 피크 시간 동안은 신호 존재 서치 모드를 선택하고, 상기 오프 피크 시간 동안은 신호 부재 서치 모드를 선택하는 단계를 포함하는 것을 특징으로 하는 방법.
  5. 제4항에 있어서, 상기 피크 시간이 현재의 시간과 소정의 시간을 비교하는 단계를 포함하는 것을 특징으로 하는 방법.
  6. 제4항에 있어서, 상기 피크 시간이, 다수의 시간 주기 각각 동안에 수신된 신호에 대해 상기 수신기가 동기되는지 여부를 결정하는 단계와, 긍정적 결정에 응답하여 각각의 시간 주기 동안 피크 시간을 나타내는 정보를 기억하는 단계, 및 부정적 결정에 응답하여 각각의 시간 주기 동안 오프 피크 시간을 나타내는 정보를 기억하는 단계에 의해 결정되는 것을 특징으로 하는 방법.
  7. 각기 소정의 보드 속도에서 발생하는 제1 및 제2스테이트 사이의 변이를 갖는 다수의 신호를 수신할수 있는 수신기로써, 비교적 많은 신호가 오프 피크 시간보다는 피크 시간에서 수신되는 수신기와, 소정의 보드 속도를 가진 신호를 서치하므로써 상기 신호가 수신되는 것을 결정하는 수단과, 노이즈를 서치하므로써 신호가 수신되지 않음을 결정하는 수단, 및 상기 피크 수단 동안에는 제1수단을 활성화시키기 오프 피크 시간 동안에는 제2수단을 활성화시키는 수단을 포함하는 것을 특징으로 하는 장치.
  8. 제7항에 있어서, 상기 활성화 수단이 상기 피크 시간 및 오프 피크 시간을 규정하기 위해 현재의 시간과 소정의 시간을 비교하는 수단을 포함하는 것을 특징으로 하는 장치.
  9. 제7항에 있어서, 상기 활성화 수단이 다수의 시간 주기 각각 동안 수신된 신호에 대해 수신기가 동기되는지 여부에 관한 정보를 기억하기 위한 수단을 포함하며, 상기 피크 수단이 상기 수신기가 거의 동기화될 때의 시간 주기를 포함하는 것을 특징으로 하는 장치.
  10. 소정의 보드 속도에서 발생하는 심볼 사이의 변이를 가진 신호의 존재 또는 부재를 선택적으로 검출하는 장치로써, 다수의 계수 레지스터와, 각각 상기 다수의 계수 레지스터 안에서 그들의 대응하는 유일한 조합을 가진 샘플 원도우의 정수를 심볼당 설정하기 위한 수단과, 제1시간 주기 동안 존재 검출을 선택하고 제2시간 주기 동안 부재 검출을 선택하는 수단과, 신호를 잠정적으로 포함하는 신호를 수신하며 변이를 가진 수신된 신호를 공급하는 수단과, 각기 설정된 샘플 윈도우 안에서 발생하는 수신된 신호의 변이를 감지하는 수단과, 변이가 감지되는 각각의 샘플 윈도우에 대응하는 계수 레지스터에서의 계수 수단과, 존재 검출의 선택 및 제1소정 카운트 수를 가진 계수 레지스터에 응답하여 존재 신호를 발생시키는 수단, 및 부재 검출의 선택 및 제2소정 카운트 수를 가진 모든 계수 레지스터에 응답하여 부재 신호를 발생시키는 수단을 포함하는 것을 특징으로 하는 신호 존재 또는 부재의 선택적 검출장치.
  11. 소정의 보드 속도에서 발생하는 심볼 사이의 변이를 감지 신호의 존재 또는 부재를 선택적으로 검출하는 방법으로써, 각각 상기 다수의 계수 레지스터 안에서 그들의 대응하는 유일한 조합을 가진 샘플 윈도우의 정수를 심볼당 설정하는 단계와, 제1시간 주기 동안 존재 검출을 선택하고 제2시간 주기 동안 부재 검출을 선택하는 단계와, 신호를 잠정적으로 포함하는 신호를 수신하며 변이를 가진 수신된 신호를 공급하는 단계와, 각기 설정된 샘플 윈도우 안에서 발생되는 수신된 신호의 변이를 감지하는 단계와, 변이가 감지되는 각각의 샘플 윈도우에 대응하는 계수 레지스터에서의 계수 단계와, 존재 검출의 선택 및 제1소정 카운트 수를 가진 계수 레지스터에 응답하여 존재 신호를 발생시키는 단계, 및 부재 검출의 선택 및 제2소정 카운트 수를 가진 모든 계수 레지스터에 응답하여 부재 신호를 발생시키는 단계를 포함하는 것을 특징으로 하는 신호 존재 또는 부재의 선택적 검출방법.
  12. 제11항에 있어서, 상기 존재 신호를 발생시키는 단계가 제1소정수 에지의 발생시 소정의 카운트 수를 가진 계수 레지스터에 응답하여 존재 심호를 발생시키고, 상기 부재 신호를 발생시키는 단계가 제2소정수 에지의 발생시 제2소정 카운트 수를 초과하는 모든 계수 레지스터에 응답하여 부재 신호를 발생시키는 것을 특징으로 하는 신호 존재 또는 부재의 선택적 검출방법.
  13. 제11항에 있어서, 제1소정수 에지의 발생시 소정수의 카운트를 갖지 않는 임의의 계수 레지스터 및 존재 검출의 선택에 응답하여 부재 신호를 발생시키는 단계와, 제2소정수 에지의 발생시 소정수의 카운트를 초과하지 않는 임의의 계수 레지스터 및 부재 검출의 선택에 응답하여 존재 신호를 발생시키는 단계를 것을 특징으로 하는 신호 존재 또는 부재의 선택적 검출방법.
  14. 제13항에 있어서, 다수의 계수 레지스터 안에서의 값의 함수로써 중심이 결정되는 존재 신호에 응답하여 보드 신호의 중심을 나타내는 샘플 신호를 발생시키는 단계를 것을 특징으로 하는 신호 존재 또는 부재의 선택적 검출방법.
  15. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920703114A 1990-06-05 1991-05-13 신호 존재 또는 부재의 선택적 검출 장치 및 방법 KR970000387B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/534,587 US5140702A (en) 1990-06-05 1990-06-05 Time based signal detector for operating in a presence search mode and absence search mode during peak times and off peak times
US534,587 1990-06-05
PCT/US1991/003304 WO1991019358A1 (en) 1990-06-05 1991-05-13 Time based signal detector

Publications (2)

Publication Number Publication Date
KR930701024A true KR930701024A (ko) 1993-03-16
KR970000387B1 KR970000387B1 (ko) 1997-01-09

Family

ID=24130699

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920703114A KR970000387B1 (ko) 1990-06-05 1991-05-13 신호 존재 또는 부재의 선택적 검출 장치 및 방법

Country Status (6)

Country Link
US (1) US5140702A (ko)
EP (1) EP0532552B1 (ko)
KR (1) KR970000387B1 (ko)
AT (1) ATE177884T1 (ko)
DE (1) DE69131012T2 (ko)
WO (1) WO1991019358A1 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5347548A (en) * 1992-06-19 1994-09-13 Motorola Inc. Circuit for simultaneous recovery of bit clock and frame synchronization
JP3110173B2 (ja) * 1992-10-23 2000-11-20 日本電気株式会社 無線選択呼出受信機の受信制御方式
JP2778391B2 (ja) * 1992-11-12 1998-07-23 日本電気株式会社 表示器付き無線選択呼出受信機
JP2891012B2 (ja) * 1993-01-12 1999-05-17 日本電気株式会社 無線選択呼び出し受信機
US5563910A (en) * 1993-11-12 1996-10-08 Motorola, Inc. Recursive baud rate detection method and apparatus
US5606728A (en) * 1995-06-05 1997-02-25 Motorola, Inc. Method and apparatus for reducing power consumption in a selective call radio
US7590083B2 (en) 1995-12-07 2009-09-15 Transcore Link Logistics Corp. Wireless packet data distributed communications system
US5991635A (en) * 1996-12-18 1999-11-23 Ericsson, Inc. Reduced power sleep modes for mobile telephones
AU3307297A (en) * 1997-06-09 1998-12-30 Motorola, Inc. Pager which has service provider flexibility
JP3459339B2 (ja) * 1997-07-03 2003-10-20 株式会社リコー Ppm方式を採用する変調回路、復調回路及び変復調回路システム
FR2781943B1 (fr) 1998-07-30 2000-09-15 Thomson Multimedia Sa Procede de recuperation d'horloge lors de l'echantillonnage de signaux de type numerique
US7076227B1 (en) * 1998-12-03 2006-07-11 Apex/Eclipse Systems, Inc. Receiving system with improved directivity and signal to noise ratio
US7106853B1 (en) * 1999-09-20 2006-09-12 Apex/Eclipse Systems, Inc. Method and means for increasing inherent channel capacity for wired network
CA2504989C (en) * 2005-04-22 2013-03-12 Gotohti.Com Inc. Stepped pump foam dispenser

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4518961A (en) * 1980-10-01 1985-05-21 Motorola, Inc. Universal paging device with power conservation
US4414676A (en) * 1981-03-31 1983-11-08 Motorola, Inc. Signal synchronization system
GB2105500B (en) * 1981-06-16 1985-01-23 Motorola Ltd Data operated squelch
GB2103402B (en) * 1981-07-27 1984-09-05 Standard Telephones Cables Ltd Synchronisation of digital radio pager
US4449248A (en) * 1982-02-01 1984-05-15 General Electric Company Battery saving radio circuit and system
US4745408A (en) * 1983-04-09 1988-05-17 Nec Corporation Radio paging system and receiver therefor
ATE45252T1 (de) * 1984-11-15 1989-08-15 Autophon Ascom Ag Schaltungsanordnung zur erzeugung eines empfangskriteriums.
JPS61184933A (ja) * 1985-02-12 1986-08-18 Clarion Co Ltd パルス性雑音除去用信号補償ゲ−ト回路
JPH0656976B2 (ja) * 1986-06-18 1994-07-27 日本電気株式会社 個別選択呼出し受信機
US4860005A (en) * 1988-01-07 1989-08-22 Motorola, Inc. Communication receiver with automatic turn on/off
US4894649A (en) * 1988-01-07 1990-01-16 Motorola, Inc. Pager having time controlled functions
JPH01190054A (ja) * 1988-01-25 1989-07-31 Man Design Kk 受信機
US4995099A (en) * 1988-12-01 1991-02-19 Motorola, Inc. Power conservation method and apparatus for a portion of a predetermined signal

Also Published As

Publication number Publication date
EP0532552A4 (en) 1993-10-13
EP0532552B1 (en) 1999-03-17
WO1991019358A1 (en) 1991-12-12
US5140702A (en) 1992-08-18
DE69131012T2 (de) 1999-10-07
ATE177884T1 (de) 1999-04-15
DE69131012D1 (de) 1999-04-22
KR970000387B1 (ko) 1997-01-09
EP0532552A1 (en) 1993-03-24

Similar Documents

Publication Publication Date Title
KR930701024A (ko) 신호 존재 또는 부재의 선택적 검출장치 및 방법
KR960016231A (ko) 다중 캐리어에 의해 전달된 신호를 복조하기 위한 방법 및 장치
MY116841A (en) An apparatus and method for detecting field sync signals in a high definition television.
KR920704412A (ko) 신호 검출기 및 신호 검출 방법
KR920013945A (ko) 지엠에스케이 신호복조방법 및 그 장치
KR960005555A (ko) 위상비교회로 및 피엘엘(pll)회로
KR840002781A (ko) 디지탈 무선 페이징 수신기용 신호검출회로
KR970056161A (ko) 디지탈 통신용 동기장치
KR890005987A (ko) 자동 동조 장치
KR940022229A (ko) 동기 신호 생성 장치
KR840005645A (ko) 샘플링 펄스 발생장치
KR960018935A (ko) 자동레벨선택기능을 가지는 신호수신장치
US4622478A (en) Power frequency detection system
KR950022244A (ko) 무선 선택 호출 수신기
KR920001206A (ko) 펄스위치계측형 계기구동회로
CA2021744A1 (en) Fast maximum likelihood decoder
KR930010817A (ko) 페이징 수신기의 급속 충전 제어회로 및 그 제어방법
EP0886393A3 (en) TDMA voice information reading apparatus
KR880009323A (ko) 주화 선택 장치
KR910016211A (ko) 톤 주기를 이용한 톤 검출방법
KR950026142A (ko) 동기신호 처리회로
KR910002251A (ko) 수직동기를 이용한 방송방식 판별방법
KR880014498A (ko) 경화 선별장치
JPS5746557A (en) Automatic line speed detecting device
KR960017287A (ko) 타임 테스크 스케줄 구현장치 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20001229

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee