KR930014045A - 디지탈 서보 ic의 마이컴 인터페이스 장치 - Google Patents

디지탈 서보 ic의 마이컴 인터페이스 장치 Download PDF

Info

Publication number
KR930014045A
KR930014045A KR1019910024181A KR910024181A KR930014045A KR 930014045 A KR930014045 A KR 930014045A KR 1019910024181 A KR1019910024181 A KR 1019910024181A KR 910024181 A KR910024181 A KR 910024181A KR 930014045 A KR930014045 A KR 930014045A
Authority
KR
South Korea
Prior art keywords
latch
output
byte
signal
delayed
Prior art date
Application number
KR1019910024181A
Other languages
English (en)
Inventor
이의원
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019910024181A priority Critical patent/KR930014045A/ko
Publication of KR930014045A publication Critical patent/KR930014045A/ko

Links

Landscapes

  • Optical Recording Or Reproduction (AREA)

Abstract

본 발명은 콤팩트 디스크 플레이어, 레이저 디스크 플레이어의 재생계에 적용되는 디지탈 서보 IC와 마이컴간의 인터페이스 장치에 관한 것으로 종래의 서보 IC로서 제공되고 있는 아날로그 서보 IC와 마이컴과의 인터페이스장치는 아날로그 서보칩 내부의 스위치를 제어하기 위하여 마이컴으로부터의 명령을 디코드하고 시퀀서에 입력하여 제어신호를 출력하는바 이와같은 아날로그 서보 IC 인티페이스 장치는 마이컴이 서보 IC에 데이타를 입력할수 없다는 제약을 극복하기 위한 것이다.
본 발명은 마이컴으로부터 제공되는 제반 데이타들을 직렬/병렬변환 및 멀티플렉서와 래치에 의한 로직화, 디코더를 통한 데이타 디코드를 메인클록에 동기 시켜 수행하므로서 각레지스터에 해당되는 명령 데이타를 공급하여 디지탈 서보제어가 가능하도록한 것으로 서보재어기에 적용한다.

Description

디지탈 서보 IC의 마이컴 인터페이스 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 마이컴 인터페이스장치 회로도.
제4도의 (가) 내지 (카)는 제3도회로 각 부분의 신호타이밍.

Claims (1)

  1. 마이컴으로부터의 직렬데이타/명령 정보(SDI) 및 클록(SDCLK)을 입력받아 직렬데이타를 병렬 데이타로 변환하는 직/병렬변환기(7)와, 병렬1바이트 정보를 저정하는 래치(8)와, 래치(8) 출력의 상위 4비트를 선택적으로 출력하는 멀티플렉서(9)와, 멀티플렉서(9)의 출력 1바이트 또는 2바이트 명령을 디코드하는 디코더(10)와, 상기 디코더(10) 출력과 지연된 스트로브신호(/DSTB)를 논리 조합하여 레지스터 래치클록(/iCMD(n))을 출력하는 NOR게이트(11)와, 스트로브 신호(/STB)를 메인클록(CLK)에 동기시켜 출력하는 D플립플롭(12)과, 동기된 스트로브신호(/STB)를 지연시키는 지연부(13)와, 상기 래치(8)의 출력 하위 4비트 데이타를 저장하는 래치(14)와, 지연된 2바이트 인에이블신흐(/D2BE)에 따라 래치(14)출력을 디고드하는 디고더(15)와, 상기 디고터(10)의 출력 2바이트 인에이블신호(/2BE)를 1스트로브 주기로 지연시키는 지연부(16)와, 지연된 스트로브신호(/DSTB)와 지연된 2바이트 인에이블신호(/D2BE)에 따라 상기 디고터(15)의 출력데이타를 논리 조합하여 레지스터의 래치콜록(/2CMD(m))을 출력하는 NOR게이트(17)와, 래치클록(/1CMD(n), /2CMD(m)) 및 2바이트 인에이블신호(/2BE)를 부호화하는 엔코더(18)와, 상기 엔코더(18) 출력제어를 받아 디지탈 서보 IC의 프로세싱부(5)로 부터의 상태정보(STAT)를 신호 조합하여 센스신호(SENSE)를 출력하는 멀티플렉서(19)로 구성된 디지탈 서보 IC의 마이컴 인터페이스 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910024181A 1991-12-24 1991-12-24 디지탈 서보 ic의 마이컴 인터페이스 장치 KR930014045A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910024181A KR930014045A (ko) 1991-12-24 1991-12-24 디지탈 서보 ic의 마이컴 인터페이스 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910024181A KR930014045A (ko) 1991-12-24 1991-12-24 디지탈 서보 ic의 마이컴 인터페이스 장치

Publications (1)

Publication Number Publication Date
KR930014045A true KR930014045A (ko) 1993-07-22

Family

ID=67346174

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910024181A KR930014045A (ko) 1991-12-24 1991-12-24 디지탈 서보 ic의 마이컴 인터페이스 장치

Country Status (1)

Country Link
KR (1) KR930014045A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100442853B1 (ko) * 1997-09-18 2005-05-24 삼성전자주식회사 광 디스크 서보와 마이콤과의 통신방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100442853B1 (ko) * 1997-09-18 2005-05-24 삼성전자주식회사 광 디스크 서보와 마이콤과의 통신방법

Similar Documents

Publication Publication Date Title
ATE122480T1 (de) Gerät zur fehlertoleranten digitaltaktierung.
KR890009115A (ko) 클럭 재생 장치
KR900015470A (ko) 음정변환장치
JPS63139415A (ja) クロック信号マルチプレクサ
KR930014045A (ko) 디지탈 서보 ic의 마이컴 인터페이스 장치
KR860006734A (ko) 신호 선택 회로
KR950020642A (ko) 하드디스크 드라이버의 그레이 코드 디코딩회로
KR0184464B1 (ko) 동기형 반도체 메모리장치의 디코딩 회로
KR940008477B1 (ko) 디지탈 서보 ic의 마이컴 인터페이스 장치
SE9501608L (sv) Fördröjningsanpassad klock- och datagenerator
KR970002403B1 (ko) 리드-솔로몬(r-s) 디코딩 데이타의 재배열장치
KR19980029392A (ko) 동기식 반도체 메모리 장치의 시스템 클럭 발생 회로
KR0146198B1 (ko) 블럭 동기 신호의 동기되는 컴팩트 디스크 재생 속도 절환회로
KR980004744A (ko) 디스크 재생기의 오디오 처리 장치
SU1649540A1 (ru) Микропрограммное устройство управлени
KR910017375A (ko) 광디스크의 디지탈음성데이타 입력시스템
KR920022687A (ko) Pcm/adpcm 데이터 상호 변환장치
JPH0831836B2 (ja) スタツフ多重受信回路
JPS63271513A (ja) クロツク信号の切り替え回路
JPH05191296A (ja) 1ー7rllコード変換回路
KR950020671A (ko) 펄스코드 변조(pcm) 파형 오디오 및 엠피이쥐(mpeg) 오디오 신호 재생 장치
JPS5665245A (en) Decode control circuit
KR970076259A (ko) 불확실 상태에서의 오동작 방지 디코딩 장치
KR970029609A (ko) 개선된 디지탈 브이.씨.알
KR950006571A (ko) 씨디-이지 플래이어의 마이콤 인터페이스 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010831

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee