KR930007019B1 - 다중처리기의 버스상태분석기 - Google Patents

다중처리기의 버스상태분석기 Download PDF

Info

Publication number
KR930007019B1
KR930007019B1 KR1019900021857A KR900021857A KR930007019B1 KR 930007019 B1 KR930007019 B1 KR 930007019B1 KR 1019900021857 A KR1019900021857 A KR 1019900021857A KR 900021857 A KR900021857 A KR 900021857A KR 930007019 B1 KR930007019 B1 KR 930007019B1
Authority
KR
South Korea
Prior art keywords
bus
information
control signal
section
unit
Prior art date
Application number
KR1019900021857A
Other languages
English (en)
Other versions
KR920013162A (ko
Inventor
심원세
강경용
박병관
기안도
윤용호
박승규
Original Assignee
재단법인 한국전자통신연구소
경상현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 재단법인 한국전자통신연구소, 경상현 filed Critical 재단법인 한국전자통신연구소
Priority to KR1019900021857A priority Critical patent/KR930007019B1/ko
Publication of KR920013162A publication Critical patent/KR920013162A/ko
Application granted granted Critical
Publication of KR930007019B1 publication Critical patent/KR930007019B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

내용 없음.

Description

다중처리기의 버스상태분석기
제1도는 본 발명의 개략적인 구성을 나타낸 블럭도.
제2도는 본 발명의 동작을 나타낸 플로우챠트.
* 도면의 주요부분에 대한 부호의 설명
1 : 버스정합부 2 : 버스시간 제어시간발생부
3 : 정보검색부 4 : 기능제어부
5 : 정보저장부 6 : 프로세서부
7 : 클럭발생기 8 : 터미널정합부
본 발명은 버스상태분석기에 관한 것으로, 특히 동기식 병렬전송방법을 이용한 공유버스를 기반으로 하는 중형컴퓨터 시스템에 적합하도록 구성한 다중처리기의 버스상태분석기에 관한 것이다.
현재 사용화되어 있는 많은 중형컴퓨터시스템은 동기식 병렬전송방법을 이용한 공유(Common)버스를 기반으로 구현되어 있음은 이미 잘 알려진 사실이다.
그리고 중형컴퓨터시스템을 개발하고자할때 선행되어야할 과제중의 하나는 시스템의 근간을 이루는 시스템버스의 설계와 설계된 버스를 이용하여 시스템을 구현 또는 유지보수하고자 할때 시스템디버깅(Debugging)을 도와줄 수 있는 버스상태분석기의 개발이다.
종래에는 VME버스 및 스탠다드(standard)버스의 버스상태분석기가 존재하였으나 이는 비동기식 버스점유형의 버스상태분석기로써 동기식 병렬(Pended)전송방법을 이용한 공유버스를 기반으로 구현된 중형컴퓨터시스템에 직접 이용할 수 없었고, 중형컴퓨터시스템에 이용하고자 할 경우에는 비동기식과 동기식의 동작차이를 상쇄시킬 수 있는 별도의 보상회로가 부가되어야 하는 등의 문제점이 있었다.
이에따라 본 발명은 동기식 병렬전송방법을 이용한 중형컴퓨터시스템에 사용하도록 한 다중처리기의 버스상태분석기를 제공하는 것을 그 목적으로 한다.
이를 위하여 본 발명은 버스클럭에 동기되어 동작하는 버스정합부, 버스시간 제어신호발생부, 정보저장부, 기능제어부 및 정보검색부들에 의하여서는 버스의 상태를 검색하여 그 결과를 저장하도록 하고, 프로세서클럭에 동기되어 동작하는 프로세서 주변로직 및 터미널정합부들에 의하여서는 버스상태분석기의 기능을 제어하면서 저장된 정보를 처리하도록 하는 한편, 버스의 상태를 검색하면서 정보를 저장하는 트레이스모드(Trace Mode)와 저장된 정보를 사용자가 터미널을 이용하여 분석할 수 있도록 한 프로세서모드에 의해 동작하도록 한 것이다.
이하 본 발명은 첨부된 도면에 의거 상세히 기술하여 보면 다음과 같다.
제1도는 개략적인 구성을 나타낸 것으로, 각각 정보들의 유효한 시점이 다른 데이타전송버스, 중재버스 및 인터럽트버스들로 이루어진 시스템버스에서 버스전송규격에서 정한 전송방법 및 전기규격에 따라 버스상의 정보를 채집하여 버스상태분석기 내부에서 버스상의 정보를 처리(processing)할 수 있도록 정보를 정렬하는 버스정합부(Bus Insterface Module)(1)와, 동기식 전송방법을 사용하는 버스에서 시스템의 성능 및 신뢰도에 양향을 주는 시간제어정보(Time pulse)를 생성하여 상기 버스정합부(1) 및 기능제어부(4)로 출력하는 버스시간 제어신호발생부(Bus Timing Pulse Generat
or)(2)와, 비교하고자 하는 버스정보를 저장한 상태에서 상기 버스정합부(1)로부터 전달되는 버스상의 정보와 일치하게 되면 이를 기능제어부(4)로 알려주며 하나의 버스전송주기에 정보를 선택적으로 비교하기 위하여 던트케어 콘트롤레지스터(don't care control register)와 비교치 저장레지스터 및 비교기(Comparator)들로 이루어진 정보검색부(Trigger Control Module)(3)와, 상기 버스시간 제어신호발생부(2)로부터 시간제어정보를 입력 받으면서 상기 정보검색부(3)로부터 정보일치신호를 입력받아 내부의 콘트롤레지스터의 내용(트리거위치(Trigger position), 트레이스크기(Trace size), 세이브콘트롤(Save control)에 따라 상기 버스정합부(1)를 통하여 입력되는 정렬된 정보를 저장할 정보저장부(5)의 위치(Address)를 제어하는 기능제어부(Function Control Module)(4)와, 상기 기능제어부(4)로부터의 제어신호에 따라 상기 버스정합부(1)를 통하면서 정렬되어 입력되는 정보를 버스의 속도에 의하여 저장하고, 프로세서로 출력할때는 프로세서의 속도에 의하여 출력하는 정보저장부(Acquisition Memory Module)(5)와, 사용자로부터 명령을 입력받는 동시에 클럭발생기(Clock Generator)(7)로부터 프로세서의 속도에 해당하는 클럭을 입력받고 이 속도에 의하여 상기의 정보저장부(5)에 저장된 정보를 입력 받으면서 전체적인 동작을 제어하는 프로세서(processor)부(6)와, 상기 프로세서부(6)와 사용자간의 통신통로를 제공하면서 다른 컴퓨터와의 정보송수신을 위한 통로를 제공하는 터미널정합부(Terminal Interface Module)(8)들로 구성한다.
그리고 본 발명의 버스상태분석기는 터미널정합부(8)를 통한 사용자의 명령에 대해 응답을 하는 명령구동(Command Driven)방식을 도입하면서 프로세서부(6)에 의해 전체의 동작이 제어되도록함은 물론 수집된 정보는 사용자가 이해하기 쉽도록 문자로 번역하여 정보로서 출력이 가능하도록 함으로써 버스에서 정한 정보전송규칙을 쉽게 분석하도록한 것이다.
이와같이 구성한 본 발명의 버스상태분석기는 초기에 전원을 인가하면(단계 10), 먼저 내부의 모든 제어레지스터를 초기화 하고(단계 11), 자체적으로 고장진단을 수행한 후(단계 12), 고장이 발견되면 고장진단을 다시 수행할 것인가를 판단하여(단계 13), 재수행하지 않을 경우 또는 단계 12에서 고장이 없는 경우에는 시작메시지 및 프람프트를 터미널정합부(8)를 통하여 터미널상으로 출력하여 사용자에 알려준다(단계 14), 다음에 사용자의 명령등에 의해 입력되는가를 확인하면서(단계 15) 입력될 때까지 기다린 후(단계 16), 명령이 입력되면 다시 틀린 명령인가를 확인하여(단계 17) 틀린명령이 입력된 경우에는 이를 사용자에 알려준 다음(단계 18) 올바른 명령이 입력될 때까지 기다린다. 입력된 명령이 맏는 명령이면 그 명령을 판단하여(단계 19) 버스정합부(1), 정보검색부(2), 기능제어부(4), 정보저장부(5) 또는 터미널정합부(8)등의 명령처리부를 각각 또는 상호 구동시킨다(단계 20).
여기서 입력되는 명령은 통신경로를 통하여 다른 컴퓨터시스템과 통신이 가능하도록 하는 명령(Connect), 정보저장부(5)에 저장된 버스정보를 옵숀(option)에 따라 터미널로 출력시키는 명령(Display), 사용자가 추적하고자 하는 버스의 내용을 지정하기 위한 명령(Event), 버스상의 정보를 버스정합부(1)에서 수집하여 기능제어부(4)에서 제어하는 정보저장부(5)의 위치에 저장하는 버스상태분석기의 동작을 시작시키는 명령(Go), 각 명령의 사용법을 출력시키는 명령(Help), 정보저장부(5)에 저장된 버스정보를 도식적으로 터미널정합부(8)를 통하여 터미널상에 출력시키는 명령(Perform), 버스상태분석기의 기능제어부(4)의 콘트롤레지스터에 저장되어 있는 모든 정보를 터미널상에 출력시키는 명령(Stafus) 및 버스상태분석기의 기능(이밴드카운터, 트리거위치, 트레이스크기 등)을 제어하는 명령(Trigger)의 주명령과, 상기 주명령에 할당된 부명령들과 옵숀파라미터들이 있다. 여기서 부명령은 거의 응답식(Query)으로 처리함으로써 사용자가 편리하게 사용하도록 한 것이다.
따라서 본 발명의 버스상태분석기는 버스정합부(1), 버스시간 제어신호발생부(2), 정보검색부(3), 기능제어부(4) 및 정보저장부(5)는 버스클럭에 동기되어 동작하면서 정보저장부(5)에 정보를 저장하고, 클럭발생기(7), 프로세서부(6) 및 터미널정합부(8)는 프로세서클럭에 동기되어 동작하면서 상기 정보저장부(5)에 기억된 정보를 읽어오도록 함으로써 동기식 병렬전송방법을 이용한 공유버스를 기반으로 구현된 중형컴퓨터에 이용하도록 한 것임을 알 수 있다.

Claims (2)

  1. 버스상태분석기에 있어서, 시간제어정보를 생성하여 출력하는 버스시간 제어신호발생부(2)와, 상기 버스시간 제어신호발생부(2)로부터의 시간제어정보에 의한 버스클럭에 의해 동작하며 시스템버스로부터 정보를 채집하여 정렬하는 버스정합부(1)와, 상기 버스정합부(1)로부터의 정보와 내부의 버스정보를 비교하여 일치여부를 판단하는 정보검색부(3)와, 상기 정보검색부(3)로부터의 정보일치신호를 입력받고 상기 버스클럭에 의해 제어신호를 출력하는 기능제어부(4)와, 상기 기능제어부(4)로부터의 제어신호에 의해 정해진 위치에 상기 버스정합부(1)를 통하여 입력되는 정렬된 정보를 저장하는 정보저장부(5)와, 클럭발생기(7)에 의해 프로세서출력에 따라 동작하면서 터미널정합부(8)를 통하여 사용자가 다른 컴퓨터와 통신을 수행하거나 상기 정보저장부(5)에 저장된 정보를 읽어와 전체적인 동작을 제어하는 프로세서부(6)들로 구성됨을 특징으로 하는 다중처리기의 버스상태분석기.
  2. 제1항에 있어서, 버스시간 제어신호발생부(2)와 버스정합부(1)와 정보검색부(3)와 기능제어부(4) 및 정보저장부(5)는 버스클럭에 의해 동작하면서 정보저장부(5)에 정보를 저장하고, 프로세서부(6)와 클럭발생기(7) 및 터미널정합부(8)는 프로세서클럭에 의해 동작하면서 상기 정보저장부(5)에 기억된 정보를 읽어오도록 함으로써 동기식으로 동작하도록한 다중처리기의 버스상태분석기.
KR1019900021857A 1990-12-26 1990-12-26 다중처리기의 버스상태분석기 KR930007019B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900021857A KR930007019B1 (ko) 1990-12-26 1990-12-26 다중처리기의 버스상태분석기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900021857A KR930007019B1 (ko) 1990-12-26 1990-12-26 다중처리기의 버스상태분석기

Publications (2)

Publication Number Publication Date
KR920013162A KR920013162A (ko) 1992-07-28
KR930007019B1 true KR930007019B1 (ko) 1993-07-26

Family

ID=19308538

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900021857A KR930007019B1 (ko) 1990-12-26 1990-12-26 다중처리기의 버스상태분석기

Country Status (1)

Country Link
KR (1) KR930007019B1 (ko)

Also Published As

Publication number Publication date
KR920013162A (ko) 1992-07-28

Similar Documents

Publication Publication Date Title
US5608867A (en) Debugging system using virtual storage means, a normal bus cycle and a debugging bus cycle
KR970012203A (ko) 트레이스 함수와 그에 따른 방법을 실행하기 위한 데이타 처리 시스템
RU2137182C1 (ru) Выполнение инструкции обработки данных
US5136595A (en) Microprocessor operable in a functional redundancy monitor mode
KR930007019B1 (ko) 다중처리기의 버스상태분석기
JP2000132430A (ja) 信号処理装置
Li et al. An Esterel processor with full preemption support and its worst case reaction time analysis
KR0146519B1 (ko) 컴퓨터 시스템의 인터럽트 버스 데이타 패턴 추출장치
JPH03286303A (ja) シーケンス制御試験方式
WO2000017756A1 (fr) Processeur de signaux
JP2000235510A (ja) プロセッサおよびそのためのコンパイルプログラム記録媒体
KR920009453B1 (ko) 버스상태 분석기의 정보 검색부
SU1163326A1 (ru) Устройство дл формировани диагностической информации работы программ
JPH0683723A (ja) 非同期標準バス信号値トレース装置
KR0152296B1 (ko) 데이터 전송장치와 그것을 사용한 프로세서 엘리먼트
KR960015585B1 (ko) 고속중형 다중처리 시스템의 버스 정보처리기 (BUS Information Processing Unit for A High-performance Muetiprocessing System)
JPH1165897A (ja) デバッガ内蔵マイクロプロセッサ
KR960015591B1 (ko) 버스정보처리기의 기능제어장치
JPS5977553A (ja) デ−タ収集方式
KR0171774B1 (ko) 컴퓨터 시스템의 시스템 버스 분석장치
JP2550592B2 (ja) マイクロプロセッサ開発支援装置
SU851391A1 (ru) Адаптер канал-канал
KR970011897B1 (ko) 언어해석 처리장치
JPS61273677A (ja) システム情報収集方式
JPH0736735A (ja) デバッグ装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020628

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee