KR930005683Y1 - 액정 프로젝터의 공통전압 발생 및 제어회로 - Google Patents

액정 프로젝터의 공통전압 발생 및 제어회로 Download PDF

Info

Publication number
KR930005683Y1
KR930005683Y1 KR2019900017750U KR900017750U KR930005683Y1 KR 930005683 Y1 KR930005683 Y1 KR 930005683Y1 KR 2019900017750 U KR2019900017750 U KR 2019900017750U KR 900017750 U KR900017750 U KR 900017750U KR 930005683 Y1 KR930005683 Y1 KR 930005683Y1
Authority
KR
South Korea
Prior art keywords
square wave
vertical
liquid crystal
horizontal
output
Prior art date
Application number
KR2019900017750U
Other languages
English (en)
Other versions
KR920010765U (ko
Inventor
김익송
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019900017750U priority Critical patent/KR930005683Y1/ko
Publication of KR920010765U publication Critical patent/KR920010765U/ko
Application granted granted Critical
Publication of KR930005683Y1 publication Critical patent/KR930005683Y1/ko

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B21/00Projectors or projection-type viewers; Accessories therefor
    • G03B21/005Projectors using an electronic spatial light modulator but not peculiar thereto
    • G03B21/006Projectors using an electronic spatial light modulator but not peculiar thereto using LCD's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/21EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/02Shaping pulses by amplifying
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1207Resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Nonlinear Science (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

내용 없음.

Description

액정 프로젝터의 공통전압 발생 및 제어회로
제1도는 본 고안의 실시 회로도.
제2도는 본 고안 실시 회로도의 각부 출력상태 파형도.
제3a도는 첫번째 필드 또는 기수 필드에서 액정에 가해지는 공통전압을 표시하고, 제3b도는 두번째 필드 또는 우수 필드에서 액정에 가해지는 공통전압을 표시한 상태도.
제4도는 익스크루시브 오아 케이트의 진리표.
* 도면의 주요부분에 대한 부호의 설명
1 : 수직동기 분리부 2, 5 : 파형정형부
3, 6 : D-플립플롭 4 : 수평동기 분리부
10 : 수직주기 구형파 발생부 20 : 수평주기 구형파 발생부
30 : 익스크루시브 오아 게이트 40 : 증폭부
50 : 레벨 쉬프트부 60 : 버퍼부
OP1: 오피앰프 Q1, Q2, Q3: 트랜지스터
D1, D2: 다이오드 R1-R13: 저항
C1: 콘덴서
본 고안은 액정(LCD)을 이용한 TV 및 액정을 이용한 프로젝션 (PROJECTION) TV(이하 액정 프로젝터라칭함)에 있어서, 액정의 공통(COMMON) 전극에 가해지는 공통 전압을 라인 (수평주기)과 필드(수직주기) 단위로 반전시켜 주도록 하는 액정 프로젝터의 공통전압 발생 및 제어회로에 관한 것이다.
액정프로젝터는 대화면을 즐기기 위한 제품으로 기존의 CRT를 이용한 프로젝터는 그 중량이 무겁고 부피가 커서 이동에 불편함이 있으므로 한 자리에 놓여지게 되면 다른곳으로 이동시키기가 어려웠으나 액정프로젝터는 상기 CRT를 이용한 프로젝터에 비해 상당히 가벼울 뿐만 아니라 설치가 용이하여 어느곳에나 쉽게 설치 적용시킬 수 있는 것이다.
그러나 액정프로젝터 및 액정 TV에 있어서는 액정을 구동시키기 위하여 액정의 공통 전극에 가해지는 공통 전압(COMMON VOLTAGE)의 극성을 필드(수직주기)단위로 바꾸어 구동시키고 있었다.
이같이 액정의 공통전압 극성을 필드 단위로 바꾸어 가며 구동시킬 경우 영상신호나 공통전압이 조금만 틀어져도 플리커(FLICKER)가 발생되는 것이었다.
그러나 액정 TV에서는 필드 단위로 공통전압의 극성을 변화시켜도 그 크기가 작어서 플리커 현상이 그다지 눈에 거슬리지 않으나 화면의 크기가 대형인 액정 프로젝터에서는 화면의 조그마한 결점도 크게 확대되어 나타나기 때문에 플리커 현상을 발생은 큰 문제로 대두되는 것이었다.
여기서 플리커 문제는 주사 주파수가 30HZ이하로 떨어질때 생기는 현상이므로 공통전압의 주파수를 수평주파수로 올려주면 플리커 현상이 사라지게 된다.
본 고안은 이와 같은 점을 감안하여 액정의 공통전극에 가해지는 공통전압의 극성을 라인(수평주기)과 필드(수직주기) 단위로 반전시켜 주어 플리커 현상 및 상하 밝기차를 없애도록 한 것으로써 이같은 목적을 달성하기 위하여 본 고안은 복합영상신호에서 수직동기 신호를 분리하여 수직주기의 구형파를 만드는 수직주기 구형파 발생수단과,복합영상신호에서 수평동기 신호를 분리하여 수평주기의 구형파를 만드는 수평주기 구형파 발생 수단과 , 상기 수직 및 수평주기 구형파 발생 수단의 구형파 출력을 라인(수평주기)과 필드(수직주기) 단위로 반전시키는 구형파 반전수단과, 상기 구형파 반전수단의 출력을 증폭시키고 DC레벨을 쉬프트시키며 버퍼링시켜 공통전압으로 출력시키는 신호조정수단을 구비시켜 된 것이다.
이하 본 고안에 대한 바람직한 실시예인 제1도의 실시 회로도와 제2도의 각부 파형도를 참고로 하여 구성 및 작용효과를 상세히 살펴본다.
본 고안은 복합영상신호중의 수직 및 수평동기신호를 분리하여 수직 및 수평주기 구형파를 발생시키는 수직주기 구형파 발생부(10) 및 수평주기 구형파 발생부(20)가 구성되고 상기 수직 및 수평주기 구형파 발생부(10)(20)의 구형파 출력을 라인과 필드 단위로 반전시는 익스크루시브 오아게이트(30)를 구성하며 상기 익크루시브 오아 게이트(30)의 출력을 증폭시키는 증폭부(40)와, 상기 증폭부(40)의 출력펄스의 DC 레벨을 쉬프트 시키는 레벨 쉬프트부(50)와, 상기 레벨 쉬프트부(50)의 출력을 버퍼링시켜 공통전압으로 출력시키는 버퍼부(60)를 구성한 것이다.
이때 수직주기 구형파 발생부(10)는 수직동기 분리부(1)와 파형정형부(2) 및 D-필립플롭(3)으로 구성되고 수평주기 구형파 발생부(20)는 수평동기 분리부(4)와 파형정형부(5) 및 D-플립플롭(6)으로 구성되며 증폭부(30)는 오피 앰프(OP1)와 저항(R1-R4)으로 구성된다.
그리고 레벨 쉬프트부(50)는 트랜지스터(Q1)(Q2)와 보상 및 바이어스용 다이오드(D1)(D2) 및 저항(R5-R10)과 상기 트랜지스터(Q2)의 전압 공급원인 콘덴서(C1)로 구성되고 버퍼부(60)는 트랜지스터(Q2)와 저항(R11-R13)으로 구성되어진다.
이와 같은 구성의 본 고안에서 복합영상신호 중의 수직동기 신호만을 수직동기 분리부(1)에서 제2도의 (a)에서와 같이 분리하여 파형정형부(2)에서 파형정형시키게 되면 제2도의 (b)에서와 같은 파형이 출력되며 이러한 파형 정형부(2)의 출력을 D-플립플롭(3)의 클럭단자(CK)에 인가시키면 D-플립플롭(3)의 출력단자(Q)에서는 제2도의 (c)에서와 같은 수직주기의 구형파 펄스를 출력시켜 익스크루시브오아 게이트(30)의 입력측에 인가시키게 된다.
이때 D-플립플롭(3)의 출력단자()와 입력단자(D)는 서로 연결시킨다.
그리고 복합영상신호중의 수평동기 신호는 수평동기 분리부(4)에서 제2도의 (d)에서와 같이 분리된 후 파형정형부(5)에 인가시키면 파형정형부(5)에서는 제2도의 (e)와 같은 파형을 D-플립플롭(6)의 클럭단자(CK)에 인가시키게 되어 D-플립플롭 (6)의 출력단자(Q)에서는 제2도의 (f)에서와 같은 수평주기의 구형파 펄스를 익스크루시브 오아 게이트(30)의 입력측에 인가시키게 된다.
이때 D-플립플롭(3)의 출력단자() 출력도 입력단자(D)로 인가시킨다.
따라서 익스크루시브 오아 게이트(30)에서는 수직주기 수형파 발생부(10)와 수평주기 구형파 발생부(20)에서 출력되는 제2도의 (c)(f)와 같은 구형파를 익스크루시브오아시켜 제2도의 (g)에서와 같은 파형으로 증폭부(40)에 인가시키게 된다.
이때 익스크루시브 오아게이트(30)의 진리표는 제4도에 도시된 바와 같으므로 결국 익스크루시브 오아게이트(30)에서는 수직주기 구형파가 하이레벨인 기간에서는 수평주기 구형파를 반전시켜 출력시키게 되고 수직주기 구형파가 로우레벨인 기간에서는 수평주기 구형파를 그대로 출력시키게 된다.
따라서 익스크루시브 오아 게이트(30)에서 출력되는 파형도 라인(수평주기)과 필드(수직주기)마다 반전되어 출력되게 된다.
그리고 상기 익스크루시브 오아게이트(30)에서 제2도의 (g)에서와 같이 출력되는 펄스는 증폭부(40)에 인가되어 바이어스 저항(R1-R4)이 연결된 오피 앰프(OP1)에서 증폭된 후 레벨 쉬프트부(50)에 인가되게 되며 이때 증폭부(40)의 증폭 게인은 저항(R3)을 이용하여 조절해 준다.
레벨 쉬프트부(50)에서는 보상 및 바이어스용 다이오드(D1)(D2)와 바이어스 저항(R5-R10)이 연결된 트랜지스터(Q1)(Q2)로 구성되어 저항(R9)의 조절에 의하여 공통 전압의 직류 레벨이 가변되게 되며 이때 영상신호와 대칭적으로 공통전압을 공급하기 위하여 저항(R9)을 조절하게 된다
여기서 콘덴서(C1)는 트랜지스터(Q2)의 전압 공급원으로 사용되어진다.
이 같이 레벨 쉬프트부(50)에서 일정하게 DC레벨이 정해진 제2도의 (h)에서와 같은 파형은 바이어스저항(R11-R13)이 연결된 트랜지스터(Q3)로 구성되는 버퍼부(60)에서 버퍼링 되어 진후 액정의 공통전극에 공통전압으로 인가되게 된다.
즉 버퍼부(60)에서 액정의 공통전압으로 출력되는 파형은 제2도의 (h)에서와 같이 라인 및 필드마다 반전되어 출력되게 되므로 실제적으로 제3도에 도시된 바와 같이 우수필드와 기수 필드마다 공통전압이 서로 반대로 걸리게 되어 교류 구동을 하게 되므로써 액정 프로젝터의 고질적인 문제점인 플리커를 없앨 수 있는 한편 상하 밝기차를 없애 줄 수 있게 된다.
이상에서와 같이 본 고안은 액정 프로젝터의 공통전압을 라인(수평주사)과 필드(수직주사)마다 각각 반전시켜 주므로써 액정프로젝터에서 발생되는 플리커 현상을 없애고 액정의 상하 밝기차를 없앨 수 있는 효과가 있는 것이다.

Claims (3)

  1. 액정 프로젝터에 있어서, 복합영상신호중의 수직동기 신호를 분리하여 수직주기 구형파를 발생시키는 수직주기 구형파 발생 수단과, 복합영상 신호중의 수평 동기 신호를 분리하여 수평주기 구형파를 발생시키는 수평주기 구형파 발생 수단과, 상기 수직 및 수평주기 발생 수단의 수직 및 수평 주기 구형파 펄스를 라인과 필드 단위로 반전시키는 구형판 반전 수단과, 상기 구형파 반전 수단의 출력 펄스를 증폭시키는 증폭수단과, 상기증폭 수단에서 출력되는 펄스의 DC 레벨을 쉬프트 시키는 레벨 쉬프트 수단과, 상기 레벨 쉬프트 수단의 출력 펄스를 버퍼링 시켜 액정의 공통 전극에 공통전압으로 공급시키는 버퍼 수단을 구성시킨 것을 특징으로 하는 액정 프로젝터의 공통 전압 발생 및 제어회로.
  2. 제1항에 있어서, 구형파 반전 수단은 익스크루시브 오아 게이트(30) 구성시킨 액정 프로젝터의 공통전압 발생 및 제어회로.
  3. 제1항에 있어서, 증폭수단은 오피 앰프(OP1)에 저항(R1-R4)을 연결하여 증폭부(40)를 구성하고 레벨 쉬프트 수단은 상기 증폭부(40)의 출력이 베이스에 인가되는 트랜지스터(Q1)(Q2)에 보상 및 바이어스용 다이오드(D1)(D2)가 연결되고 전압 공급원인 콘덴서(C1)을 연결하여 레벨 쉬프트부(50)를 구성시킨 액정 프로젝터의 공통전압 발생 및 제어회로.
KR2019900017750U 1990-11-17 1990-11-17 액정 프로젝터의 공통전압 발생 및 제어회로 KR930005683Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019900017750U KR930005683Y1 (ko) 1990-11-17 1990-11-17 액정 프로젝터의 공통전압 발생 및 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019900017750U KR930005683Y1 (ko) 1990-11-17 1990-11-17 액정 프로젝터의 공통전압 발생 및 제어회로

Publications (2)

Publication Number Publication Date
KR920010765U KR920010765U (ko) 1992-06-17
KR930005683Y1 true KR930005683Y1 (ko) 1993-08-27

Family

ID=19305594

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019900017750U KR930005683Y1 (ko) 1990-11-17 1990-11-17 액정 프로젝터의 공통전압 발생 및 제어회로

Country Status (1)

Country Link
KR (1) KR930005683Y1 (ko)

Also Published As

Publication number Publication date
KR920010765U (ko) 1992-06-17

Similar Documents

Publication Publication Date Title
KR0176295B1 (ko) 액정 표시 장치
KR100752070B1 (ko) 액정 디스플레이 장치, 투사형 이미지 디스플레이 유닛 및능동 매트릭스 디스플레이 장치
US4730148A (en) Vertical deflection circuit
KR930005683Y1 (ko) 액정 프로젝터의 공통전압 발생 및 제어회로
KR940027481A (ko) 수평 동기 장치
GB1372240A (en) Television display apparatus
KR20010067395A (ko) 노멀리 화이트형 액정패널과 노멀리 블랙형 액정패널을구동할 수 있는 액정표시장치의 구동회로
JP3183995B2 (ja) 液晶表示装置およびその駆動方法
JPH04229788A (ja) 映像信号処理回路
JP3131301B2 (ja) 映像信号処理装置
JPS63194481A (ja) 固体表示デイバイスを用いたデイスプレイ
JPH0556374A (ja) 液晶表示装置
JP3263415B2 (ja) 液晶表示装置
JPH07104705A (ja) 液晶装置の駆動回路
JP3256062B2 (ja) 液晶表示装置の信号処理回路
JP3656350B2 (ja) 位相調整回路
JPH1011027A (ja) 液晶表示装置
KR200148510Y1 (ko) 자체 클램프 펄스 발생회로를 갖는 디스플레이 장치
JP3674242B2 (ja) 極性反転装置及び液晶表示駆動装置
JP3190426B2 (ja) 映像信号処理装置
KR100254250B1 (ko) 클램프 레벨 조정 회로 및 방법
JPH0546112A (ja) 液晶駆動回路
KR100244870B1 (ko) Lcd판넬의구동제어회로
JPH04314094A (ja) 液晶表示装置
KR900005312Y1 (ko) 수평 및 수직동기신호 감시회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030730

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee