KR930001815B1 - 디지털 정보 전송시스템의 인터페이스 방법 - Google Patents

디지털 정보 전송시스템의 인터페이스 방법 Download PDF

Info

Publication number
KR930001815B1
KR930001815B1 KR1019900012838A KR900012838A KR930001815B1 KR 930001815 B1 KR930001815 B1 KR 930001815B1 KR 1019900012838 A KR1019900012838 A KR 1019900012838A KR 900012838 A KR900012838 A KR 900012838A KR 930001815 B1 KR930001815 B1 KR 930001815B1
Authority
KR
South Korea
Prior art keywords
input
dpm
output
busy
buffer
Prior art date
Application number
KR1019900012838A
Other languages
English (en)
Other versions
KR920005542A (ko
Inventor
권기백
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR1019900012838A priority Critical patent/KR930001815B1/ko
Publication of KR920005542A publication Critical patent/KR920005542A/ko
Application granted granted Critical
Publication of KR930001815B1 publication Critical patent/KR930001815B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음.

Description

디지털 정보 전송시스템의 인터페이스 방법
제1도는 본 발명을 수행하기 위한 하드웨어 블럭도.
제2도는 본 발명에 따른 제1도의 IOP입력 제어흐름도.
제3도는 본 발명에 따른 제1도의 OIM제어흐름도.
제4도는 본 발명에 따른 제1도의 IOP출력 제어흐름도.
* 도면의 주요부분에 대한 부호의 설명
10 : OS 20 : OIM
100 : 디지털 정보 전송시스템 200 : DPM
300 : IOP 400 : 터미널
본 발명은 데이터를 전송하기위한 디지털 정보 전송시스템에 관한것으로 특히 디지털 정보 전송시스템과 운영자(Operator)간의 메세지를 송수신함에 있어서 시스템의 부하를 감소시켜 전송효율을 향상시킬 수 있는 IOP(Input Output Processor)와 OIM(Operator Interface Module)간의 인터페이스 방법에 관한 것이다.
일반적인 예로써 가입자가 가지고 있는 퍼스널 컴퓨터내의 정보를 다른 지역의 퍼스널 컴퓨터로 전송을 하기 위해서는 상기 디지털 정보 전송시스템을 통하여 데이터를 전송하게되며 운영자와 시스템 사이에는 메세지를 주고 받을 수 있게 되어있다.
상기 디지털 정보 전송시스템은 OS(Operating System) 및 상기 OIM을 내부에 구비하고 있으며 또다른 디지털 정보 전송시스템과 연결되어 있다.
이러한 상기 시스템은 OIM은 운영자의 입출력을 항상 처리하여야 하므로 그 입출력 처리에 해당하는 만큼의 부하를 시스템에서 부담을 해야한다.
즉, 종래에는 상기 시스템내의 OIM이 운영자의 입출력을 처리하므로 상기 시스템의 데이터 처리 및 전송에 대한 효율이 그만큼 저하되는 문제점이 있었다.
따라서 본 발명의 목적은 디지털 정보 전송시스템에 있어서 시스템의 부하(Load)를 감소시켜 전송효율을 향상시킬 수 있는 IOP와 OIM간의 인터페이스 방법을 제공함에 있다. 상기의 목적을 달성하기 위한 본 발명에 따르면, 운영자의 터미널과 연결된 상기 IOP가 상기 터미널로부터 인가되는 입력 메세지를 처리하여 상기 디지탈 정보 전송시스템내의 상기 OS로 인터럽트를 발생시키는 제1과정과, 상기 인터럽트에 응답하여 상기 OS가 상기 OIM을 제어함에 의해 상기 DPM과 상기 OIM간의 메세지를 교환시키는 제2과정과, 상기 DPM으로부터 제공되는 출력 메세지를 상기 IOP가 처리하여 상기 운영자의 터미널로 출력시키는 제3과정이 방법적으로 마련된다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제1도는 본 발명을 수행하기 위한 하드웨어 블럭도로서 운영자의 입출력 데이터를 소정의 프로그램에 의해 프로세싱하여 데이터를 전송 또는 수신하기 위해 OS(10) 및 OIM(20)을 가지고 있는 디지털 정보 전송시스템(100)과, 상기 디지털 정보 전송시스템(100)을 통하여 운영자의 데이터를 전송하거나 또다른 운영자의 데이터를 수신하기 위한 단말 장치인 터미널(400)과, 상기 터미널(400)에 연결되어 데이터의 입출력을 내부의 프로그램에 의해 처리하는 IOP(300)와, 상기 IOP(300)와 상기 디지털 정보 전송시스템(100)내의 OIM(100)간의 데이터를 인터페이싱 하기위한 DPM(Dual Port Memory)(200)으로 구성되어 있다.
상기 DPM(200)은 상기 IOP(300) 및 상기 OIM(20)간의 데이터를 인터페이싱 하기 위한 것으로 내부에는 입출력 버퍼 및 입출력의 비지(Busy) 및 프리(free)를 표시하여 주는 버퍼와 입력 에코인에이블(Echoenable) 및 입력 에코 디스에이블(disable) 버퍼를 가지고 있으며 상기 제1도에서는 각 해당 버퍼를 메모리 맵으로 표시하였다.
제2도는 본 발명에 따른 제1도의 IOP입력제어흐름도로서, (2a)는 IOP(300)의 시작 단계이고, (2b)는 DPM(200)의 입력비지/프리 버퍼의 상태가 프리인가를 판단하는 단계이고, (2c)는 IOP(300)가 터미널(400)의 입력이 있는가를 판단하는 단계이고, (2d)는 상기 (2c)의 단계를 수행하여 입력이 있으면 상기 터미널(400)의 입력을 리드(Read)하는 단계이고, (2e)는 상기 (2d)의 단계에서 리드한 상기 터미널(400)의 입력을 상기 DPM(200)의 입력버퍼에 라이트(Write)하는 단계이고, (2f)는 상기 DPM(200)의 입력에코인에이블/디스에이블 버퍼의 상태가 입력에코인에이블 인가를 판단하는 단계이고, (2g)는 상기 (2f)의 단계를 수행하여 에코인에이블이면 상기 DPM(200)의 입력버퍼에 라이트한 내용을 상기 터미널(400)로 출력시키는 단계이고, (2h)는 상기 터미널(400)에서 캐리지 리턴(Carrige Return)이 들어왔는가를 판단하는 단계이고, (2i)는 상기(2h)의 단계를 수행하여 터미널(400)의 캐리지 리턴이 없으면 상기 DPM(200)내의 입력버퍼의 어드레스를 하나증가시켜 카운트하는 단계이고, (2j)는 상기 IOP(300)의 종료단계이고, (2k)는 상기 (2h)의 단계를 수행하여 캐리지 리턴이 있으면 상기 IOP(300)가 상기 DPM(200)의 입력비지/프리버퍼를 입력비지로 세트하는 단계이고, (2l)는 상기 IOP(300)가 상기 디지털 정보 전송시스템(100)내의 OS(10)로 인터럽트를 발생시키는 단계이다.
제3도는 본 발명에 따른 제1도의 OIM제어흐름도로서, (3a)는 상기 디지털 정보 전송시스템(100)의 시작단계이고, (3b)는 상기 제2도의 (2l)단계에서 인터럽트가 발생하여 상기 시스템(100)내의 OS(10)로 인터럽트가 들어오는가를 OS(10)가 판단하는 단계이고, (3c)는 상기 OS(10)가 상기 (3b) 단계에서 인터럽트가 들어왔으면 상기 DPM(200)내의 입력버퍼에 저장된 내용의 크기(Size)를 리드하는 단계이고, (3d)는 상기 OS(10)가 OIM(20)을 호출하는 단계이고, (3e)는 상기 OIM(20)이 상기 DPM(200)의 입력버퍼에 들어있는 입력의 내용을 리드하였는가를 상기 OS(10)가 판단하는 단계이고, (3f)는 상기 (3e) 단계에서 리드하였으면 OS(10)가 상기 OIM(20)의 내부 프로그램을 수행시키며, 또한 상기 OIM(20)은 내부 프로그램에 의해 프로세싱하는 단계이고, (3g)는 상기 OS(10)가 상기 OIM(20)을 제어하여 상기 DPM(200)의 출력버퍼에 출력내용을 라이트 시키는 단계이고, (3h)는 상기 OS(10)가 상기 OIM(20)을 제어하여 상기 DPM(200)의 출력비지/프리버퍼에 출력비지를 세트시키는 단계이고, (3i)는 상기 (3e)의 단계에서 리드가 아니면 운영자가 인지하도록 하기위한 에러의 내용을 상기 OS(10)가 OIM(20)을 제어하여 상기 DPM(200)의 출력버퍼에 라이트시키는 단계이고, (3j)는 상기 시스템(100)의 종료단계이며, 상술한 (3a)-(3j) 단계는 인터럽트가 발생할 경우에만 상기 시스템(100)은 수행하게 된다. 즉, 여기서 부하가 감소됨을 알 수 있다.
제4도는 본 발명에 따른 제1도의 IOP출력 제어흐름도로서, (4a)는 상기 IOP(300)의 시작단계이고, (4b)는 IOP(300)가 상기 DPM(200)의 출력비지/프리버퍼를 체크하여 출력이 비지인가를 판단하는 단계이고, (4c)는 상기 (4b)단계에서 비지이면 상기 DPM(200)의 출력버퍼의 내용을 상기 IOP(300)가 리드하는 단계이고, (4d)는 상기 (4c)의 단계를 수행시 엔드오프파일(End of File) 인가를 판단하는 단계이고, (4e)는 상기 (4d)의 단계에서 엔드오프파일이 아닐경우에는 상기 IOP(300)가 상기 DPM(200)의 출력버퍼의 내용을 리드한 데이터를 상기 터미널(400)로 출력시키는 단계이고, (4f)는 상기 (4e)의 단계를 이행하여 상기 출력버퍼의 어드레스를 하나 증가시켜 카운트하는 단계이고, (4g)는 상기 IOP(300)의 종료단계이고, (4h)는 상기 (4d)의 단계를 수행시(4d)의 단계에서 엔드오프파일인 경우에는 상기 DPM(200)의 입력비지/프리버퍼를 입력프리로 세트시키는 단계이고, (4i)는 상기 (4h)의 단계를 이행하여 상기 DPM(200)의 출력비지/프리버퍼를 출력프리로 세트시키는 단계이며, 상술한 (4a)-(4i)의 단계는 상기 IOP(300)가 주기적으로 수행한다.
이하 본 발명을 상술한 구성에 의거하여 제1도-제4도를 참조하여 상세히 설명한다.
상기 디지털 정보 전송시스템(100)이 부팅(Booting)되면 상기 시스템내의 OS(10)는 상기 DPM(200)의 메모리맵의 버퍼를 초기화하는데 입력비지/프리버퍼는 출력프리로, 입력버퍼의 내용은 제로로, 출력비지/프리버퍼는 출력프리로, 출력버퍼의 내용은 제로로, 입력에코인에이블/디스에이블은 입력에코인에이블로 세트를 시킨다.
또한 상기 IOP(300)는 주기적으로 입력비지/프리 및 출력비지/프리를 체크하여 각 상태 및 조건에 따라 해당 프로그램을 수행하게 되므로 상기 시스템(100)은 부하가 감소하게 된다.
제2도에서 상기 IOP(300)가 상기 터미널(400)의 입력을 처리하여 상기 시스템(100)으로 인터럽트를 발생시키는 과정에 대하여 설명하면, 상기 IOP(300)의 (2a)-(2j) 단계는 주기적으로 수행하며 (2b)의 단계에서 DPM(200)의 입력비지/프리버퍼를 체크하여 비지이면 (2j)의 단계를 수행하고 프리이면 (2c)의 단계로 이행한다.
상기 (2c)의 단계에서 터미널(400)에 입력이 없으면 (2j)의 단계로 이행하고 입력이 있으면 (2d)-(2l)의 단계를 수행하여 상기 터미널(400)에 있는 운영자의 데이터를 리드하고 상기 DPM(200)의 입력 버퍼에 리드한 데이터를 라이트한다.
또한 상기 (2f)의 단계에서 상기 입력의 내용을 다시 상기 터미널(400)로 출력할것인가를 판단하여 에코인에이블이면 (2g)의 단계로 이행하고 에코인에이블이 아니면 (2h)의 단계로 이행한다.
상기 (2h)의 단계에서는 상기 입력된 내용이 캐리지리턴 인가를 체크하여 판단하고 캐리지 리턴이 아니면 (2i)-(2j)를 수행하고 캐리지 리턴이면 (2k)-(2l)를 수행하여 (2j)의 종료단계를 이행한다.
여기서 상기 입력에코인에이블/디스에이블 버퍼는 운영자가 상기 터미널(400)에 입력한 내용을 출력할것인지 아닌지를 판단하는 상태버퍼이며, 상기 OIM(20)에서 패스워드(Password)를 출력할 경우에만 디스에이블시켜 상기 DPM(200)내의 입력버퍼에 입력된 내용을 상기 터미널(400)로 출력을 시키지 않는다.
한편, 상기 (2l)의 단계에서 발생한 인터럽트는 제3도의 (3b)단계로 입력되는데, 상기 제3도에서 디지털 정보 전송시스템(100)의 OS(10)와 OIM(20)의 흐름에 대해서 설명하면, 상기 (3b)의 단계에서 OS(10)는 상기 (2l)의 단계에서 상기 IOP(300)가 발생하는 인터럽트를 체크하여 인터럽트가 없으면 (3j)단계로 이행하고 인터럽트가 있으면 (3c)-(3d)의 단계를 수행하여 상기 입력의 크기를 리드 후 OIM(20)을 호출한다.
상기 (3e)의 단계에서는 상기 DPM(200)의 입력버퍼에 들어있는 내용을 리드하였는가를 체크하여 판단하는 단계이고, 이때 리드하였으면 (3f)-(3g)-(3h)-(3j)단계를 수행한다.
상기 (3e)의 단계에서 리드를 하지 않았으면 (3i)-(3h)-(3j)단계를 수행하게 된다.
제4도에서 상기 IOP(300)가 상기 DPM(200)의 출력버퍼의 데이터를 처리하여 상기 터미널(400)로 출력시키는 과정을 설명하면, 상기 (4a)-(4g)의 단계는 주기적으로 수행하며 (4b)의 단계에서 IOP(300)가 상기 DPM(200)의 출력비지/프리버퍼를 체크하여 출력비지이면 수행된다.
상기 (4b)의 단계에서 출력비지가 아니면 (4g)의 종료단계를 이행하고 출력비지이면 (4c)의 단계에서 상기 DPM(200)의 출력버퍼의 내용을 리드한 후 (4d)의 단계를 이행하여 엔드오프 파일인가를 판단하게 된다.
상기 (4d)의 단계에서 엔드오프 파일이 아니면 (4e)의 단계를 수행하여 상기 DPM(200)의 출력버퍼의 내용을 리드한 데이터를 상기 터미널(400)로 출력시켜 운영자가 알수 있도록 하게하며, (4f)의 단계에서 출력버퍼의 어드레스를 하나증가시켜 카운팅한 후 (4g)의 종료단계를 이행하여 끝낸다.
상기 (4d)의 단계에서 엔드오프파일이면 (4h)단계에서 상기 DPM(200)의 입력비지/프리버퍼를 입력프리로 세트시키고 (4i)의 단계에서 상기 DPM(200)의 출력비지/프리버퍼를 출력프리로 세트시킨 후 (4g)의 종료단계를 이행한다. 따라서, 상기 IOP가 상기 터미널을 감시 및 처리하므로 상기 OIM의 부하는 그만큼 감소된다.
상술한 바와 같이 본 발명은 DPM을 통하여 IOP와 OIM간의 데이터를 인터페이스시킴으로써 디지털 정보 전송시스템의 부하를 줄일 수 있어 시스템의 전송효율을 증대시킬 수 있는 이점이 있다.

Claims (4)

  1. IOP 및 DPM과 연결되며 OS 및 OIM을 가지는 디지탈 정보 전송시스템의 인터페이스 방법에 있어서, 운영자의 터미널과 연결된 상기 IOP가 상기 터미널로부터 인가되는 입력 메세지를 처리하여 상기 디지탈 정보 전송시스템내의 상기 OS로 인터럽트를 발생시키는 제1과정과, 상기 인터럽트에 응답하여 상기 OS가 상기 OIM을 제어함에 의해 상기 DPM과 상기 OIM간의 메세지를 교환시키는 제2과정과, 상기 DPM으로부터 제공되는 출력 메세지를 상기 IOP가 처리하여 상기 운영자의 터미널로 출력시키는 제3과정으로 이루어짐을 특징으로 하는 디지털 정보 전송시스템의 인터페이스 방법.
  2. 제1항에 있어서, 상기 제1과정이 상기 DPM내의 입력비지/프리버퍼의 입력을 판단하여 비지이면 종료하고 입력이 프리이면 상기 터미널의 입력이 있는가를 판단하는 제1단계와, 상기 제1단계로부터 입력이 없으면 종료하고 입력이 있으면 리드한 후 상기 DPM의 입력버퍼에 라이트하는 제2단계와, 상기 제2단계를 수행 후 상기 DPM의 입력에코인에이블/디스에이블 버퍼의 상태를 판단하여 입력에코인에이블이면 입력버퍼의 내용을 상기 터미널로 출력시킨 후 캐리지리턴이 들어오는가를 판단하는 제3단계와, 상기 제3단계로부터 캐리지 리턴이 들어오면 상기 DPM의 입력비지/프리버퍼를 비지로 세트후 상기 OS로 인터럽트를 발생시키고 캐리지 리턴이 없으면 입력카운트를 증가시키는 제4단계로 이루어짐을 특징으로 하는 디지털 정보 전송시스템의 인터페이스 방법.
  3. 제1항에 있어서, 상기 제2과정이 상기 제1과정에서 인터럽트가 발생하였는가를 체크하여 판단하는 제1단계와, 상기 제1단계로부터 인터럽트 발생하지 않았으면 종료하고 인터럽트가 발생하였으면 상기 OS가 상기 DPM의 입력버퍼에 저장된 데이터의 크기를 리드하고 OIM을 호출 후 상기 OIM이 입력내용을 리드하였는가를 판단하는 제2단계와, 상기 제2단계로부터 상기 OIM이 입력내용을 리드하였으면 내부프로그램을 수행시키고 상기 DPM의 출력버퍼에 출력데이터를 라이트 시킨 후 출력비지로 세트시키며 입력내용을 리드하지 못하였으면 에러의 내용을 출력버퍼에 라이트 시킨후 출력비지를 세트시키는 제3단계로 이루어짐을 특징으로 하는 디지탈 정보 전송시스템의 인터페이스 방법.
  4. 제1항에 있어서, 상기 제3과정이 상기 DPM의 출력비지/프리버퍼를 체크하여 프리이면 종료하고 비지이면 출력버퍼의 데이터를 리드한 후 엔드오프파일인가를 판단하는 제1단계와, 상기 제1단계로부터 출력버퍼의 데이터가 엔드오프파일이면 입력비지/프리버퍼를 입력프리로 세트 후 출력비지/프리버퍼를 출력프리로 세트시키고 엔드오프파일이 아니면 상기 DPM의 출력버퍼에서 리드한 데이터를 상기 터미널로 출력시킨 후 상기 출력 카운트를 증가시키는 제2단계로 이루어짐을 특징으로 하는 디지털 정보 전송시스템의 인터페이스 방법.
KR1019900012838A 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법 KR930001815B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900012838A KR930001815B1 (ko) 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900012838A KR930001815B1 (ko) 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법

Publications (2)

Publication Number Publication Date
KR920005542A KR920005542A (ko) 1992-03-28
KR930001815B1 true KR930001815B1 (ko) 1993-03-13

Family

ID=19302536

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900012838A KR930001815B1 (ko) 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법

Country Status (1)

Country Link
KR (1) KR930001815B1 (ko)

Also Published As

Publication number Publication date
KR920005542A (ko) 1992-03-28

Similar Documents

Publication Publication Date Title
US20070124527A1 (en) Virtual Serial Apparatus
US4729090A (en) DMA system employing plural bus request and grant signals for improving bus data transfer speed
EP1225514A2 (en) bidirectional parallel signal interface
US7689991B2 (en) Bus management techniques
US20230342086A1 (en) Data processing apparatus and method, and related device
US6799231B2 (en) Virtual I/O device coupled to memory controller
KR930001815B1 (ko) 디지털 정보 전송시스템의 인터페이스 방법
KR20020067752A (ko) 코프로세서 방식의 원칩 비동기 마이크로 프로세서 간의인터페이스 회로
GB1574470A (en) Intelligent input-output interface control unit for input-output system
JPH0431918A (ja) キースキャン装置
KR100326156B1 (ko) 듀얼프로세서간인터페이스장치
KR930004903B1 (ko) 데이타 버스를 이용한 프로세서간 병렬 데이타 통신시스팀 및 통신방법
US5701546A (en) Parallel interface circuit having a n-byte buffer and tansmitting the n byte data on a byte-by-byte basis in response to interrupt request signal
KR970002412B1 (ko) 디엠에이(dma)가 가능한 통신코프러세서 보드
JP2835487B2 (ja) プリンタバッファ
KR0175606B1 (ko) 피.씨. 메인 프로세서와 피.씨. 카드 사이의 데이타 인터페이스장치
KR100469436B1 (ko) 멀티미디어 기기의 데이터 액세스 회로
JP2539517B2 (ja) 通信制御方法
KR100290092B1 (ko) 지연 응답신호 처리 입출력 버스 인터페이스 장치
KR100214302B1 (ko) 디. 에스.피용 디.엠.에이의 고속 데이타 처리방법
KR100328627B1 (ko) 주전산기 시스템의 병렬 프린터 출력 제어 방법
KR19990049719A (ko) Pci 마스터 카드
KR100590171B1 (ko) Isdn 메시지 처리 장치 및 방법
CN117579570A (zh) 一种基于PCIe的数据传输方法、装置和系统
JPS61296459A (ja) デ−タ処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070208

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee