KR930001248Y1 - 컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로 - Google Patents

컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로 Download PDF

Info

Publication number
KR930001248Y1
KR930001248Y1 KR2019900008815U KR900008815U KR930001248Y1 KR 930001248 Y1 KR930001248 Y1 KR 930001248Y1 KR 2019900008815 U KR2019900008815 U KR 2019900008815U KR 900008815 U KR900008815 U KR 900008815U KR 930001248 Y1 KR930001248 Y1 KR 930001248Y1
Authority
KR
South Korea
Prior art keywords
modem
decoder
display circuit
data transmission
address
Prior art date
Application number
KR2019900008815U
Other languages
English (en)
Other versions
KR920001592U (ko
Inventor
이병창
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR2019900008815U priority Critical patent/KR930001248Y1/ko
Publication of KR920001592U publication Critical patent/KR920001592U/ko
Application granted granted Critical
Publication of KR930001248Y1 publication Critical patent/KR930001248Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0262Arrangements for detecting the data rate of an incoming signal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • G09F9/3023Segmented electronic displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로
제1도는 본 고안의 회로 구성도.
제2도는 제1도에서 표시장치의 또다른 구성도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 모뎀 2 : 콘트롤러
3 : 보 레이트 레지스터 4 : 어드레스 디코더
5 : 디코더 A : 표시장치
본 고안은 모뎀의 데이타 전송 속도 표시 회로에 관한 것이다.
PC(개인용 컴퓨터)의 사용이 일반화 되어가고 있고 사용자가 증가하면서 PC 사용자들이 컴퓨터로 다른 사용자와 통신을 하고자 하는 요구에 부응하여 이를 위해 PC 통신 기능을 충족하는 소위 모뎀이 사용되고 있다.
원거리 데이타 전송은 통상 전화선이 사용되거나 또는 다른 매체를 사용하는데 전화선은 본질적으로 보이스(voice)통신용이고 컴퓨터는 디지탈 신호로 정보 교환되므로 상기 모뎀은 디지탈 신호를 전화선으로 전송될 오디오 레벨로 변환시키고 수신시에는 그역의 동작을 하도록 한다.
이때 그 변조 방식이 다양할 뿐만 아니라 사용된 컴퓨터 또는 모뎀의 데이타 전송 능력에 따라 전송 속도 또한 다양하다.
컴퓨터 하드웨어 발전에 힘입어 근래에는 상기한 바와 같은 데스크탑 타입의 컴퓨터 뿐만 아니라 랩탑 타입의 컴퓨터가 개발되어 있다. 이런류의 컴퓨터는 사용자가 수시로 들고 다니면서 사용할 수 있는 것으로 외부에서 얻어진 정보를 중앙처리 장소로 전송하고자할 때 또는 그곳으로부터 필요한 정보를 얻고자 할때는 컴퓨터내 내장된 내장형 모뎀으로 데이타를 송,수신 할 수 있다.
랩탑 컴퓨터는 내장된 모뎀을 포함하고 있는 것이 일반적이나 그 전송 속도 또는 모뎀 동작 중임을 외부에 표시하고 있지 않고 있어 사용자는 전송 여부 또는 전송 속도를 알 수 없고 전송 시간등을 예측할 수 없다.
본 고안의 목적은 내장형 모뎀을 장착한 컴퓨터에 있어서 모뎀의 데이타 전송 속도 즉, 보 레이트(baud rate)를 외부에 표시하는 회로를 제공하는 것이다.
모뎀의 목적을 실현하는 장치의 상세 구성의 도시 없이 제1도에는 모뎀(1)내의 콘트롤러(2)와 본 발명에 관계되 있는 보레이트 레지스터(3)만이 도시되어 있다.
제1도에서 상기 두구성 요소 외의 다른 회로 구성은 본 고안에 의한 것이다.
상기 콘트롤러는 사용자 요구에 따른 선택된 전송 속도를 보 레이즈 레지스터(3)에 데이타 값을 넣기 위해 먼저 이 레지스터를 지정하는 어드레스(ADDR)를 출력하고 이 어드레스에 의해 선택된 상기 보 레이트 레지스터에 소정의 데이타 값이 셋되는데 이중 BR0와 BR1의 2비트의 값은 현재 설정된 비트 레이드를 나타내는 것이다. 물론 이 값은 모뎀 내에서 사용하기 위한 4가지 서로 다른 보 레이트를 나타내는 컴퓨터 사용자가 이를 감지할 수 있더라도 이것은 어떤 속도를 나타내는 레이트인지 알 수 없고 가능하지도 않다.
이를 위해 본 고안 회로를 나타낸 제1도와 같이, 모뎀의 콘트롤러 어드레스 라인과 모뎀으로부터 정상적으로 데이타가 전송될때만 출력되는 콘트롤러 부터의 제어신호(CS)를 입력으로 하는 어드레스 디코더(4)와, 이 어드레스 디코더(4)로 부터의 신호에 의해 이내이블 되고 상기 모뎀내의 보 레이트 레지스터의 설정된 값을 입력으로 하여 디코딩 하는 디코더(5)와, 이 디코더의 출력에 각각 연결된 LED 구성의 표시 장치로 구성됨을 특징으로 한다.
본 실시예에서는 도면과 같이 2입력의 4출력 디코더를 예로 하여 설명 하였으나 표시 가능한 4가지 속도치외에 더 많은 속도치 표시를 위해서 본 회로는 확장될 수 있다.
콘트롤러는 특정 어드레스를 출력하여 보 레이트 레지스터를 지정함과 동시에 어드레스 디코더에 입력된다.
상기 지정된 레지스터에는 전송 속도 지정을 위한 데이타가 넣어지고 이중 BR1와 BR0의 값은 디코더의 입력단자(I1), (I0)에 공급된다. 데이타 전송이 개시되면 콘트롤러는 데이타 전송임을 나타내는 어신호가 제어드레스 디코더에 제어 신호로 인가되므로 이 어드레스 디코더(4)는 디코더(5)를 이내이블 시키고 이내이블 된 디코더(5)는 입력 조건에 따라 출력신호(D0∼D3)를 보낸다. 즉 본 실시예에서 I1과 I0가 각각 00, 01, 10, 11중 어느 하나이면 이에 대응하여 D0, D1, D2, D3중 어느 하나가 출력된다.
현재 사용되는 모뎀 2400, 1200, 600, 300 bps(bits per second)의 각각의 전송 속도 능력이 있을 때 선택된 속도에 따라 모뎀 내부에서는 사용자의 인식과는 관계없어 보 레이트 레지스터의 BR1, BR0에 00, 01, 10 또는 11이 셋되고 이 값중 어느 하나가 디코더를 통해 출력되므로 이에 연결된 버퍼(B)와 저항(R)을 거쳐 LED가 온될 수 있다.
특정 위치의 LED만 온되는 표시장치(A)는 제2도와 같이 7-세그먼트를 구동하도륵 장치될 수 있다. 즉, 모뎀의 출력(D0, D1)을 어드레스 값으로 하여 이 어드레스에 해당되는 램(6)내에 저장된 7-세그먼트(7)구동에 적합한 데이타를 출력하여 현재의 보 레이트를 숫자로 표시할 수 있다.
4개의 7-세그먼트에 대하여 4개의 7-세그먼트 디코더(8)가 각각 연결되고 하나의 번지에 16비트의 데이타가 저장되는 램(6)으로 부터 상기 7-센그먼트 디코더(8)에 각각 입력되어 숫자표시를 하도록 한다.
이와 같이 본 고안 회로에 따라서 컴퓨터의 현재상태 즉, 데이타 전송중인지 어떤지를 알 수 있고 동시에 보 레이트를 알 수 있다.

Claims (1)

  1. 컴퓨터 내장형 모뎀의 데이타 전송 속도 표시 회로에 있어서, 모뎀의 콘트롤러 어드레스 라인과 데이타 전송시 출력되는 제어신호를 입력하는 어드레스 디코더(4)와, 이 어드레스 디코더로 부터의 출력 신호에 의해 이내이블 되고 상기 모뎀내의 보 레이트 레지스터의 설정된 값을 입력으로 하여 디코딩 하는 디코더(5)와, 이 디코더의 출력에 연결되는 LED 또는 7-세그먼트 구동을 위한 램 및 7-세그먼트로 구성되는 보 레이트 표시장치(A)로 구성되는 것을 특징으로 하는 컴퓨터 내장형 모뎀의 데이터 전송 속도 표시회로.
KR2019900008815U 1990-06-21 1990-06-21 컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로 KR930001248Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019900008815U KR930001248Y1 (ko) 1990-06-21 1990-06-21 컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019900008815U KR930001248Y1 (ko) 1990-06-21 1990-06-21 컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로

Publications (2)

Publication Number Publication Date
KR920001592U KR920001592U (ko) 1992-01-28
KR930001248Y1 true KR930001248Y1 (ko) 1993-03-22

Family

ID=19300140

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019900008815U KR930001248Y1 (ko) 1990-06-21 1990-06-21 컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로

Country Status (1)

Country Link
KR (1) KR930001248Y1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040011112A (ko) * 2002-07-29 2004-02-05 엄장필 저장장치 내장형 모뎀 및 저장방법

Also Published As

Publication number Publication date
KR920001592U (ko) 1992-01-28

Similar Documents

Publication Publication Date Title
EP0120889B1 (en) Direct memory access peripheral unit controller
EP0266790B1 (en) Serial bus interface capable of transferring data in different formats
KR930001248Y1 (ko) 컴퓨터 내장형 모뎀의 데이타 전송 속도 표시회로
US6470404B1 (en) Asynchronous communication device
US6625207B1 (en) Low power consumption data transmission circuit and method, and liquid crystal display apparatus using the same
US5959601A (en) Method and apparatus for parallel in serial out transmission
US6614889B2 (en) Software controlled switch device
KR950004007A (ko) 레벨 세팅 회로를 갖는 데이타 버스 콘트롤러
KR0114336Y1 (ko) 직렬 입/출력 인터페이스 장치
KR0134921B1 (ko) 데스크 탑 컴퓨터의 모뎀 동작 상태 표시 장치
JPH04348638A (ja) データ伝送方法
JPS63164554A (ja) デ−タ速度自動認識システム
KR900005421B1 (ko) 데이터의 선택적 통신을 위한 버스시스템
Inyiama et al. Microprocessor-Based Remote Data Acquisition System with Automatic Baud-Rate Detection
KR950025516A (ko) 씨디지(cdg) 내장형 티브이 제어장치 및 제어방법
JPS6237583B2 (ko)
KR100962306B1 (ko) 임베디드 시스템의 양방향 데이터 통신장치 및 그 방법
JP2545952B2 (ja) 通信制御装置
JPH05153099A (ja) 双方向性信号線の信号送受信回路
KR100202991B1 (ko) 전전자 교환기의 타임 슬롯 스위치와 디바이스간 정합 장치의 이중화 회로
JPS6010845A (ja) パリテイ付加方式
JPS6251544B2 (ko)
KR20050055890A (ko) 유에스비 플래쉬 디스크 기능을 구비하는 이동 통신단말기 및 이의 구동 제어 방법
JPH0514338A (ja) 非同期伝送の暗号化回路
KR20010063909A (ko) 스마트 카드 인터페이스를 내장한 유에이알티

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980227

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee