KR930000448Y1 - 모니터의 영상전압 안정화 회로 - Google Patents

모니터의 영상전압 안정화 회로 Download PDF

Info

Publication number
KR930000448Y1
KR930000448Y1 KR2019870014856U KR870014856U KR930000448Y1 KR 930000448 Y1 KR930000448 Y1 KR 930000448Y1 KR 2019870014856 U KR2019870014856 U KR 2019870014856U KR 870014856 U KR870014856 U KR 870014856U KR 930000448 Y1 KR930000448 Y1 KR 930000448Y1
Authority
KR
South Korea
Prior art keywords
voltage
transistor
monitor
stabilization circuit
cathode
Prior art date
Application number
KR2019870014856U
Other languages
English (en)
Inventor
이강우
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870014856U priority Critical patent/KR930000448Y1/ko
Application granted granted Critical
Publication of KR930000448Y1 publication Critical patent/KR930000448Y1/ko

Links

Landscapes

  • Details Of Television Scanning (AREA)

Abstract

내용 없음.

Description

모니터의 영상전압 안정화 회로
제1도는 종래의 영상출력 회로도.
제2도는 본 고안에 따른 모니터의 영상전압 안정화 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 캐스코드회로 2 : 전압안정화회로
FBT : 플라이백트랜스 D1-D3: 다이오우드
C1-C5: 콘덴서 R1-R9: 저항
ZD1-ZD2: 제너다이오우드 Q1-Q3: 트랜지스터
본 고안은 모니터의 영상출력회로에 관한것으로 특히 플라이백트랜스의 이차측 전압을 안정화 시켜 모니터의 영상출력 전압으로 인가시키도록한 모니터의 영상전압 안정화 회로에 관한 것이다.
종래의 모니터에 있어 영상출력 회로의 구성은 제1도에서 보는 바와 같이 플라이백트랜스(FBT)의 이차측 일단이 다이오우드(D2)와 콘덴서(C1)를 거쳐 전원(+Vcc1)에 접속되며 다른측 일단은 다이오우드(D3)와 접지된 콘덴서(C2) 그리고 저항(R1)과 코일(L1)을 순차 거쳐 브라운관(CRT)의 캐소우드(K)에 접속되고, 한편으로는 비데오 입력단(Vin)이 저항(R4)을 거쳐 캐소코드회로(1)의 트랜지스터(Q2) 베이스에 접속되고 트랜지스터(Q2)의 에미터는 저항(R5)을 통해 접지접속되는 동시에 저항(R6)과 콘덴서(C3)를 거쳐 접지접속되고, 상기 트랜지스터(Q2)의 콜렉터는 트랜지스터(Q1)의 에미터에 접속되며 트랜지스터(Q1)의 베이스는 분압 저항(R3), (R2)을 거쳐 전원(+Vcc2)에 접속되고 그의 콜렉터는 코일(L1)과 브라운관(CRT)의 캐소우드(K)연결점에 접속되는 구성으로, 그의 동작상태를 살펴보면, 플라이백트랜스(FBT)의 이차측에서 형성된 펄스 전압은 다이오우드(D3)와 콘덴서(C2)에 의해서 DC 전압으로 되어 브라운관(CRT)의 캐소우드(K)로 곧바로 인가되게 되고, 한편 비데오 입력단(Vin)으로 비데오 신호가 인가되면 그 신호는 캐스코드회로(1)에 의해서 트랜지스터(Q1)의 콜렉터로 반전된 비데오 신호를 출력시키므로 상기 플라이백트랜스(FBT)의 이차측 펄스 전압과 함께 영상출력전압으로 브라운관(CRT)의 캐소우드(K)로 인가하게된다.
그러나 기존의 영상출력 회로는 플라이백트랜스의 이차측 전압이 브라운관의 캐소우드 단으로 비데오 신호와 함께 곧바로 인가되도록 구성되어 있어, 플라이백트랜스의 전압변동이 심할 경우에는 영상출력전압이 변화하여 브라운관의 화면 밝기가 많은 차이를 나타내게 되는 문제점이 있었다.
이에 본 고안은 상기한 문제점을 개선시키기 위해 안출된 것으로서, 플라이백트랜스의 이차측과 브라운관의 캐소우드단 사이에 간단한 구성의 전압 안정화 회로를 연결시켜 플라이백트랜스의 전압이 변동되더라도 브라운관의 캐소우드단으로 항상 일정한 영상 출력과 전압이 인가되도록 한 것으로, 이하 그의 회로구성을 첨부된 도면에 따라 설명하면 다음과 같다.
제2도는 본 고안에 따른 모니터의 영상전압 안정화 회로를 나타낸 것으로서 그의 연결구성을 살펴보면, 플라이백트랜스(FBT)의 이차측 일단은 다이오우드(D2)와 콘덴서(C1)를 거쳐 전원(+Vcc1)에 접속되며 그의 다른측 일단은 저항(R1)과 다이오우드(D3) 및 콘덴서(C2)를 순차 거쳐 접지 접속되고, 상기 다이오우드(D3)와 콘덴서(C2)의 연결점은 전압 안정화 회로(2) 트랜지스터(Q3)의 콜렉터에 접속되는 동시에 저항(R2)을 통해 일측이 접지된 콘덴서(C3)와 트랜지스터(Q3)의 베이스는 제너다이오우드(ZD1), (ZD2)를 순차 거쳐 접지접속되며 트랜지스터(Q3)의 에미터는 콘덴서(C4)를 통해 접지되는 동시에 저항(R3) 및 코일(L1) 그리고 저항(R9)을 순차 거쳐 브라운관(CRT)의 캐소우드(K)에 접속되고, 한편으로는 비데오 입력단(Vin)이 저항(R6)을 거쳐 캐스코드회로(1) 트랜지스터(Q1)의 베이스에 접속되고 트랜지스터(Q1)의 에미터는 저항(R7)을 통해 접지접속 되는 동시에 저항(R8)과 콘덴서(C5)를 거쳐 접지접속하고, 캐스코드회로(1) 트랜지스터(Q2)의 베이스는 분압 저항(R4), (R5)을 거쳐 전원(+Vcc2)에 접속되며 그의 콜렉터는 상기 코일(L1)과 저항(R9)의 연결점에 접속되는 구성으로, 그의 동작상태 및 작용효과를 첨부된 도면에 따라 설명하면 다음과 같다.
플라이백트랜스(FBT)의 이차측에서 형성된 펄스 전압은 다이오우드(D3)와 콘덴서(C2)에 의해 DC 전압으로 되어 전압 안정화회로(2)의 트랜지스터(Q3)의 콜렉터에 인가되며 동시에 저항(R2)을 거쳐 트랜지스터(Q3)의 베이스에 인가되므로 트랜지스터(Q3)는 도통하게된다.
여기서 트랜지스터(Q3)의 베이스에는 제너다이오우드(ZD1), (ZD2)에 의한 일정전압이 항시 인가되고 있으므로 플라이백트랜스(FBT)의 전압변동에도 일정한 전압을 트랜지스터(Q3)의 에미터로 출력시키게 된다.
상기 트랜지스터(03)의 도통에 따라 콜렉터 전압이 에미터로 출력되어 저항(R3)과 코일(L1)을 거쳐 캐소코드회로(1)의 출력단에 나타나게되고, 한편 비데오 입력단(Vin)으로 비데오 신보가 인가되면 캐스코드회로(1)에 의해 그의 출력단인 트랜지스터(Q2)의 콜렉터에 반전된 비데오 신호가 출력되어 전압 안정화 회로(2)를 거친 플라이백트랜스(FBT)의 이차측 펄스 전압과 함께 영상출력전압으로 브라운관(CRT)의 캐소우드(K)로 인가되게 된다.
그러므로 본 고안에 따른 모니터의 영상전압 안정화 회로는 이상의 설명에서와 같이 전압 안정화 회로(2) 트랜지스터(Q3)의 베이스에 제너다이오드(ZD1), (ZD2)를 연결시켜 항시 일정전압을 베이스로 인가시키므로 플라이백트랜스(FBT)의 전압변동에도 트랜지스터(Q3)는 그의 에미터로 일정전압만을 출력시켜 비데오 신호와 함께 브라운관(CRT)에 인가되어 항상 일정한 밝기의 영상을 시청자에게 제공하는 효과를 갖게된다.

Claims (1)

  1. 플라이백트랜스(FBT)와 캐소코드회로(1)를 포함하는 모니터의 영상출력 회로에 있어서, 플라이백트랜스(FBT)의 이차측 전압을 인가받는 트랜지스터(Q3)의 베이스에는 제너다이오드(ZD1), (ZD2)에 의한 일정 전압이 항상 인가되도록 하므로서 플라이백트랜스(FBT)의 이차측 전압을 안정화시켜 브라운관(CRT)의 캐소우드(K)로 인가하는 전압 안정화 회로(2)를 포함하여 구성된 것을 특징으로 하는 모니터의 영상전압 안정화 회로.
KR2019870014856U 1987-08-31 1987-08-31 모니터의 영상전압 안정화 회로 KR930000448Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870014856U KR930000448Y1 (ko) 1987-08-31 1987-08-31 모니터의 영상전압 안정화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870014856U KR930000448Y1 (ko) 1987-08-31 1987-08-31 모니터의 영상전압 안정화 회로

Publications (1)

Publication Number Publication Date
KR930000448Y1 true KR930000448Y1 (ko) 1993-01-30

Family

ID=19267282

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870014856U KR930000448Y1 (ko) 1987-08-31 1987-08-31 모니터의 영상전압 안정화 회로

Country Status (1)

Country Link
KR (1) KR930000448Y1 (ko)

Similar Documents

Publication Publication Date Title
KR860003722A (ko) 멀티주사형 텔레비젼 수상기
KR930000448Y1 (ko) 모니터의 영상전압 안정화 회로
US4870331A (en) Circuit arrangement for a picture display device for the stabilization of the size of the picture displayed
KR910003670Y1 (ko) 수직크기 보상회로
KR910003669Y1 (ko) 수직크기 보상회로
JPS5610781A (en) Automatic brightness correcting circuit of television receiver
KR910002954Y1 (ko) 주파수 특성 보상 회로
KR0127157Y1 (ko) 마이컴을 이용한 자동 휘도제한회로
KR910003423Y1 (ko) 모니터의 전원자동 오프회로
KR890007090Y1 (ko) 휘도 변화 보상 회로
KR900010809Y1 (ko) 모니터의 수평 포지션 자동 변환 회로
US3767854A (en) Delay of video amplifier d.c. bias change to accomodate rise/fall of kinescope high voltage after turn on/off of receiver
JPH073728Y2 (ja) 陰極線管回路
KR930002315Y1 (ko) 수평 사이즈 안정화 회로
KR900005126Y1 (ko) 모니터에서의 이상 화면 방지 회로
KR900009577Y1 (ko) 모니터의 수평편향 보호회로
US7248233B2 (en) Control circuit and process for a cathode ray tube display control apparatus
KR910003424Y1 (ko) Tv의 전원 자동 제어회로
KR960004979Y1 (ko) 음극 선관의 고압 안정화 회로
KR900000565Y1 (ko) 휘도변화 보상회로
KR890000716Y1 (ko) 휘도보정회로
KR970006986Y1 (ko) 텔레비젼 수상기의 흑레벨 보정회로
KR900009573Y1 (ko) 모니터의 수직편향 회로
KR950007724Y1 (ko) 텔레비젼-온 상태 표시장치
KR890003432Y1 (ko) 문자표시를 위한 디스플레이 공용회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20011229

Year of fee payment: 10

EXPY Expiration of term