KR920014299A - 64/56 Kbps비트 속도 변환회로 - Google Patents
64/56 Kbps비트 속도 변환회로 Download PDFInfo
- Publication number
- KR920014299A KR920014299A KR1019900022832A KR900022832A KR920014299A KR 920014299 A KR920014299 A KR 920014299A KR 1019900022832 A KR1019900022832 A KR 1019900022832A KR 900022832 A KR900022832 A KR 900022832A KR 920014299 A KR920014299 A KR 920014299A
- Authority
- KR
- South Korea
- Prior art keywords
- bit rate
- data
- signal
- inverting
- rate converting
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M7/00—Arrangements for interconnection between switching centres
- H04M7/06—Arrangements for interconnection between switching centres using auxiliary connections for control or supervision, e.g. where the auxiliary connection is a signalling system number 7 link
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Communication Control (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 나타내는 블럭도, 제2도는 본 발명에 사용된 데이터 반전 및 루프백 회로의 상세 블럭도.
Claims (2)
- 64/56 Kbps비트 속도 변환회로에 있어서; 56Kbps의 반대 위상클럭과 64KHZ의 반대 위상 클럭및 PE(Parallel Enable) 신호가 인가되며 56Kbps의 디지탈 전송 데이터(DT×D)를 수신한 후 64Kbps로 변환된 북미식 전송데이터(NATXD)를 출력하는 송신 비트 속도 변환수단(1), 56KHZ와 64KHZ의 클럭과 PE 신호가 인가되며 64Kbps의 버퍼처리된 수신데이터(BSR×D)를 수신하여 56Kbps로 변환된 북미식 수신데이터(NARXD)를 송출하는 수신비트속도 변환수단(2), 상기 송신 비트속도 변환수단(1) 및 수신 비트 속도 변환수단(21)에 연결되어 NAT×D와 NAR×D와 LBTST(Loop Back Test) 신호 및 신호 데이터 링크 수신 데이터(SR×D)를 수신하고 디지탈 수신 데이터(DR×D)와 신호데이터 링크 송신 데이터(ST×D)를 송출하는 데이터 반전/루프백 수단(3)으로 구성됨을 특징으로 하는 64 Kbps비트속도 변환 회로.
- 제1항에 있어서, 상기 데이터 반전/루프백 수단(3)은 상기 송신비트 속도 변환수단(1)의 출력단에 연결된 제1인버터(30), 상기 제1인버터(30), 의 출력단에 연결되며 신호 데이터 링크 송신 데이터(ST×D)를 송출하며 인에이블(enable) 단자에 LBTS T신호가 입력되는 제1버퍼수단(33), LBTST 신호를 반전시키는 제2인버터(34), LBTST 신호가 인에이블 단자에 연결되고 신호데이터 링크 수신데이터(SR×D가 입력되며 상기 수신비트 속도 변환수단(2)에 버퍼처리된 수신데이터(BSR×D)를 출력하는 제2버퍼수단(35), 상기 제1인버트(30)의 출력단에 입력단이 연결되고 상기 제2인버터(34)의 출력단이 인에이블 단자에 연결되며 상기 비트속도 변환수단(2)으로 출력하는 제3버퍼수단(32), 상기 수신비트속도 변환수단(2)의 출력단에 연결되어 신호를 반전시킨후 디지탈 수신 데이터(DR×D)를 출력하는 제3인버트(31)로 구성됨을 특징으로 하는 64/56 Kbps 비트 속도 변환회로.※ 참고사항 : 최초출원내용에 의하여 공개되는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900022832A KR930010955B1 (ko) | 1990-12-31 | 1990-12-31 | 64/56Kbps 비트 속도 변환회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900022832A KR930010955B1 (ko) | 1990-12-31 | 1990-12-31 | 64/56Kbps 비트 속도 변환회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920014299A true KR920014299A (ko) | 1992-07-30 |
KR930010955B1 KR930010955B1 (ko) | 1993-11-17 |
Family
ID=19309247
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900022832A KR930010955B1 (ko) | 1990-12-31 | 1990-12-31 | 64/56Kbps 비트 속도 변환회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR930010955B1 (ko) |
-
1990
- 1990-12-31 KR KR1019900022832A patent/KR930010955B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930010955B1 (ko) | 1993-11-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4578797A (en) | Asynchronous connecting device | |
KR920014299A (ko) | 64/56 Kbps비트 속도 변환회로 | |
KR920014032A (ko) | 64/56Kbps 겸용신호 데이터 링크 정합회로 | |
US6173017B1 (en) | Transit modulator for jittering signals | |
GB2130054A (en) | Apparatus for converting transmitting and reconverting a sampled signal | |
KR0134478B1 (ko) | 펄스부호변조 데이터 변환 및 전송 장치 | |
KR960016196A (ko) | 무선전화기에 있어서의 신호중계장치 및 그 방법 | |
KR900002590A (ko) | 북미와 유럽의 1차 다중전송 정합방법 및 장치 | |
KR100211333B1 (ko) | 디지탈 음성신호의 동기 조절장치 | |
KR920022917A (ko) | 원거리 가입자수용을 위한 인터페이스 회로 | |
KR910002184A (ko) | 채널속도 변환 및 채널 집선신호 | |
JP2867657B2 (ja) | 三者通話pcm音声符号化装置 | |
JP2977887B2 (ja) | 通信速度整合回路 | |
KR940012958A (ko) | 종합정보통신망의 비 채널 인터페이스 회로 | |
KR890004520A (ko) | 델타 변조의 전이중 구현방식 | |
KR920020875A (ko) | T1신호 전송로를 이용한 e1신호 전송장치 | |
KR930018385A (ko) | Pc를 이용한 주제어기와 외부장치를 연결시켜주는 확장 인터페이스 시스템 | |
KR970056220A (ko) | 단말기를 접속하기 위한 신호변환장치 | |
KR900002158A (ko) | 데이터 터미날장치의 송수신클럭 공급방식 | |
KR890009124A (ko) | 단말기와 종합정보 통신망 정합회로 | |
JPH01160238A (ja) | ディジタル信号中継方式 | |
KR900005724A (ko) | 집적 음성/데이타 통신카드 | |
KR980007253A (ko) | 직렬 통신장치 | |
KR880006864A (ko) | 2선식 전이중 방식의 300/1200비트.퍼.세크 겸용모뎀 | |
JPS61232738A (ja) | 通信制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19980929 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |