KR920009088A - 디지틀 비디오 광 전송장치에서의 동기제어회로 - Google Patents

디지틀 비디오 광 전송장치에서의 동기제어회로 Download PDF

Info

Publication number
KR920009088A
KR920009088A KR1019900017147A KR900017147A KR920009088A KR 920009088 A KR920009088 A KR 920009088A KR 1019900017147 A KR1019900017147 A KR 1019900017147A KR 900017147 A KR900017147 A KR 900017147A KR 920009088 A KR920009088 A KR 920009088A
Authority
KR
South Korea
Prior art keywords
signal
circuit
division circuit
inputting
phase
Prior art date
Application number
KR1019900017147A
Other languages
English (en)
Other versions
KR930011481B1 (ko
Inventor
이정행
신흥규
이준성
김시종
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR1019900017147A priority Critical patent/KR930011481B1/ko
Publication of KR920009088A publication Critical patent/KR920009088A/ko
Application granted granted Critical
Publication of KR930011481B1 publication Critical patent/KR930011481B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음

Description

디지틀 비디오 광 전송장치에서의 동기제어회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 동기제어회로의 상세한 블럭도.
제3도는 제2도에 도시된 동기제어회로의 대한 표본화 클럭신호와 색부반송파외 관계를 도시한 타이밍도.
제4도는 본 발명의 일실시예 따른 동기제어회로의 상세 회로도.

Claims (1)

  1. 필드시작신호 및 색부반송파 신호를 포함하는 비디오 신호를 디지틀적으로 송수신하기 위한 디지탈 비디오 광전송장치에 있어서, 상기 필드시작 신호를 입력하여 기설정된 수만큼 분주하는 제1분주회로(21)와, 상기 색부반송파 신호를 입력하여 기설정된 수만큼 분주하는 제2분주회로(23)와. 상기 제1분주회로(21)로부터의 신호와 상기 제2분주회로 (23)으로부터의 신호를 입력하며, 기설정된 범위간에 상기 제2분주회로 (23)의 신호를 비교하여 동일한 값을 갖지 않은 경우에 신호를 출력하는 위상비교회로(24)와, 상기 위상비교회로(24)로부터의 신호를 입력하여 상기 제1분주회로(21)를 리세트시키는 레세트신호발생회로(22)와, 상기 제1분주회로(21)로부터 신호와 상기 제2분주회로로부터의 신호를 입력하여 색부반송파 동기를 수행하는 제1동기래치 (25)와, 상기 제2분주회로부터의 신호를 입력하여 표본화 주파수에 대응하는 신호를 출력하는 위상동기 루우프회로 (27)와, 상기 제1동기 래치 (25)로부터의 신호와 상기 위상동기 루우프회로 (27)로부터의 신호를 입력하여 위상 안정화된 프레임 시작 신호를 출력하는 제2동기 래치 (26)를 포함하는 동기제어회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900017147A 1990-10-25 1990-10-25 디지틀 비디오 광 전송장치에서의 동기제어회로 KR930011481B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900017147A KR930011481B1 (ko) 1990-10-25 1990-10-25 디지틀 비디오 광 전송장치에서의 동기제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900017147A KR930011481B1 (ko) 1990-10-25 1990-10-25 디지틀 비디오 광 전송장치에서의 동기제어회로

Publications (2)

Publication Number Publication Date
KR920009088A true KR920009088A (ko) 1992-05-28
KR930011481B1 KR930011481B1 (ko) 1993-12-08

Family

ID=19305177

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900017147A KR930011481B1 (ko) 1990-10-25 1990-10-25 디지틀 비디오 광 전송장치에서의 동기제어회로

Country Status (1)

Country Link
KR (1) KR930011481B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020021228A (ko) * 2000-09-14 2002-03-20 구자명 정수기의 냉각장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020021228A (ko) * 2000-09-14 2002-03-20 구자명 정수기의 냉각장치

Also Published As

Publication number Publication date
KR930011481B1 (ko) 1993-12-08

Similar Documents

Publication Publication Date Title
KR890004576A (ko) 클럭신호 발생시스템
KR910017776A (ko) 위상동기회로
KR840005000A (ko) 수평주사 주파수 체배회로
KR840004839A (ko) 단일모선에서의 전송정보의 등기화장치
SE8604662D0 (sv) Anordning for frekvenssyntetisering
KR920009088A (ko) 디지틀 비디오 광 전송장치에서의 동기제어회로
KR890006059A (ko) 텔레비젼 수상기
KR890012482A (ko) 동기분리회로
KR910011006A (ko) 디지탈 동기화 장치
KR880013402A (ko) 화상 표시장치
KR100212551B1 (ko) 개선된 동기 클럭 발생장치
KR890009201A (ko) 반송색신호의 주파수저역 변환장치
KR0177237B1 (ko) 디지탈 비디오카세트레코더에 있어서 락드모드용 오디오계의 클럭생성기
KR900002636B1 (ko) 디지탈 교환기의 송신클럭동기장치
KR920009089A (ko) 디지틀 비디오 광 전송장치의 동기시간 안정화를 위한 위상동기 루우프 회로
JPH05102952A (ja) デイジタル伝送装置のクロツク切替回路
JP2570452B2 (ja) クロック生成回路
SU777882A1 (ru) Устройство коррекции фазы
JPS6412691A (en) Video signal sampling circuit
JPH0741228Y2 (ja) デジタル信号多重化装置
JP2661401B2 (ja) キャプションデコーダ回路
KR910009047A (ko) 동기신호분리회로
JPS6310623B2 (ko)
KR920009087A (ko) 위상고정 루프회로의 위상검출장치
JPH04301941A (ja) データ受信機のためのデータサンプリングクロック位相同期回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20001007

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee