KR920002900B1 - 통신회로망 장치 - Google Patents

통신회로망 장치 Download PDF

Info

Publication number
KR920002900B1
KR920002900B1 KR1019840004005A KR840004005A KR920002900B1 KR 920002900 B1 KR920002900 B1 KR 920002900B1 KR 1019840004005 A KR1019840004005 A KR 1019840004005A KR 840004005 A KR840004005 A KR 840004005A KR 920002900 B1 KR920002900 B1 KR 920002900B1
Authority
KR
South Korea
Prior art keywords
signal
medium
unit
information
transmission
Prior art date
Application number
KR1019840004005A
Other languages
English (en)
Other versions
KR850000847A (ko
Inventor
프레야 코캔 크리스틴
헨리 시몬스 죠지
Original Assignee
아메리칸 텔리폰 앤드 텔레그라프 캄파니
오레그 이. 엘버
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아메리칸 텔리폰 앤드 텔레그라프 캄파니, 오레그 이. 엘버 filed Critical 아메리칸 텔리폰 앤드 텔레그라프 캄파니
Publication of KR850000847A publication Critical patent/KR850000847A/ko
Application granted granted Critical
Publication of KR920002900B1 publication Critical patent/KR920002900B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/44Star or tree networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/02Details
    • H04L12/22Arrangements for preventing the taking of data from a data transmission channel without authorisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Computer Security & Cryptography (AREA)
  • Small-Scale Networks (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)

Abstract

내용 없음.

Description

통신회로망 장치
제1도는 데이터 통신 회로망의 한 실시예에 대한 블록도.
제2도는 제1도의 회로망 인터페이스에 대한 블록도.
제3a도 및 제3b도는 각각 제2도의 회로망 인터페이스의 송신 제어에 대한 상태도 및 동작 논리 흐름도.
제4a도 및 제4b도는 각각 제2도의 회로망 인터페이스의 수신 제어에 대한 상태도 및 동작 논리 흐름도.
제5도는 제1도의 데이터 전송 제어기에 대한 블록도.
제6a도 및 제6b도는 각각 제5도는 데이터 전송 제어기의 송신 제어 및 클럭에 대한 상태도 및 동작 논리 흐름 선도.
제7a도 및 제7b도는 각각 제5도의 데이터 전송 제어기의 수신 제어 및 클럭에 대한 상태도 및 논리 흐름도.
제8도는 제1도의 원격 광섬유 내선 전화기 회로에 대한 블록도.
제9도는 제1도의 국부 광섬유 내선 전화기 회로에 대한 블록도.
제10a도 내지 제10d도는 각각 제8도의 원격 광섬유 내선 전화기 회로의 송신 제어 논리에 대한 상태도 및 동작 논리 흐름도.
제11a도 및 제11b도는 각각 제8도의 원격 광섬유 내선 전화기 회로의 수신 제어 논리에 대한 상태도 및 동작 논리 흐름도.
제12a도 내지 제12d도는 제9도의 국부 광섬유 내선 전화기 회로의 수신 제어 논리에 대한 상태도 및 동작 논리 흐름도.
제13a도는 내지 제13d는 제9도의 국부 광섬유 내선 전화기 회로의 송신 제어 논리에 대한 상태도 및 동작 논리 흐름도.
* 도면의 주요부분에 대한 부호의 설명
100 : 데이터 통신 회로망 101 내지 103 : 데이터 채널
104 내지 111 : 실용 유니트 112 내지 119 : 회로망 인터페이스
123 내지 125 : 원격 FOX 회로
126 내지 128 : 광섬유 내선 전화기 139 내지 141 : 국부 FOX 회로
150 내지152 : 데이터 전송 제어기 157 내지 159 : 송수신기
160 : 동축 케이블 버스 203 : 어드레스 디코더
204 : 마이크로 프로세서 복합체 205 : 개입중단 제어기
209 : 송신제어 회로 211 : 수신제어 회로
212 : DMA 제어기
본 발명은 디지털 통신 스시템에 관한 것으로, 특히 데이터 통신 회로망의 상호 접속 거리를 확장시키는 개선점에 관한 것이다.
데이터 통신 회로망은 전송 케이블과 같은 통신 매체와 통신용 매체에 접속된 처리기, 대용량 기억장치 또는 입출력 유니트와 같은 다수의 실용 유니트를 포함한다.
장치 및 통신 매체의 상호 접속은 통상 통신 매체를 모든 장치에까지 확장시킴으로써 이루어진다. 만일 실용 유니트가 물리적으로 분포된 영역에서 위치하게 될 경우, 상기 매체는 모든 위치사이를 확장시키기에 충분히 길어야만 된다.
이런 상호 접속 방법은 비교적 간단하지만, 통신 매체에서 꼭 필요로 하는 비교적 긴 길이때문에 일어나는 고유적인 불리한 상태를 가지게 된다. 이런 불리한 상태는 매체의 길이가 증가함에 따라 매체의 전기적 특성이 저하되는 것에 관련되고 또한 회로망의 한 단에서 다른 단까지의 신호전파의 시간 지연으로부터 생겨나는 회로망의 성능 특성이 저하되는 것에 관련된다.
이런 불리한 상태는 점점 더 많이 사용되는 충돌 검출(CSMA/CD) 규약 회로망의 선형위상, 즉 반송파감지 다중 액세스에 의해 매우 잘 예증된다. 이를 회로망은 통상 통신 매체로서 동축 케이블을 사용하고, 실용 유니트는 동축 길이를 따라 분포되며, 그곳으로의 액세스를 위해 서로 경쟁한다. 실용 유니트는 그것이 매체가 정지된 것을 검출했을때만 매체상에서 전송을 시도하고, 시도된 전송파 다른 실용 유니트의 전송간에 충돌 즉 간섭을 간파한 후에 재전송을 시도한다.
이러한 회로망에서, 매체에 전송된 신호의 특성은 신호 감쇄, 신호 분산, 신호 잡음과 같은 요인으로 인해, 저하한다. 이러한 저하 상태는 매체의 길이가 길어짐에 따라 증가하여 매체사이의 정보 교환에 대한 신빙성에 불리한 영향을 끼친다. 매우 높은 질과 그에 따라 매우 값비싼 동축 케이블을 사용하므로써 이들 특성을 개선시키려는 노력은 시스템 비용을 훨씬 더 부가시킨다. 더욱이, 일반적으로 비교적 높은 질의 동축 케이블은 비교적 긴 직경을 가지며, 이 직경은 케이블의 유연성을 저하시켜 케이블의 루팅 능력에 나쁜 영향을 끼친다.
동축 케이블 대역폭은 케이블의 길이가 증가함에 따라 감소되므로 케이블의 길이를 증가시키는 것은 시스템 처리량에 불리한 영향을 미치게 된다. 동축 길이의 증가는 회로망 충돌창(collision window)-둘이상의 실용 유니트에 의해 시도된 전송이 충돌되는 시간-의 크기를 증가시키므로 또 다시 시스템의 성능을 저하시킨다. 충돌창의 증가된 크기는 충돌창보다 시간적으로 짧은 데이터 전송의 효율에 불리한 영향을 끼친다. 그러므로 이러한 통신 회로망에서는 가능한한 통신 매체를 짧게 유지하는 것이 바람직하다. 그러나 이것은 이와 같은 통신 회로망의 크기 및 구성과 유용성에 심각한 제한을 부과하게 된다.
본 발명은 종래 기술에서의 이들 및 단점을 해결하는데 관한 것이다.
본 발명에 따라, 통신 매체에 연결된 다수의 실용 유니트와 통신 매체에서 어느정도 떨어져 위치된 실용 유니트를 인터페이스하기 위한 장치를 가진 통신 시스템에서 매체와 함께 특히 원격 실용 유니트는 매체상에서 통신을 목적으로 원격 유니트와 매체간의 거리를 기능적으로 충분히 명확하게 해준다. 상기 인터페이싱 장치는 매체상에서의 통신을 목적으로 상기 원격 실용 유니트가 매체 근처에 위치하도록 해준다.
유리하게도, 인터페이싱 장치는 매체상에서의 전송을 위해 상기 실용 유니트의 정보를 제2회로로 전송시키기 위해 상기 실용 유니트 및 제2회로에 접속되며 제2회로에 대한 정보의 전송을 중지시키기 위해 제1신호의 수신에 응신하는 제1회로와, 매체에 근접하게 위치되어 상기 매체로의 전송을 위해 실용 유니트의 정보를 순간적으로 기억시키기 위한 버퍼 기억 용량을 가진 제2회로, 및 상기 제1회로가 제1신호를 수신하여 거기에 응답하기 전에 상기 제2회로의 채워지지 않은 기억 용량이 상기 제1회로로부터 수신가능한 정보를 오버플로우하지 않고 기억시키기에 적합한 최소량까지 감소할때 상기 제1신호를 상기 제1회로로 보내기 위해 상기 제2회로와 협력하는 제3회로를 포함한다. 양호하게도, 제1회로는 실용 유니트에 위치하고, 제3회로는 제2회로에 위치하며 통신 링크가 제1, 제2, 및 제3회로를 접속시킨다. 양호하게도, 인터페이싱 장치는 상기 실용 유니트 대신 상기 제2회로에 의해 기억된 정보를 매체의 규약하에서 매체사이로 전달하기 위해 물리적으로 매체 근처에 위치하며 상기 제2회로 및 매체에 접속된다. 상기 통신 링크는 양호하게도 광섬유 링크이다.
본 발명은 종래 기술에 연관되어 나타나는 문제점들을 경감시킨다. 본 발명의 설계에서는 모든 실용 유니트에 회로망 통신 매체의 루팅이 더 이상 요구되지 않는다. 예를 들어 수백 또는 수천 킬로미터인 비교적 먼거리에서 예를 들어 길이가 1미터 또는 10미터인 비교적 짧은 통신 매체에 대해 인터페이싱 장치를 통하여 실용 유니트를 인터페이스시키므로써, 본 발명은 같은 길이의 회로망 통신 매체의 제공없이도 요구되는 상호 접속 거리를 제공한다.
긴 상호 접속 거리는 광섬유 통신 링크로 달성될 수 있는데 이것은 광케이블이 같은 길이의 금속 송신 매체보다도 일반적으로 신호의 질적 저하를 훨씬 작게할 수 있기 때문이다. 먼 거리를 상호 연결시키는 역량을 지닌 회로망을 제공하는 것 이외에도, 예를 들어 금속 케이블 링크와 대립되는 광섬유 링크를 사용하는 것은 링크에 대해 전자계 간섭, 매체로부터 실용 유니트의 DC 분리, 증가된 전자계 호환성, 비교적 낮은 코스트의 강력한 광중량 링크에 대한 면역성을 제공한다.
회로망 통신 매체를 짧게 유지함으로써, 긴 매체에 연관되어 나타나는 문제점들이 제거된다. 동시에, 통신 링크를 통하여 긴 상호 접속 거리를 제공함으로써, 통신 시스템의 내용 및 구성에 대한 실질적인 제한도 제거된다. 또한, 회로망 매체는 최소 길이로 구성되어 매체의 특성을 최적화시킨다. 매체의 길이를 최소화 시키는 것은 스타(star) 위상인 통신 회로망을 제공하며 스타 회로망 위상의 잇점은 분포 회로망 위상의 잇점을 제거시키지 않고도 얻을 수 있다.
인터페이싱 장치는 매체의 관점에서 실용 유니트가 매체 근처에 위치되는 경우에 관련하여 시스템 통신매체에 대한 실용 유니트의 액세스 시간을 증가시키지 않고 긴 상호 접속 거리에 걸쳐 확장될 수 있다. 이것은 시스템 매체의 대폭 사용 및 그에 따른 회로망 처리량이 이러한 내선 전화기에 의해 영향을 받지 않는 것을 의미한다. 이런 상호 접속 방법은 CSMA/CD 규약과 같은 매체 액세스 회선 자동 선택(contention)규약에 연관된 충돌창의 크기를 증가시키지 않는다. 이와 같이 실용 유니트와 회로망의 버스부간의 상호 접속거리는 어떠한 제한도 받지 않는다.
이하, 첨부된 도면을 참조하여 본원 명세서를 보다 상세히 설명하겠다.
[회로망]
제1도는 본 발명에 따라 구성된 데이터 통힌 회로망(100)에 대한 실시예를 도시한다. 회로망(100)의 1차적인 기능은 여러점에서 회로망 통신 매체에 인터페이스된 실용 유니트(104 내지 111)간에 데이터 패킷을 전송하는 것이다. 일반용 컴퓨터, 마이크로 프로세서 및 원격 콘솔 또는 단자와 같은 데이터 처리 장치는 이후 실용 유니트로 참조된다.
패킷은 최소한 프리앰블 필드(preamble field), 데이터 필드, 에러 체킹 코드 필드를 포함하는 일반적인 정보 신호 시퀀스이다. 상기 프리앰블은 수신된 패킷의 데이터를 처리하기 전에 수신 장소에서 동기화를 목적으로 사용된다. 상기 에러 체킹 코드는 전송 에러의 검출을 허용하기 위해 패킷에 첨부된다. 상기 데이터 필드는 일반적으로 패킷 목적지 어드레스, 패킷 소스 어드레스, 및 전달되는 메시지 바디를 포함한다. 상기 목적지 어드레스는 패킷이 누구에게 의도되는지를 지정하고, 상기 소스 어드레스 필드는 패킷의 송신자를 식별해 준다.
상기 회로망(100)은 회로망(100)의 여러부분 사이에 패킷을 분배하는 버스 (160)와 같은 통신 매체 주위에서 구성된다. 상기 버스(160)는 예를 들어, 동축 케이블이나 광섬유 케이블과 같이 어떤 적절한 매체로 이루어질 수가 있다. 제1도의 실시예에 있어서는, 동축 케이블 버스(160)가 택해졌다. 상기 버스(160)는 매체의 전기적 특성과 회로망(100)의 여러부분을 버스(160)에 상호 접속시키는 물리적 요구조건에 의해서만 제한된 소정의 길이를 가질 수 있다. 양호하게도 상기 버스 (160)은 최소한의 길이를 가져, 회로망(100)이 실제로 스타 회로망 구성이 되도록 해준다.
제1도에서 도시된 바와 같이, 다중점 데이터 통신 회로망(100)은 상기 버스(160)에 의해 상호 접속된 여러개의 데이터 채널(101 내지 103)을 가진다. 설명을 하자면, 데이터 채널은 하나 이상의 실용 유니트와 버스(160)상의 접속점 사이에서 데이터를 송신 및 수신하는 모든 장치로 구성된다. 데이터 채널(101 내지 103)은 실용 유니트(104 내지 111)를 통신용 버스(160)에 인터페이스시킨다. 데이터 패킷의 형태인 정보가 버스(160)를 거쳐 데이터 채널(101 내지 103)에 의해 교환된다.
상기 회로망(100)은 반송파 감지 다중 액세스/충돌 검출(CSMA/CD) 통신 규약에 따른다. 모든 데이터 채널(101 내지 103)로부터 패킷의 버스(160)상의 전송은 버스(160)가 정지, 즉 채널(101 내지 103)이 결정할 수 있는 정도의 정지 상태로 감지될때, 즉 버스(160)가 유휴이어서 어떠한 정보 교환도 버스상에서 발생되지 않을때만 시작된다. 채널(101 내지 103)중 하나 이상의 채널에 의해 전송된 패킷이 동시에 버스(160)상에서 나타날 경우, 패킷은 충돌하게 되는데, 즉 서로 간섭하여 오전된다. 상기 충돌은 패킷이 충돌하는 데이터 채널(101 내지 103)에서 감지된다. 이에 응답하여, 패킷 전송은 중단되며, 잼(Jam) 신호가 버스(160)상에서 충돌하는 데이터 채널(101 내지 103)에 의해 전송된다. 상기 데이터 채널(101 내지 103)은 충돌이 발생된 후에 어느 정도의 시간 간격 다음에 충돌된 패킷을 재전송하려고 시도한다. 버스(160)상의 데이터 채널(101 내지 103)로부터 전송된 패킷은 버스(160)에 의해 모든 채널(101 내지 103)에 전송된다. 패킷이 마주하는 실용 유니트중 하나에 어드레스되는지 아닌지 그 여부를 결정하고 그에 따라서 패킷을 처리하기 위해 전송된 각 패킷을 검사하는 것은 각각의 데이터 채널(101 내지 103)안의 회로에 따라 좌우된다.
제1도에서는 전형적인 두 광파 데이터 채널 구성(102 및 103)과 하나의 케이블 접속 데이터 채널(101)을 도시한다. 데이터 채널(102 및 103)은 광섬유 내선 전화기(126 내지 128)을 사용하고 데이터 채널(101)은 버스(160)와 각 실용 유니트 사이에 통신을 확장하는 통신 링크용 와이어 내선 전화기(132a 및 132b)를 사용한다.
각각의 경우에, 데이터 채널(103 내지 101)은 라디오 송수신기(157 내지 159)를 경유하여 버스(160)에 각각 접속된다. 상기 라디오 송수신기(157 내지 159)는 실제로 동일하며 종래의 장치이다. 각 송수신기(157 내지 159)내에는 조합된 데이터 채널에서 버스(160)로 패킷을 증폭하여 전송하는 송신기와, 버스(160)에 의해 전송된 패킷을 수신하여 수신된 패킷을 조합된 데이터 채널로 보내는 수신기와, 버스(160)상에서 둘이상의 패킷의 충돌을 감지하고 조합된 데이터 채널에 그것을 알리는 충돌 검출기가 포함된다.
데이터 채널(103 내지 101)에서 상기 송수신기(157 내지 159)는 데이터 전송 제어기(DTCs)(150 내지 152)에 각각 접속된다. 상기 데이터 전송 제어기(150 내지 152)는 그들의 각 데이터 채널에 의해 버스(160)로의 액세스를 조절한다. 상기 데이터 전송 제어기(150 내지 152)는 송수신기(157 내지 159) 전후로의 패킷의 전송을 제어한다. 각 데이터 전송 제어기(150 내지 152)는 패킷으로의 데이터의 인코딩 및 데이터로의 패킷의 디코딩과, 데이터 버퍼기억, 직렬-병렬 및 병렬-직력 데이터 스트림 변환 기능을 제공한다. 각 데이터 전송 제어기(150 내지 152)는 또한 충돌 검출신호 및 전송 제어용을 위해 송수신기로부터의 수신기의 출력을 모니터하고 조합된 데이터 채널의 동작을 제어하기 위해 여러 제어신호를 발생시킨다. 실용 유니트가 그것의 데이터 채널의 데이터 전송 제어기를 통해서만 버스(160)에 액세스해야 하므로, 본질적으로 데이터 전송 제어기는 마주하는 실용 유니트 대신 버스(160)와 통신한다. 상기 데이터 전송 제어기는 버스(160)상에서 시작하여 통신을 제어하기 때문에, 제어기는 양호하게도 기껏해야 몇미터정도 떨어져 버스(160)에 가깝게 위치되어 버스(160)와의 상호 접속 거리와 버스(160)의 상태를 감지하고 응답하는데 걸리는 지연을 최소로 줄이게 된다. 데이터 전송 제어기에 관해서는 제5도 내지 제7도와 관련하여 이후 좀더 상세히 기술된다.
데이터 전송 제어기(150 내지 152)는 각 내선 전화기(126 내지 128 및 132)에 접속된다. 제1도에서 도시된 바와 같이, 각 데이터 전송 제어기는 하나 이상의 내선 전화기에 접속될 수 있다. 예를 들어, 데이터 전송 제어기(150)는 두 광섬유 내선 전화기(126 및 127)에 접속되는 것으로 도시되며, 데이터 전송 제어기(152)는 다수의 와이어 내선 전화기(132a 및 132b)에 접속되는 것으로 도시된다. 따라서, 데이터 전송 제어기(150 내지 152)는 중재기(142 내지 144)를 이용하여 제어기(150 내지 152)에 조합된 내선 전화기에 의해 동시에 액세스를 제어하고 제한한다. 상기 중재기(142 내지 144)는 실제로 종래 방식으로 동작하는 종래의 장치이다.
단지 하나의 내선 전화기(128)만이 중재기(143)와 데이터 전송 제어기(151)에 접속되는 것으로 도시된다. 따라서 중재기(143)는 도시된 바와 같이 사실상 회로망(100)에서는 불필요하지만, 회로망(100)에 중재기(143)의 데이터 내선 전화기, 실용 유니트 연관된 회로망 인터페이스 접속을 통하여 확장 역량을 제공한다.
내선 전화기(126 내지 128 및 132)는 버스(160)에 근접하게 위치한 데이터 전송 제어기(150 내지 152)에서 버스(160)로부터 멀리 떨어져 위치된 실용 유니트(104 내지 111)까지 통신을 확장하는 통신 링크를 제공한다. 제1도에서는 단지 두 실용 유니트만이 각 내선 전화기(126 내지 128 및 132)아 마주하도록 도시되는 반면, 각 내선 전화기는 둘 이상의 실용 유니트 역할을 할 수 있다.
상기 실용 유니트(104 내지 111)에서 내선 전화기(126 내지 128 및 132)는 회로망 인터페이스(NIs)(112 내지 119)에 각각 접속된다. 각 실용 유니트(104 내지 111)는 실용 유니트(104 내지 111)의 각 내선 전화기간에 정보 교환을 완충하는 회로망 인터페이스(NIs)(112 내지 119)를 가진다. 상기 회로망 인터페이스(112 내지 119)는 종래 방식으로 동작하고 통신 규약 변환, 통신 전송 속도 변환, 및 통신 완충과 같은 서비스를 제공한다. 회로망 인터페이스는 제2도와 함께 더욱 상세히 설명하기로 한다.
[와이어 데이터 링크]
상기 와이어 내선 전화기(132a 및 132b)는 제한된 거리에 대해서만 통신을 확장하는데, 이것은 와이어 매체가 앞서 논의된 결함을 받기 때문이다. 상기 와이어 데이터 채널(101)에 의해 제공된 상호 접속 거리는, 예를 들어, 수십미터이다. 따라서 상기 와이어 데이터 채널(101)은 버스(160)와 비교적 가깝게 근접하여 위치된 단지 실용 유니트(110 및 111)하고만 사용된다.
데이터 링크(132a 및 132b)의 와이어 매체는 회로망 인터페이스(118 및 119)의 입출력 포트에서 데이터 전송 제어기(152) 및 이와 조합된 중재기(114)의 포트로 직접 확장된다. 비록 두 실용 유니트(110 및 111)가 도시 및 설명되었을지라도 각각의 내선 전화기(132)는 둘이상의 실용 유니트 역할을 할 수 있다.
와이어 데이터 링크(132)가 사용될때, 데이터 전송 제어기의 기능 역량은, 상기 와이어 데이터 링크(132)에 걸친 라운드 트립 통신이 패킷 프리앰블의 시간-길이보다 적은 시간이 소요되도록 와이어 유니트 데이터 링크(132)의 길이가 제한될 경우, 버스상에서의 통신을 목적으로 상기 실용 유니트를 버스(160)에 인접하도록 해준다.
[광파 데이터 링크]
광파 내선 전화기(126 내지 128)는 실용 유니트(104 내지 109)와 버스(167)사이의 수백미터 또는 수백킬로미터의 장거리를 거치는 통신을 확장한다. 상기 광파 내선 전화기(126 내지 128)가 또한 단거리에 걸쳐 통신을 확장하는데 사용되는 반면, 광파 내선 전화기(126 내지 128)는 일반적으로 버스(160)로부터 비교적 멀리 떨어져 위치된 실용 유니트(104 내지 109)와 함께 연관하여 사용된다.
광파 내선 전화기(126 내지 128)는 광섬유 내선 전화기(Fiber Optic Extensions)(FOXs)(126 내지 128)로 이후부터 참조되는데 이것은 내선 전화기(126 내지 128)가 통신 신호 전송용 매체로서 광학 섬유를 사용하기 때문이다. 상기 FOXs(126 내지 128)는 실제로 동일하다. 각 FOX는 한쌍의 FOX 회로를 구비하는데 하나는 회로망 인터페이스 근접하게 위치하여 접속된 원격 FOX 회로로 지칭하고, 다른 하나는 데이터 전송 제어기에 근접하게 위치하여 접속된 국부 FOX 회로로 지칭된다. 상기 회로망 인터페이스는 그들간의 상호 접속 거리의 견지에서 마주하는 실용 유니트에 근접하여 위치된다. 따라서 원격 FOX 회로는 마주하는 실용 유니트에 근접하여 위치된다. 한쌍의 국부 및 원격 FOX 회로는 한쌍의 단일 광학 섬유를 포함하는 이중 광학 섬유에 의해 상호 접속된다. 따라서 FOX(126)는 원격 FOX 회로(123)와, 국부 FOX 회로(139), 및 섬유(136 및 133)를 포함하는 광학섬유 링크(129)를 포함한다. 마찬가지로 상기 FOX(127)는 원격 FOX 회로(124), 국부 FOX 회로(140), 및 섬유(137 및 134)를 포함하는 광학 섬유 링크(130)를 포함한다. 또한 FOX(128)는 원격 FOX 회로(125), 국부 FOX 회로(141), 및 섬유(138 및 135)를 포함하는 광학섬유 링크(131)를 구비한다.
제1도에서 도시된 바와 같이, 각 원격 FOX 회로(123 내지 125)는 하나 이상의 회로망 인터페이스에 접속된다. 예를 들어, 원격 FOX 회로(123)는 회로망 인터페이스(112 및 113)에 접속되는 것으로 도시되며, 원격 FOX 회로(124)는 회로망 인터페이스(114 및 115)에 접속되는 것으로 도시되고, 원격 FOX 회로(125)는 회로망 인터페이스(116 및 117)에 접속되는 것으로 도시된다. 상기 원격 FOX 회로(123 내지 125)는 중재기(120 내지 122)를 각각 이용하여 원격 FOX 회로(123 내지 125)에 조합된 회로망 인터페이스에 의해 동시에 액세스를 제어하고 제한한다. 상기 중재기(120 내지 122)는 종래 방식으로 동작하는 종래의 장치이다.
국부 FOX 회로는 데이터 전송 제어기에 대한 회로망 인터페이스의 기능을 에뮬레이트하는 반면, 원격 FOX 회로는 회로망 인터페이스에 대한 데이터 전송 제어기의 기능을 에뮬레이트한다. 데이터 전송 제어기 및 FOX의 기능 역량은, FOX가 통신의 확장을 제공하는 거리의 길이에 관계없이, 버스(160)상에서의 통신을 목적으로 원격실용 유니트가 버스(160)에 가깝게 위치되도록 해준다. 더우기, 각 FOX(126 내지 128)는 조합된 회로망 인터페이스와 데이터 전송 제어 기간의 거리를 기능적으로 명확하게 하여, 회로망 통신 관점으로부터 즉, 버스(160)의 관점으로부터, 조합된 실용 유니트(104 내지 109)와 함께 회로망 인터페이스(112 내지 117)가 데이터 전송 제어기(150 및 151)와 버스(160)에 가깝게 위치된 것과 같이 보이게 해준다. 회로망 인터페이스(112 내지 117)나 데이터 전송 제어기(150 및 151) 모두 광파 데이터 내선 전화기(126 내지 128)의 존재를 인식하지 못하므로, 회로망 인터페이스(112 내지 117) 및 데이터 전송 제어기(150 및 151)의 관점으로부터, 인터페이스(112 내지 117)가 데이터 전송 제어기(150 및 151)에 근접하여 위치되는 것처럼 보이게 해준다.
이것은 회로망 통신 성능을 손상시켜, 버스(160)에 대해 증가된 상소 접속 거리에 의해 버스(160)에 대한 액세스 시간이 영향을 받는 타입의 회로망의 통상적인 실행과 대조된다. 그러므로 상기 실행은 내선 전화기 거리에 "엄격한 제약"을 갖는 반면, 본 기구는 상호 접속 거리에 대한 모든 제약을 제거시켜 준다.
각 원격 FOX 회로(123 내지 125)가 회로망 인터페이스에 대해 데이터 전송 제어기를 에뮬레이트하도록 적용되기 때문에, 회로망 인터페이스는 FOX(126 내지 128)나 또는 직접 데이터 전송 제어기(105 내지 107)에 접속될 수 있다. 그러므로 FOX는 조합한 데이터 전송 제어기에서 회로망 인터페이스를 분리하고 그들 사이에 하나 이상의 FOXs를 삽입시킴으로써 간단하게 본 회로망(100)에 부가될 수 있다. 마찬가지로, FOX는 FOX로부터 회로망 인터페이스와 데이터 전송 제어기를 분리시켜 데이터 전송 제어기에 직접 회로망 인터페이스를 접속시킴으로써 본 회로망(100)에서 제거될 수 있다.
일반적인 용어로 상기 회로망(100)을 기술하므로써 회로망 인터페이스 회로 (112 내지 119)를 시작으로 특정한 회로에 대해 보다 세밀한 주의가 기울여지게 될 것이다.
[회로망 인터페이스]
상술한 바와 같이, 회로망 인터페이스(112 내지 119) 모두는 전체 구조 및 기능이 실제로 같다. 그러므로, 대표적인 회로망 인터페이스 예를 들어 인터페이스 (119)에 관한 설명을 하면 다른 모든 회로망 인터페이스(112 내지 118)에 대해서도 충분히 이해가 갈 것이다.
제2도에서는 회로망 인터페이스(119)가 블록도로 도시된다. 상기 회로망 인터페이스(119)는 데이터 전송제어기(152)와 실용 유니트(111) 사이의 통신을 용이하게 한다. 여기서 설명된 역량을 지닌 회로망 인터페이스는 종래의 기법으로 상업적으로 유용한 성분으로 이루어진다. 예를 들어, 회로망 인터페이스의 기능은 캘리포니아, 산타클라라에 소재의 인텔사의 인텔 iSCB550 EthernetR제어기판 셋트의 상업적으로 유용한 처리기판의 기능에 포함된다.
실용 유니트(111)에 대한 상기 회로망 인터페이스(119)의 접속은 본 기술에서 상위 버스(230)로 지칭된 종래의 통신 버스를 경유하여 이루어지고, 이 버스는 인터페이스(119)의 버스 인터페이스 및 제어회로(202)에 접속된다. 버스 인터페이스(202) 및 제어(202)는 회로망 인터페이스(119) 내부에 있는 NI DATA버스(232)와 NI ADDR버스(231)에 대해 상위 버스(230)를 인터페이스 시킨다.
상기 버스 인터페이스 및 제어(202)는 버스(230 및 231)를 구동하고 그 사이의 데이터 및 어드레스를 수신하며, 버스(230 내지 232)간에 전달된 정보에 포맷 변환을 제공하고 요구된 바와 같은 제어를 특정 실용 유니트(111)에 제공한다. 버스 인터페이스 및 제어(202)는 텍사스, 달라스에 소재의 텍사스 인스트루먼츠사의 상업용 회로 SN 74154로 이행될 수 있다.
종래의 어드레스 디코더 회로(203)는 버스(231)에 접속되며 기억회로를 제외한 회로망 인터페이스(119)의 각 회로에 그것을 접속시키는 신호선을 갖는다. 상기 어드레스 디코더 회로(203)는 NI ADDR버스(231)를 모니터하고 그위에 나타나는 어드레스를 신호선상의 인에이블 신호롤 변역한다.
예를 들어, 어드레스 디코더 회로(203)는 수신된 각 데이터 패킷의 목적지 어드레스를 회로망 인터페이스(119)에 지정된 채널 어드레스와 비교하여 패킷이 인터페이스(119)로 어드레스 되는지 여부를 결정하며, 이 결정에 기초하여 패킷이 인터페이스(119)에 의해 무시되거나 또는 처리되도록 하는 적당한 인에이블 신호 및 상기 실용 유니트(11)로 보내져 그 안에 포함된 데이터를 발생시킨다.
NI ADDR버스(231)와 NI DATA버스(232)에 랜덤 액세스 메모리(RAM)(206) 및 판독전용 메모리(ROM)(207)가 접속된다. 이들은 종래의 기억장치로, 회로망 인터페이스(119)에 기능을 제공하며 특정한 실용 유니트(111)를 이용하도록 그것을 손질하는 프로그램을 기억시킨다. 상기 RAM(206)은 또한 완충 데이터, 스크래치 패드(scratch pad), 및 다른 보유 기능을 완충하는데 사용될 수 있는 순간적인 기억을 제공한다.
상기 RAM(206) 및 ROM(107)에 기억된 프로그램은 버스(231 및 232)에 똑같은 접속된 마이크로 프로세서 복합체(204)에 의해 실행된다. 상기 마이크로 프로세서 복합체(204)는 회로망 인터페이스(119)의 지능을 제공한다. 특히, 이것은 데이터 전송 제어기에 전달될 데이터의 프래밍(framing)(패킷화)을 실행하고, 실용 유니트(11)에 의해 제공된 논리 채널 목적지 어드레스를 패킷에 포함하기 위한 물리적 회로망 목적지 어드레스로 번역하며, 패킷 소스 어드레스 발생을 실행하고, CSMA/CD회로망 규약을 만족시키기 위한 충돌 감속 기능을 실행하며, 수신된 회로망 물리적 어드레스를 실용 유니트(111)에 의해 사용하기 위한 논리 어드레스로 변환시키고, 실용 유니트(111)의 메모리에 대한 직접 메모리 억세스(DMA: Direct Memory Accesses)를 실행한다. 마이크로 프로세스 복합체(204)는 인텔사에 의해 제조되어 사판된 8086 회로와 이와 조합된 회로로 실행될 수 있다.
마이크로 프로세서 복합체(204)가 실용 유니트(111)의 메모리에 DMA 기능을 제공하는 반면, 회로망 인터페이스(119) 기판상에서의 DMA 기능은 버스(231 및 232)에 똑같이 접속된 DMA 제어기(212)에 의해 실행된다. 상기 DMA 제어기(212)는 버스(231 및 232)와 RAM(206)의 제어를 제공하여 RAM(206)과 데이터 전송 제어기(152)로 지정되며 그것으로부터 수신된 데이터를 완충하는 메모리 사이에 데이터를 전송한다. DMA 제어기(212)는 인텔 8237 회로로 실행될 수 있다.
개입 중단 제어기(205)는 회로망 인터페이스(119)의 여러장치에 접속된 입력을 가지며 이것은 마이크로프로세서 복합체(204)에 개입 중단이 발생하도록 허용된다. 상기 개입 중단 제어기는 상기 복합체(204) 및 NI DATA버스(232)에 접속된 출력을 가진다. 여러장치로부터 개입 중단 제어기(205)는 상기 복합체(204)로 지정된 개입 중단 신호를 수신하며, 이들 신호를 복합체(204)가 상기 개입 중단 신호에 응답하여 버스(232)로부터 회수할 수 있는 프로그램 제어 전송 정보를 제공하는 코드 이외에 복합체(204)에 출력하는 단일 개입 중단 신호로 번역한다. 개입 중단 제어기(205)는 인텔 8259A 회로로 실행될 수 있다.
회로망 인터페이스(119)는 수신 데이터 버스(233), 전송 데이터 버스(234), 및 다수의 신호라인(235 내지 243)을 포함하는 와이어 데이터 링크(132b)에 의해 데이터 전송 제어기(152)에 접속된다. 상기 수신 데이터 버스(232)는 회로망 인터페이스(119)안의 수신 데이터 FIFO 버퍼(RDFB) (210)에서 종결한다. 상기 송신 데이터 버스(234)는 회로망 인터페이스(119)의 송신 데이터 FIFO 버퍼(TDFB)(208)에서 시작된다. RDFB(210) 및 TDFB(208)는 텍사스 인스트루먼츠의 회로 SN74S225와 같은 종래의 선입 선출 버퍼 메모리로, 회로망 인터페이스(119)와 데이터 전송 제어기(152) 사이에 전송된 데이터를 완충시킨다. RDFB(210)와 TDFB(208)는 데이터 전송 제어기(152)에 의해 정해진 속도의 제어하에서 데이터 전송 제어기(152)와 회로망 인터페이스(119)간의 데이터 전송을 허락한다.
또한 DMA 제어기(212)나 PAM(206)과 같은 회로망 인터페이스(119)의 다른 성분에 의해 제시된 바와 같이 바람직하게 속도를 변화하여 RDFB(210) 및 TDFB(208)와 RAM(206)간의 데이터 전송을 또한 허용한다.
회로망 인터페이스(119)로부터 데이터 전송 제어기(152)로, 그리고 그 반대로의 데이터 전송은 송신 제어기(209)와 수신 제어기(211)에 의해 제어된다. 제어기(209 및 211)는 TDFB(208) 및 RDFB(210)의 동작을 각각 제어한다.
제어기(209 및 211)는 통신을 위해 데이터 전송 제어기(152)보다 앞선 신호선(235 내지 240 및 241 내지 243)에 접속되고, 또한 통신을 위해 DMA 제어기(212)에 마찬가지로 접속된다. 상기 제어기(209 및 211)는 개입 중단 제어기(205)를 경유하여 마이크로 프로세서 복합체(204)에 개입 중단을 발생시킬 수 있다. 상기 제어기(209 및 211)는 순차 논리회로이고, 각각 제3도 및 제4도의 기능 선도에 의해 한정된다.
[NI 송신제어]
우선 송신제어(109)의 동작을 살펴보면, 상태선도 및 논리 흐름선도 회로 (209)와 이의 동작을 규정하는 제3a도 및 제3b도를 참조한다.
회로망 인터페이스(119)를 파워업(power-up)시킴에 따라, 송신 제어회로 (209)는 펄스를 발생시키며 리셋트 신호 라인(239)으로 하여금 순간적으로 상기 데이터 전송 제어기(152)를 리셋트 및 초기화시키도록 해준다. 그때 송신 제어회로는 제3a도에서 도시된 유휴 상태(300)를 취한다.
실용 유니트(111)로부터 데이터 전송 제어기(152)로의 데이터 전송이 일어나지 않을 때, 전송 제어기(20)는 유휴 상태(300)에 있게 된다. 이 상태에서 상기 송신 제어회로(209)는 제3b도의 블록(350 및 351)에서 지시된 바와 같이, DMA 제어기(212)로부터 송신 요청에 대한 수령을 대기한다.
실용 유니트(111)가 회로망 버스(160)상에서 송신하고자 하는 데이터를 가질 때, 버스 인터페이스 제어기(202)에 통지하여 상위버스(230)상에 데이터를 출력시킨다. 버스 인퍼테이스 제어기(202)는 차례로 마이크로 프로세서 복합체(204)에 통지하여 상위버스(230)를 NI데이터 버스(232)에 대해 인터페이스 시킨다. 마이크로프로세서 복합체(202)는 실용 유니트(11)로부터의 데이터를 RAM(206)에 기억시킨 후 DMA 제어기(212)에 회로망 인터페이스(119)가 회로망 버스(160)로 전송하기 위한 데이터를 갖는다는 것을 통보한다.
DMA 제어기(212)는 송신 요청발생에 의해 응답하고, 송신 제어기(209)는 요청 미결상태(301)로 들어감으로써 이에 응답한다. 송신 제어기(209)는 제3b도의 블록(352)에서 지시된 바와 같이, 중재기(144)보다 앞선 요청 신호선(235)으로 하여금 데이터 전송 제어기(152)에 대해 액세스를 얻도록 신호하게 해준다. 송신제어기(209)는 제3b도의 블록(353 및 354)에서 지시된 바와 같이 인가신호의 수령을 대기하는 중재기(144)로부터 인가선(236)을 모니터한다.
중재기(144)와 통신하는 동시에, 송신 제어기(209)는, 제3b도의 블록(358)에서 제안된 바와 같이, RAM(206)에서 TDFB(208)까지 DMA 채널을 설정하도록 DMA 제어기(212)에 명령한다. 송신 제어기(209)는 블록(359 및 360)에서 제안된 바와 같이 TDFB(208)가 채워지지 않고 데이터의 바이트를 수신할 준비가 되는 것을 나타내는 TDFB(208)의 입력 레지스터로부터 신호의 수령을 대기한다. TDFB(208)가 데이터의 바이트를 수신할 준비가 되어 있고 중지 신호가 데이터 전송 제어기(152)로부터 수신되지 않을때, 송신 제어기(209)는 블록(361 및 365)에서 지시된 바와 같이 RAM(206)에서 TDFB(208)까지의 데이터 바이트 전송을 시작할 것을 DMA 제어기(212)에 명령한다.
DMA 제어기(212)는 그때 완성을 위해 상기 전송처리를 제어한다. 상기 전송제어(209)는 중지선(238)을 계속 검사하여, 블록(336 내지 368)에서 제안된 바와 같이, 데이터의 마지막 바이트가 RAM(206)으로부터 전달되어 전송처리가 종료되는 것을 DMA 제어기(212)가 지시할때까지 대기한다.
블록(353)을 다시 참조하면, 데이터 링크(132)가 유휴일때, 중재기(144)는 요청선(235)이 단정되는 회로망 인터페이스(118 및 119)중 하나, 예를들면, 회로망 인터페이스(119)를 선택하고, 상기 중재기(114)는 회로망 인터페이스(119)보다 앞선 인가신호선(236)이 데이터 전송 제어기(152)에 액세스하도록 해준다.
전송 제어기(209)는 제3a도에서 도시된 바와 같이 송신상태(302)를 취함으로써 인가신호에 응답한다. 이 상태에서 송신 제어기(209)는 블록(355)에서 지시된 바와 같이, TDFB(208)가 전송 데이터 버스(234)를 거쳐 데이터 전송 제어기(152)에 그의 내용을 전송하게 해준다. TDFB(208)로부터 데이터 전송(152)으로의 데이터 전송은 이후 전송 제어(209)에서 TDFB(208)로 순회하는 데이터 수신선(237)을 경유하여 데이터 전송 제어기(152)에 의해 제어된다. 전송 제어기(209)는 또한 블록(356)에서 지시된 바와 같이, 요청선(235)을 비활성시킨다.
데이터는 한번에 병렬형 바이트로 전송 데이터 버스(234)에 전달된다. 상기 데이터는 목적지 어드레스, 원시 어드레스, 및 메시지를 구비한다. 메시지의 길이는 변화할 수 있다.
블록(365)을 참조하면, RAM(206)으로부터 TDFB(208)로의 데이터 전송은 TDFB (208)로부터 데이터 전송 제어기(152)로의 데이터 전송과 동시에 처리된다. 전자의 전송이 처리되는 동안, 송신 제어기(209)는 제3b도의 블록(361, 367 및 370)에서 제안된 바와 같이, 중지 신호선(238)을 모니터한다. 여러 가지 이유로 데이터 전송 제어기(152)가 회로망 인터페이스(119)로부터 제어기 자체로 데이터의 전송을 정지시키기를 원한다면, 중지선(238)을 단정한다. 전송 제어기(209)는 제3b도에서 도시된 바와 같이 중지 개입 중단상태(303)로 들어감으로써 응답한다. 이 상태에서 전송 제어기(209)는 제3b도의 블록(357)에서 지시된 바와 같이 데이터 전송 제어기(152)로 TDFB(208)의 내용이 전송되는 것을 방지한다. 그리고 블록(362)에서 지시된 바와 같이, 동시에 송신 제어기(209)는 마이크로 프로세서 복합체(204)에 개입중단을 발생시키고 개입 중단 제어기(205)를 경유하여 중지상태를 복합체(203)에 통지하고 규약에 의해 요구된 바와 같이 적당한 동작을 취하도록 한다. 그때 송신 제어기(209)는, 블록(363 및 364)에서 지시된 바와 같이, 신호를 경유하여 어드레스 디코더(203)로부터 마이크로 프로세서 복합체(204)로부터의 개입 중단 통지에 대한 수령을 대기한다. 개입 중단 통지신호에 대한 수령에 따라, 송신 제어기(119)는, 제3a도에서 도시된 바와 같이, 유휴 상태(300)로 되돌아간다.
만일 중지 신호가 데이터 전송 제어기(152)로부터 수신되지 않을 경우, DMA 제어기(212)가 RAM(206)에서 TDFB(208)까지 데이터 바이트의 전송 처리를 완성할때, 처리 종료 신호를 송신 제어기(209)로 보낸다. 송신 제어기(209)는, 제3a도에서 도시된 바와 같이, 완료 개입 중단 상태(304)로 들어가므로써 응답한다. 이 상태에서 송신 제어기(209)는 제4b도의 블록(369)에서 제안된 바와 같이 데이터 전송 제어기(152)로 전송을 완성하기 위해 TDFB(208)로부터 마지막 바이트가 전달되는 것을 지시하는 TDFB(208)의 출력 레지스터로부터 신호 수령을 대기한다. 상기 송신 제어(209)는 TDFB(208)로부터 처리 종료 신호의 수신에 따라 블록(370 및 371)에서 지시된 바와 같이 중지신호선(238)을 모니터하는 것을 계속하고, 상기 송신 제어기(209)는 펄스를 발생시켜 블록(372)에서 지시된 바와 같이 잠시동안 마지막 TX 바이트선(240)으로 하여금 데이터 전송이 완성되는 것을 데이터 전송 제어기(152)에 통지하게 된다. 마지막 바이트의 전송 다음에, 송신 제어기(209)는, 블록(357)에서 지시된 바와 같이, TDFB(208)가 전송 데이터 버스(234)상에 전달되지 못하게 하고, 블록(373)에서 지시된 바와 같이, 마이크로 프로세서 복합체(204)에 완료 개입 중단을 발생시킨다. 그때 송신 제어기(209)는 블록(374 및 375)에서 지시된 바와 같이 개입 중단 통지에 대한 수령을 대기한다. 개입 중단 통지에 대한 수령은 제3a도에서 표시된 바와 같이 송신 제어(209)를 유휴 상태로 복귀시킨다.
[NI 수신제어]
수신 제어기(211)에 대한 동작을 살펴보면, 상태도 및 논리 흐름도 형태로 회로(211) 및 이의 동작을 한정하는 제4a도 및 제4b도가 각각 참조된다.
회로망 인터페이스(119)를 파워업함으로써 수신 제어(211)는 제4a도에서 도시된 유휴 상태(400)를 취한다. 수신 제어기(211)는 데이터 전송 제어기(152)로부터 회로망 인터페이스(119)로 데이터 전송이 일어나지 않을때 유휴 상태에 있게 된다. 이 상태에서 수신 제어기(211)는 제4b도의 블록(450 및 451)에서 제아된 바와 같이, RDFB(210)에서 데이터의 존재를 나타내는 신호 수령을 대기하여 REC 클럭신호(241)를 모니터한다.
데이터 전송 제어기(152)가 수신 데이터 버스(233)를 거쳐 RDFB(210)에 데이터의 바이트를 제공할때마다, 수신 제어(204)에서 RDFB(210)로 순회하는 REC 클럭신호선(241)에 펄스를 발생시켜 RDFB(210)내에 데이터의 바이트를 로드시킨다. 상기 수신 제어기(211)는 제4a도에 도시된 바와 같이 REC 클럭선(241)의 제1펄스를 감지하여 수신 클럭 미결상태(401)로 들어가므로써 응답한다. 이 상태에서 수신 제어기(211)는 (452)에서 제안된 바와 같이 RDFB(210)에서 RAM(206)으로의 DMA 채널을 설정하도록 DMA제어기 블록(212)에 명령한다. 상기 수신 제어기(211)는 그때 블록(453 및 454)에서 지시된 바와 같이 RDFB(210)가 NI 데이터 버스(232)상에 데이터의 바이트를 송신할 준비가 된 것을 나타내면서 RDFB(210)의 출력 레지스터로부터 신호의 수령을 대기한다.
RDFB(210)가 데이터의 바이트를 송신할 준비가 된 표시를 상기 수신제어기( 211)가 수신할때, 제4a도에서 도시된 바와 같이 수신 클럭상태(403)를 취함으로써 응답한다. 이 상태에서 수신 제어기(211)는 제4b도의 블록(455)에서 지시된 바와 같이 RDFB(210)로부터 RAM(206)까지 데이터의 바이트를 전송하는 것을 시작하도록 DMA 제어기(212)에 명령한다. DMA 제어기(212)는 그때 완성을 위해 상기 전송 처리를 제어한다. 상기 수신 제어기(211)는 데이터 전송 제어기(152)가, 블록(456 및 457)에서 제안된 바와 같이, 바이트 즉 메시지 열의 마지막 바이트를 전송하며 데이터 전송 제어기(152)로부터 전송 처리가 종료된 것을 나타내며 마지막 REC 바이트(243)상에 신호의 수령을 대기한다.
마지막 바이트 신호가 수신될때, 수신 제어기(211)는, 블록(458)에서 지시된 바와 같이, 데이터 전송 제어기(152)가 회로망 인터페이스(119)로 전송이 완료되는 데이터에서 에러를 검출하는 것을 표시하기 위해 CRC 에러선(242)을 검사한다. CRC 에러 표시가 존재할 경우, 상기 수신 제어기(211)는, 제4a도에서 도시된 바와 같이, 에러 개입 중단 상태(403)로 들어감으로써 응답한다. 이 상태에서 수신 제어기(211)는, 제4b도의 블록(459)에서 지시된 바와 같이, 마이크로 프로세서 복합체(204)에 에러 개입 중단 신호를 보내고, 블록(460 및 461)에서 지시된 바와 같이, 개입 중단 통지에 대한 수령을 대기한다. 마이크로 프로세서 복합체(204)가 개입 중단을 수신할때, 그것을 통지하여 에러를 조정하기 위해 규약에 의해 요구된 단계를 취한다. 수신 제어기(211)는, 제4a도에서, 도시된 바와 같이, 휴지 상태(400)로 복귀함에 의하여 통지에 응답한다.
CRC 에러의 존재가 제4b도의 블록(456)에서 표시되지 않을 경우, 상기 수신 제어기(211)는, 제4a도에서 표시된 바와 같이, 완료 개입 중단 상태(404)로 들어가므로써 응답한다. 이 상태에서 수신 제어(211)는 제4b도의 블록(462)에서 표시된 바와 같이 마이크로 프로세서 복합체(204)에 대해 완료 개입 중단을 발생시킨다. 그 다음 수신 제어기(211)는 블록(463 및 464)에서 표시된 바와 같이 복합체(204)에서부터 개입 중단의 통지에 대한 수령을 대기하여, 그에 따라, 수신 제어기(211)는 제4a도에서 도시된 바와 같이 유휴상태(400)로 복귀한다.
[데이터 전송 제어기]
상술된 바와 같이, 데이터 전송 제어기는 마주하는 회로망 인터페이스와 버스(116)상의 송수신기 사이의 데이터 전송을 제어한다. 이 과정에서, 데이터 전송 제어기는 패킷 인코딩 및 디코딩, 데이티 바퍼 기억, 직렬-병렬 및 병렬-직렬 변환을 제공한다. 또한 송신 제어용 충돌 검출신호, 패킷 송신용 반송파 존재 신호를 검사하고, 채널 제어신호를 발생한다. 회로망 인터페이스(119)는 데이터 전송 제어기(152)에 접속되며, 모든 데이터 전송 제어기(150 내지 152)는 거의 동일하기 때문에, 대표적인 제어기(152)에 대한 기술이 충분하고, 다른 제어기(150 내지 151)에도 적용된다는 것은 명백하다.
데이터 전송 제어기(152)는 제5도에서 블록 형태로 도시된다. 상기 제어기 (152)는 두 개의 독립부를 구비하는데 즉 하나는 송신 복합체(501)이고 다른 하나는 수신 복합체(502)이다. 상기 수신 복합체(502)는 송수신기(159)로부터 패킷을 수신하고, 그것으로부터 데이터를 발췌하여 그것을 회로망 인터페이스(118 내지 119)로 전송한다. 상기 송신 복합체(501)는 회로망 인터페이스(118 내지 119)로부터 데이터를 수신하고 데이터를 포함하는 패킷을 형성하여 그것을 송수신기(159)로 전송한다. 두 복합체(501 및 502)는 따로따로 기술될 것이며, 먼저 송신 복합체(501)로부터 설명될 것이다.
[DTC 송신 복합]
송신 복합체(501)의 성분 소자 및 기능은 다음과 같다.
중재기(114)는 송신 복합체(501)에 조합된다. 상기 중재기(144)는 종래의 회로이다. 그것은 데이터 전송 제어기(152)와 마주하는 회로망 인터페이스(118 내지 119)로부터의 요청선(235)으로 송신하는 요청을 수신하고, 인가선(236)을 경유하여 한번에 한 회로망 인터페이스(118 내지 119)에만 송신하도록 허용한다. 송신 제어 및 클럭(503)으로부터의 TC IDLE신호선이 유휴 상태인 송신 복합체(501)을 나타내고 변환 검출기(513)로부터 충돌 존재 신호선은 유휴 상태인 버스(160)를 나타낼때만 중재기(144)는 회로망 인터페이스(118 내지 119)에 인가신호를 전송하도록 인에이블된다. 상기 중재기(144)는 인가신호가 LGO신호선을 단정함에 의해 주어진 송신 제어 및 클럭(503)에 표시해준다.
회로망 인터페이스(118 내지 119)보다 앞선 송신 데이터버스(234)의 각 선에 조합된 수신기(504)는 회로망 인터페이스(119)로부터 전송된 데이터 바이트의 데이터 병렬 비트를 증폭하여 상기 데이터를 버퍼 및 병렬-직렬 변환기(50)로 전송한다. 상기 수신기(504)는 종래의 회로이다.
버퍼 및 병렬-직렬 변환기(505)는 수신기(504)로부터 데이터의 병렬 비트를 수신하고, 데이터 비트를 기억시키며, 송신 제어 및 클럭(503)으로부터의 명령에 따라 CRC발생기(506)와 순차기(510)에 직렬 형태로 그것들을 출력시킨다. 회로(505)는 종래의 FIFO버퍼 및 시프트 레지스터 회로로 구성된다.
종래의 CRC발생기(506)는 버퍼 및 병렬-직렬 변환기로부터 데이터 비트를 수신하여 데이터 비트값의 함수로서 CRC코드를 발생시킨다. 송신 제어 및 클럭(503)으로부터의 명령에 따라, CRC발생기(506)는 순차기(510)를 CRC에러 코드를 보낸다. CRC코드는 각 패킷에 부가되어 패킷 수신 상태에서 송신 에러의 검출을 허용한다.
종래의 프리앰블 발생기(507)는 데이터 패밋의 프리앰블을 형성하는 비트 시퀀스를 발생시킨다. 송신 제어 및 클럭(503)으로부터의 명령에 따라, 프리앰블 발생기(507)는 순차기(510)에 프리앰블을 보낸다. 프리앰블은 수신된 패킷의 데이터 처리를 인에이블시키기 위해 패킷 수신 위치에서의 동기화에 사용된다.
종래의 잼(Jam)발생기(508)는 충돌발생 다음에 버스(160)에 송신되는 소정의 비트 시퀀스를 발생시킨다. 잼 발생기(508)는 송신 제어 및 클럭(503)으로부터의 명령에 따라 순차기(510)에 잼순차열을 보낸다.
순차기(510)는 송신 제어 및 클럭(503)의 제어하에서 다수의 입력중 하나를 선택하여 출력에 접속시키는 종래의 멀티플렉서이다. 이와 같이 순차기(510)는 장치(507,505 및 506)로부터 수신된 프리앰블, 데이터, 및 CRC에러 코드로부터 패킷을 어셈블한다.
순차기(510)의 출력은 맨체스터 인코더(511)의 입력에 접속되고, 상기 인코더는 종래의 방식으로 순차기(510)로부터 맨체스터 코드로 수신된 패킷 비트 시퀀스를 인코드한다.
맨체스터 인코더(511)의 출력은 구동기(512)의 입력에 접속되고 구동기(512)는 인코더(511)로부터 수신된 직렬신호 순차 신호 시퀀스를 증폭하여 그것을 버스(160)상에 송신하기 위한 송수신기(159)의 송신기로 송신한다.
변환 검출기(513)는 충돌 검출신호 출력 및 송수신기(159)의 수신기 출력을 모니터한다. 송수신기(159)의 이들 출력은 각각 구동기(514 및 515)에 의해 변환 검출기(513)에 각각 연결된다. 검출기에서 감지된 신호에 응답하여 변환 검출기는 패킷 송신을 금지하고 지연하고 재시작하도록 하는데 이용되는 충돌 존재 신호선 및 반송파 존재 신호선상에서 신호를 발생시킨다. 상기 충돌 존재선은 송신 제어 및 클럭(503)에 대한 입력을 형성한다. 반송파 존재선은 송신 제어 및 클럭(503), 중재기(144), 수신 복합체(502)에 대한 입력을 형성한다.
지금까지 나타난 바와 같이, 송신 제어 및 클럭(503)은 송신 복합체(501)의 지능을 형성한다. 송신 제어 및 클럭(503)은 회로망 인터페이스(118 내지 119)로부터 수신된 데이터의 바이트를 패킷으로 변환하고 버스(160)상에 패킷을 형성하는 신호의 직렬 스트림을 버스(160)상에 송신함에 있어서 송신 복합체(501)의 여러 소자에 대한 동작을 제어한다. 송신 제어 및 클럭(503)은 신호선(237 내지 240)에 걸쳐 회로망 인터페이스(118 내지 119)와의 통신을 계속한다. 송신 제어 및 클럭(503)은 종래의 클럭회로를 포함하고 이 클럭 회로는 송신 복합체(501)의 동작에 대한 타이밍 신호원이고 제6a도 및 제6b도의 기능도에 의해 한정된 순차논리 회로이다.
[DTC송신 제어 및 클럭]
지금부터 송신 제어 및 클럭(TCC)(503)의 동작에 대하여 살펴보면, 상태도 및 논리 흐름도 형태로 회로(503) 및 동작을 규정하는 제6a도 및 제6b도를 참조한다.
처음으로, 파워업에 의한 것과 같은 TCC(503)가 제6a도에서 도시된 바와 같이 회로망 인터페이스(118 내지 119)에 의해 리셋트선(239)상에서 발생된 리셋트 신호에 의해 휴지상태(600)로 보내진다. 이 상태에서 TCC(503)는 제6b도의 블록(650)에서 지시된 바와 같이 송신 복합체(501)가 유휴인 TC IDLE선에 거쳐 중재기(144)에 신호를 보내고, 한편 블록(651)에서 지시된 바와 같이 선택된 회로망 인터페이스(118 내지 119)가 송신 복합(501)에 액세스를 인가하는 것을 나타내는 중재기(144)로부터 LGO선 상에서 신호의 수령을 대기한다.
TCC(503)는, 제6a도에서 도시된 바와 같이, 수신 데이터 상태(601)를 취함으로써 LGO선에 가로질로 인가신호의 수령에 응답한다. 이 상태에서 TCC(503)는 제6b도의 블록(652)에서 표시된 바와 같이 전송 복합이 통신중인 TC IDLE선에 거쳐 중재기(144)에 신호를 보낸다. TCC(503)는 블록(653)에서 제안된 바와 같이 맨체스터 인코더(511)에 프리앰블 발생기(507)의 출력을 전송하는 순차기(510)를 셋트한다. TCC(503)는 블록(654)에서 지시된 바와 같이 버스(160)가 유휴인지를 결정하는 반송파 존재선을 검사한다. 만일 버스(160)가 유휴가 아니면, TCC(503)는 블록(655)에서 지시된 바와 같이 유휴 상태가 되기를 대기한다.
버스(160)가 유휴일때, TCC(503)는 블록(656)에서 지시된 바와 같이 패킷 프리앰블을 발생시키고 순차기(510)에 그것을 보내도록 프리앰블 발생기(507)를 지시한다. 프리앰블은 발생되어 맨체스터 인코더(511)로 보내지고, 인코드 프리앰블은 버스(160)상에서 송수신기(159)에 의해 전송된다. TCC(503)는, 블록(657)에서 지시된 바와 같이, 맨체스터 인코더(511)의 입력에 버퍼 및 병렬-직렬 변환기(505)의 출력을 접속시키는 순차기(510)를 셋트시킨다.
블록(656,658)의 활동을 취하는 동시에, TCC(503)는 회로망 인터페이스(118 내지 119)에 데이터 단말 수신선(237)상의 신호를 보내, 블록(659)에서 제안된 바와 같이, 인가신호가 수신된 어느 인터페이스(118 내지 119)의 TDFB(208)가 송신 데이터버스(234)상으로 데이터의 바이트를 전송하도록 하계한다. TCC(503)는 병렬-직렬 변환기(505)를 지시하여, 블록(660)에서 지시된 바와 같이, 버스(234)로부터의 데이터 바이트를 가져와 그것을 기억시킨다.
TCC(503)는, 블록(657)에서 지시된 바와 같이, 충돌 존재 신호선을 검사하여, 만일 충돌이 프리앰블의 다음 전송에서 검출되지 않으면, TCC(503)는 블록 (661)에서 지시된 바와 같이 버퍼 및 병렬-직렬 변환기(505)를 지시하여 선택된 회로망 인터페이스(118 내지 119)로부터 수신된 데이터를 출력시킨다. 동시에 TCC (503)는 CRC발생기(506)를 지시하여 블록(662)에서 지시된 바와 같이 그 데이터용 CRC코드를 발생시킨다.
멘체스터 인코드된 데이터는 버스(160)상에서 송수신기(159)에 의해 송신되고, TCC(503)는, 블록(663)에서 지시된 바와 같이, 전송 충돌이 일어나는지 결정하도록 충돌 존재선을 검사한다. 만일 충돌이 나타난다면, TCC(503)는 블록(664)에서 제안된 바와 같이 선택된 회로망 인터페이스(118 내지 119)가 전송하기 위한 여분의 바이트를 갖는지를 결정하도록 마지막 TX 바이트선(240)을 검사한다. 만일 여분의 바이트가 나타나려고 한다면, TCC(503)는 블록(658 내지 664)에서 지시된 동작을 반복하기 위해 블록(659)으로 복귀한다.
만일 TCC(503)가 충돌 존재선상에서 충돌 신호를 감지한다면, 제6a도에서 도시된 바와 같이 중지상태(602)를 취하여 응답한다. 이 상태에서 TCC(503)는 블록(665)에서 지시된 바와 같이 중지선(238)상의 회로망 인터페이스(118 내지 119)에 중지신호를 보내 메시지가 다른 메시지와 충돌하고 전송이 정지되는 것을 선택된 인터페이스(118 내지 119)에 통지한다. 그리고 TCC(503)는, 제6b도의 블록(666)에서 지시된 바와 같이, 잼발생기(508)의 출력을 맨체스터 인코더(511)에 접속시키기 위해 순차기(510)에 지시하고, 블록(667)에서 지시된 바와 같이, 잼순차열을 발생시키도록 잼발생기(508)를 지시한다. 송수신기(159)는 버스(160)상에 잼순차열을 송신하고, TCC(503)는 제6a도에서 도시된 바와 같이 유휴상태(600)로 복귀한다.
시간간격후에, 중지된 패킷의 송신은 버스(160)가 유휴상태가 될때 다시 시작될 수 있다. 재시작 시도는 충돌에 포함된 데이터를 갖는 회로망 인터페이스(119)에 의해 단독으로 행해진다. 시간간격후에, 회로망 인터페이스(119)는 중재기(144)로의 요청선(235)을 단정함으로써 송신이 재시도될 것이다.
블록(664)을 다시 살펴보면, 제6a도에서 도시된 바와 같이, 최종 데이터 바이트를 수신하는 표시는 TCC(503)가 다시 유휴상태(600)로 되게 한다. 그러나, 이것은 행하기전에, TCC(503)가, 블록(668)에서 지시된 바와 같이, 맨체스터 인코더(511)에 CRC발생기(506)의 출력을 접속시키도록 순차기(510)에 지시하고, 블록(669)에서 제안된 바와 같이, 방금 송신된 데이터 패킷의 함수로서 발생된 CRC코드를 출력하도록 CRC발생기(506)에 지시한다. TCC(503)는 블록(670)에서 표시된 바와 같이 충돌 발생을 다시 검사하며, 충돌 부재시에는 휴지상태(600)로 복귀한다.
[DTC 수신 복합]
지금부터 데이터 전송 제어기(152)의 수신 복합체(502)를 살펴보기 위해, 제5도를 다시 참조한다. 수신 복합체(502)의 성분 소자 및 그들의 기능은 다음과 같다.
수신기(515)는 송수신기(159)의 수신기 출력에 접속한다. 상기 수신기(515)는 송수신기(159)로부터 수신된 신호를 증폭하여 맨체스터 디코더, 클럭회복, 및 데이터 시작 검출기(516)와 송신 복합체(501)의 변환 검출기(513)에 신호 스트림을 전송한다.
맨체스터 디코더, 클럭회복, 및 데이터 시작 검출기(516)는 반송파 존재선상에 반송파 존재신호에 의해 활성된다. 상기 검출기(516)는 입력신호 스트림을 수신하고 그것을 맨체스터 인코드 포맷으로부터 종래의 기저대 신호 스트림으로 디코드하며 그것으로부터 종래의 방식으로 인해 입력신호 스트림으로 수신 복합(502)의 동작을 동기화시키는데 사용하도록 클럭 신호를 발췌한다. 입력신호 스트림은 프리앰블을 포함한 패킷을 나타낸다. 클럭 신호는 프리앰블로부터 발췌하며 그때 프리앰블은 패킷으로부터 스트립되어 다른 전파를 방지한다. 나머지 패킷은 검출기(516)를 통해 CRC에러 검출기(517)와 버퍼 및 직렬 대 병렬 변환기(519)로 통과하도록 허용된다. 검출기(516)가 프리앰블의 수신이 중지하고 패킷의 데이터부의 수신을 시작하는 것을 감지할때 그것을 나타내는, 제어신호를 발생시킨다. 클럭 및 제어신호가 각각 클럭 및 제어 신호선을 따라 수신 제어 및 클럭(518)에 보내진다. 상기 CRC에러 검출기(517)는 검출기(516)로부터 데이터 신호의 직렬 스트림을 수신하여 종래의 방식으로 CRC코드를 그것의 함수로써 계산한다. 만일 에러가 발생한 것을 상기 결과가 나타낼 경우 CRC에러 검출기(517)는 CRC에러선(242)상에서 회로망 인터페이스(118 내지 119)로 에러신호를 송신한다.
버퍼 및 직렬-병렬 변환기(519)는 또한 검출기(516)로부터 직렬 비트 스트림을 수신하고, 상기 비트를 바이트로 어셈블하고, 상기 바이트를 기억시키고 수신 제어 및 클럭(518)으로부터 명령에 의해 바이트를 송신기(520)로 출력한다. 회로(519)는 종래의 FIFO버퍼 및 시프트 레지스터 회로로 구성된다.
수신 데이터 버스(233)의 각 선에 접속된 송신기(520)는 버퍼 및 변환기 (519)로부터 수신된 데이터 신호를 증폭하여 그것을 수신 데이터 버스(233)상에서 회로망 인터페이스(118 및 119)로 송신한다.
수신 제어 및 클럭(518)은 수신 복합체(502)의 지능을 형성한다. 수신 제어 및 클럭(518)은 수신 복합체(502)의 동작에 대한 타이밍 신호원인 클럭회로와 제7a도 및 제7b도의 기능도에 의해 정해진 순차 논리회로를 포함한다. 수신 제어 및 클럭(518)은 입력 패킷의 신호 스트림과 클럭을 동기화시키기 위해 검출기(516)로부터의 클럭 신호를 사용하며, 그때 직렬 신호스트림을 데이터의 바이트로 변환하고 데이터 바이트를 패킷 수신과 동기로 회로망 인터페이스(118 및 119)에 전송함에 있어서 수신 복합체(502)의 여러 소자의 동작을 제어한다. 수신 제어 및 클럭(518)은 신호선(241 내지 243)을 경유하여 인터페이스(118 및 119)와의 통신을 계속한다.
[DTC수신 제어 및 클럭]
지금부터 수신 제어 및 클럭(RCC)(518)에 대한 동작을 살펴보면, 상태도 및 논리 흐름도 형태로 회로(518)와 이의 동작을 한정하는 제7a도 및 제7b도를 참조한다.
처음에, RCC(518)는 제7a도에서 도시된 바와 같이 휴지상태(700)에 있어서, 제7b도의 블록(750 및 751)에 지시된 바와 같이, 신호가 버스(160)를 거쳐 수신되는 표시를 대기하며 반송파 존재선을 검사한다.
수신기(515)에서 버스(160)를 횡단한 신호의 수신은 변환 검출기(513)가 반송파 존재선상에 반송파 존재신호를 발생시키도록 한다. 반송파 존재신호는 맨체스터 디코드, 클럭 회복, 및 데이터 시작 검출기(516)를 활성화시키며, 상기 검출기는 입력 신호 스트림으로부터 클릭 신호를 회수하고, 맨체스터 포맷으로부터 상기 입력신호를 디코더하며, 패킷 프리앰블을 스트립한다. 상기 반송파 존재신호는 또한 제7a도에서 도시된 바와 같이 RCC(518)를 동기 상태(701)로 보낸다. 이 상태에서 RCC(518)는 블록(752)에서 제안된 바와 같이 입력신호 스트림으로부터 검출기(516)에 의해 회복되고 클럭선을 따라 RCC(518)에 보내지는 클럭신호와 클럭 회로의 출력을 동기화시킨다. RCC(518)는 블록(753)에서 제안된 바와 같이, 반송파 존재선을 검사한다. RCC(518)가 동기상태(701)인 동안은 반송파 존재신호의 손실로 인하여 RCC(518)는, 제7a도에서 지시된 바와 같이, 휴지상태(700)로 복귀한다.
회복된 클럭 신호와의 동기에 따라, RCC(518)는, 블록(754)에서 지시된 바와 같이, 검출기(516)으로부터 데이터 표시의 시작에 대한 수령을 대기하는 제어선도 검사한다.
검출기(516)가 프리앰블의 종료를 검출할때, 데이터 표시의 시작을 제어선을 따라 RCC(518)에 보낸다. 검출기(516)는 또한 그것의 프리앰블 스트립 활동을 중단시키고 수신된 신호 스트림을 버퍼 및 변환기(519)와 CRC에러 검출기(517)의 입력으로 통과시킨다. RCC(518)는 제7a도에서 지시된 바와 같이 데이터 수용상태 (702)를 취함으로써 데이터 신호의 시작에 응답한다. 이 상태에서 RCC(518)는 제7b도의 블록(755)에서 제안된 바와 같이 버퍼 및 변환기(519)가 입력에 도달하는 신호 스트림의 비트를 직렬로 수신 가능하도록 해준다. 버퍼 및 변환기는 입력의 직렬 8비트를 단말 수신하여 수신 데이터 버스(233)를 송신하기 위한 송신기(520)에 한 바이트짜리인 8비트짜리 병렬 비트로서 나타낸다. 블록(756)에서 지시된 바와 같이, RCC(518)는 회로망 인터페이스(118 및 119)의 REC 클럭신호(241)에 펄스를 발생시켜 RDFB(210)가 데이터의 바이트를 단말 수신하여 기억하게 해준다. 버퍼 및 변환기(519)가 데이터 신호 스트림을 수신하는 것과 동시에, RCC(518)는 또한, 블록(757)에서 제안된 바와 같이, CRC에러 검출기(517)가 데이터 신호를 수용하여 CRC코드 계산을 시작한다.
수신된 데이터의 바이트 처리후, RCC(518)는, 블록(758)에서 지시된 바와 같이, 여분의 데이터가 버스(160)로부터 수신되는지를 결정하도록 반송파 존재선을 다시 검사한다. 여분의 데이터가 수신될 경우, RCC(518)는 데이터 단말 수신상태(720)를 유지하고 다른 데이터 바이트에 대한 블록(755 내지 758)의 활동을 반복하도록 블록(755 및 757)으로 복귀한다.
여분의 데이터가 버스(160)로부터 수신되지 않을 경우, 변환검출기(513)는 반송파 존재선상에 반송파 존재신호가 발생하는 것을 중단시킨다. 이에 응답하여, 블록(759)에서 지시된 바와 같이, 검출기(516)는 휴지상태가 되고 RCC(518)는 최종 REC바이트선(243)을 단정하여 수신된 패킷의 최종 바이트가 전달되어지는 회로망 인터페이스(118 및 119)에 신호를 공급한다. RCC(518)는 제7a도에서 도시된 바와 같이 "표시 CRC상태"(703)를 취한다. 이 상태에서 제7b도의 블록(760)에서 제안된 바와 같이 RCC(518)는 코드가 데이터 스트림에서 에러가 발생하는 것을 표시하는지를 결정하도록 수신된 데이터 스트림의 함수로서 계산된 CRC코드를 CRC에러 검출기(517)가 검사하도록 하게 한다. 만일 에러가 표시되면, CRC에러 검출기(517)는 CRC에러선(242)을 단정하여 수신된 데이터가 에러를 포함하는 회로망 인터페이스(118 내지 119)에 신호를 공급한다. 임의적으로, 회로망 인터페이스(118 및 119)에 전송된 데이터의 바이트는 일부의 패킷으로 형성된 CRC코드를 포함하므로, 의도된 패킷용 회로망 인터페이스의 마이크로 프로세서 복합체(204)는 에러를 분리하도록 하는 CRC코드를 사용할 수 있다.
블록(760)에서 데이터의 에러 상태의 CRC에러 검출기(517)에 의해 표시된 다음, CRC(718)는 제7a도에서 표시된 바와 같이 휴지상태(700)로 복귀한다.
[광섬유 내선 전화기]
상술된 바와 같이, FOX는 데이터 전송 제어기와 하나이상의 마주하는 회로망 사이에 위치되고 접속되어 이들 회로망 인터페이스가 버스(160)로부터 멀리 떨어져 놓여있는 거리를 확장시킨다. 데이터 채널(101)에서 하나이상의 와이어 데이터 링크(132)용 FOX의 대치는 데이터 채널(102)의 것과 등기 구성을 나타낸다. 모든 FOX(126 내지 128)가 실제로 동일하므로, 채널(102)의 대표적인 FOX(128)만을 기술할 것이므로 다른 FOX(126 내지 127)에도 또한 적용이 가능하다는 것은 명백해진다.
제1도를 참조하면, FOX(128)는 간단한 한쌍의 광섬유(138 및 135)를 구비하는 링크에 의해서 통신을 상호 연결하는 원격 FOX회로(125)와 국부 FOX회로(141)를 포함한다. 원격 FOX회로(125)에 조합된 중재기(122)는 데이터 채널(101)의 기술에서 중재기(144)에 대한 상술에서 회로망 인터페이스 선택의 기능을 수행한다.
섬유(138 및 135)를 따라 회로(125 및 141)간에 송신된 정보는 양방향 송신으로 다이펄스 인코드된다. 다이펄스 인코딩은 FOX(128) 입력 정보에 대한 코딩 제한을 제거시키고 송신된 정보로부터 클럭 신호를 회복하는 능력을 보장해주고 신호 전송 속도를 증가시킨다.
정보는 직렬 비트 스트림으로서 광학섬유(138 및 135)를 따라 전송된다. FOX(128)내의 국부 및 원격 FOX회로(141 및 125)간에서 정보는 프레임 형태로 전송된다. 프레임은 한 바이트짜리 패킷 데이터와 제어 목적용 세 비트 신호를 포함한다.
원격 및 국부 FOX회로(125 및 141)는 제8도 및 제9도에서 블록도 형태로 도시된다.
[원격 FOX회로]
제8도에서 도시된 원격 FOX회로(125)를 먼저 살펴보면, 상술된 데이터 전송 제어기와 유사하게 송신복합체(801)와 수신 복합체(802)의 두가지 기능으로 분리된다. 원격 FOX회로(125)는 회로망 인터페이스(116 내지 117)의 데이터 전송 제어기와 기능면에서 필적된다. 송신 복합(801)은 중재기(122)에 의해 선택된 회로망 인터페이스(116 및 117)로부터 송신 데이터버스(234)를 가로질러 한번에 한 바이트씩 병렬 데이터 비트를 수신하고, 수신된 데이터 및 발생된 제어신호를 프레임으로 어셈블하고, 송신하기 위해 프레임을 인코드하고 다이펄스 인코드된 신호의 직렬 스트림을 광섬유(138)에 송신한다. 수신 복합체(802)는 광섬유(138)에서 다이펄스 인코드된 프레임 신호의 직렬 스트림을 수신하고, 프레임을 디코드하고, 프레임을 데이터 및 제어신호로 디스어셈블하고, 수신 데이터 버스(233)를 걸쳐 한번에 한 바이트짜리로 병렬 데이터 비트를 회로망 인터페이스(116 및 117)에 보낸다.
송신 복합의 구조 및 동작에 관해서 제일 먼저 살펴보기로 한다.
[원격 FOX송신 복합]
제8도에서 도시된 바와 같이, 송신 복합체(801)의 FIFO버퍼(804)는 송신 데이터 버스(234)에 접속되어 선택된 회로망 인터페이스(116 및 117)로부터 데이터를 수신하여 기억시킨다. FIFO버퍼(804)는 종래의 바이트 크기의 선입선출 메모리이다. 버퍼(804)는 버스(234)로부터 데이터 비트를 집합하는 입력 레지스터(805)와, 다수의 데이터 바이트를 기억시켜 입력레지스터(805)가 한번에 한 바이트짜리로 집합된 데이터를 로드하는 레지스터를 포함하는 기억장치(806)와, 기억장치(806)로부터 한번에 한 바이트짜리 데이터를 로드시키지 않는 출력 레지스터(807)를 포함한다. FIFO버퍼(804)의 기능은 송신 제어논리(TCL)(803)에 의해 제어된다.
데이터 멀티플렉서(DAMUX)(808)는 데이터의 바이트를 FIFO버퍼(804)로부터 수신하는 FIFO버퍼(804)의 출력 레지스터(807)에 접속된다. 데이터 멀티플렉서 (808)의 제2입력 포트는 IDLE데이터 코드를 논리(803)에서부터 수신하는 송신 제어 논리(803)의 출력 포트에 접속된다. 데이터 멀티플렉서(808)는 종래의 멀티플렉서이다. 데이터 멀티플렉서(808)의 동작은 송신 제어논리(803)에 의해 제어되고, 상기 논리(803)는 데이터 멀티플렉서(808)가 입력포트중 하나를 출력 포트에 연결시키도록 한다.
데이터 멀티플렉서(808)의 출력 포트는 데이터 래치 및 시프트 레지스터 (TDLST)(811)의 입력 포트에 접속된다. TDLSR(811)은 종래 시프트 레지스터의 입력에 접속된 출력을 갖는 종래의 데이터 래치를 구비한다. 또한 송신 제어 논리(803)에 의해 제어되므로, TDLSR(811)은 일시에 그것에 데이터 입력 바이트를 보유하여 데이터 및 신호 멀티플렉서(814)에 전송하기 위해 병렬 비트에서 직렬 비트 포맷으로 변환시킨다.
상응하는 신호 래치 및 시프트 레지스터(TSLSR)(812)는 또한 직렬로 접속된 종래의 데이터 래치 및 시프트 레지스터도 구비한다. TSLSR(812)은 송신 제어 논리(803)로부터 제어 신호를 병렬로 수신하고, 일시적으로 TSLSR(812)에 제어신호를 보유하여 데이터 및 신호 멀티플렉서(DSMUX)(814)에 전송하기 위해 병렬 비트에서 직렬 비트 포맷으로 변환한다. TSLSR(812)는 또한 송신 제어 논리(803)의 제어 상태하에서도 동작한다.
TDLSR(811) 및 TSLSR(812)의 직렬 출력은 데이터 및 신호 멀티플렉서(814)의 입력에 연결된다. 데이터 및 신호 멀티플렉서(814)는 송신 제어논리(803)의 제어 상태하에서 인코더 및 시프트 레지스터(ESR)(815) 출력대신 한 입력을 선택하는 종래의 멀티플렉서이다.
인코더 및 시프트 레지스터(815)는 세가지 기능을 갖는데 즉 종래의 다이펄스 인코더와, 종래의 시프트 레지스터와, 초기화 레지스터의 기능이다. 다이펄스 인코더는 데이터 및 신호 멀티플렉서(814)로부터 입력을 수신하고 광섬유(138)를 거쳐 전송하기 위해 수신된 비트 스트림을 다이펄스 포맷으로 인코드하여 시프트 레지스터에 인코드된 신호를 출력시킨다. 초기화 레지스터는 종래의 레지스터이다. 만인 다이펄스 포맷으로 인코드된 초기화 코드가 보유되지만 방해를 받는다면 다이펄스 포맷은 인코딩 에러를 포함하게 된다. 나중에 알게되는 바와 같이 초기화 코드는 초기화에 의해 FOX동기화에 사용된다. 초기화 레지스터는 송신제어 논리(803)로부터의 명령에 의해 시프트 레지스터에 레지스터의 내용을 출력시킨다. 전송 제어 논리(803)에 의해 클럭될때, 시프트 레지스터는 광학 송신기(816)의 입력에 레지스터의 내용을 전송시킨다.
송신기(816)는 수신된 전기 신호를 광섬유(138)에 전송하기 위해 광신호로 변환시킨다.
상술된 바와 같이, 송신 복합체(801)의 상기 소자에 대한 동작은 송신 제어논리(TCL)(803)에 의해 제어되고, TCL(803)은 이들 소자의 상태와, 중재기(122)로부터의 입력과, 수신 복합체(802)로부터의 입력과, 타이밍 회로로부터의 입력에 관한 동작에 응답한다. 송신 제어논리(803)는 제10도의 상태 논리 흐름도에 의해 한정된다.
타이밍 회로(809)는 송신 제어논리(803)의 적당한 순차동작에 필요한 여러 논리 타이밍 신호를 발생시킨다. 또한 클럭(810)으로부터 수신된 마스터 클럭신호에서 이들 타이밍 신호를 구동시킨다.
[원격 FOX송신 제어 논리]
지금부터 송신 제어논리(TCL)(803)에 대한 동작을 살펴보면, 상태도 및 논리 흐름도 형태로 회로(803) 및 이의 동작을 규정하는 제10a도 내지 10d도를 참조한다.
원격 FOX회로(125)의 파워업에 따라, TCLC(803)는 인코더 및 시프트 레지스터(815)의 초기화 레지스터내에 포함된 초기화 코드가 인코더 및 시프트 레지스터(815)의 시프트 레지스터내로 로드되어지도록 한다. 시프트 레지스터는 TCL(803)로부터 클럭신호를 수신하여 국부 FOX회로(141)에 섬유(138)를 거쳐 초기화 코드를 송신하는 광학 송신기(816)내로 레지스터의 내용을 클럭 아웃시킨다. 이것은 제10b도의 블록(1000)에서 나타난다. 국부 FOX회로(141)에서 초기화 코드는 원격 FOX회로(125)로부터 수신되는 프레임으로 국부 FOX회로(141)의 동작을 동기화시키는데 사용된다.
초기화 코드의 송신다음에, 제10a도에서 도시된 바와 같이 파워업에 의해 TCL(803)은 휴지상태(1050)를 취한다. 휴지상태(1050)에서 TCL(803)은 회로망 인터페이스(116 및 117)의 리셋트선(239)과 중재기(122)의 LGO선을 검사하여, 제10b도 및 제10c도의 블록(1001 및 1010)에서 제안된 바와 같이, 각각의 선에 리셋트 또는 인가신호를 수신하는지 또는 송신 복합체(801)가 유휴 상태인지를 결정한다.
TCL(803)이 송신 복합체(801)가 유휴 상태인때를 결정할 경우, 제10c도의 블록(1011 내지 1016)에서 지시된 바와 같이, IDLE제어코드 및 IDLE데이터를 국부 FOX회로(141)에 송신한다. IDLE코드는 원격 FOX(125)가 전송할 데이터를 갖지 못하는 국부 FOX회로(141)를 나타낸다. IDLE데이터는 회로(125 및 141)를 동기로 유지시킬 목적으로 프레임의 데이터부만을 채우는데 사용된다. 송신을 달성하기 위해, TCL(803)은 블록(1011)에서 지시된 바와 같이 제일 먼저 IDLE코드를 발생시켜 블록(1012)에서 제안된 바와 같이 TSLSR(812)의 래치내에 IDLE코드를 로드시킨다. 또한 TCL(803)은, 블록(1013)에서 지시된 바와 같이, IDLE데이터를 발생시키고 TCL(803)로부터 출력을 단말 수신하기 위해 데이터 멀티플렉서(803)를 세트시켜, 블록(1014)에서 제안된 바와 같이, TDLSR(811)의 래치내에 IDLE데이터를 로드시킨다. TCL(803)은 또한 TSLSR(812)의 출력은 단말 수신하기 위해 데이터 및 신호 멀티플렉서(814)를 셋트시켜 TSLSR(812)의 시프트 레지스터가 블록(1015)에서 지시된 바와 같이 데이터 및 신호 멀티플렉서(814)를 통하여 IDLE코드 직렬 비트를 인코더 및 시프트 레지스터(815)내에 이동시킨다. TCL(803)은 TDLSR(811)의 출력을 단말 수신하기 위해 데이터 및 신호 멀티플렉서(814)를 셋트시켜 블록(1016)에서 지시된 바와 같이 시프트 레지스터가 인코더 및 시프트 레지스터(815)로 IDLE데이터를 시프트 아웃시킨다. IDLE코드 및 데이터는 인코더 및 시프트 레지스터(815)의 인코더에 의해 다이 펄스 포맷으로 인코드되어 인코더 및 시프트 레지스터(815)의 시프트 레지스터에 의해 광학 송신기(816)로 클럭 아웃시킨다.
IDLE코드 및 데이터의 송신후, TCL(803)은, 제10b도 및 제10c도의 블록(1001 및 1010)에서와 같이, 리셋트 및 LGO선을 다시 검사하기 위해 복귀한다.
블록(1001)에서 지시된 바와 같이, TCL(803)이 선(803)상의 리셋트 신호를 수신할 경우, 블록(1004)에서 지시된 바와 같이, 리셋트 코드를 발생시키고 블록(1005 내지 1009)에서 도시된 바와 같이, 블록(1012 내지 1016)에서 기술될 것과 유사한 방식으로 IDLE데이터와 함께 이 코드를 국부 FOX회로(141)에 송신한다. 동시에 블록(1002)에서 지시된 바와 같이, TCL(803)은 TC IDLE선을 활성시켜 회로망 인터페이스(116 및 117)는 송신 복합체(801)의 액세스가 인가되는 중재기(122)를 표시한다.
TCL(803)은 또한 블록(1003)에서 지시된 바와 같이, FIFO버퍼(804)의 모든 내용을 클리어시킨다.
리셋트 신호에 대해 상술된 응답후에, TCL(803)은 블록(1001 및 1010)에서와 같이, 리셋트 및 LGO선을 다시 검사하도록 복귀한다.
만일 TCL(803)이 블록(1010)에서 지시된 바와 같이, LGO선상에서 인가신호를 수신하면, 제10a도에서 도시된 바와 같이 활성 상태(1051)를 취함으로써 응답한다. 제10도의 블록(1017)에서 지시된 바와 같이, TCL(803)은 TCL IDLE선을 비활성시켜 송신시켜 송신 복합체(801)가 통화하는 중재기(122)를 나타낸다. TCL(803)은 데이터 단말 수신선(237)에 펄스를 발생시켜 블록(1018)에서 제안된 바와 같이 데이터의 바이트를 전송하도록 송신 복합체(801)에 액세스를 인가하는 회로망 인터페이스(116 및 117)에 신호를 제공한다. TCL(803)은 FIFO버퍼(804)에 제어신호를 전송하여 제어신호가 송신 데이터 버스(234)로부터 데이터의 바이트를 단말 수신하도록 하고, 블록(1019)에서 제안된 바와 같이, 바이트를 기억시키도록 한다.
선택된 회로망 인터페이스(116 및 117)로부터 데이터를 회수하는 동안, TCL(803)은 활성 코드를 발생시켜 블록(1020 및 1021)에서 도시된 바와 같이 블록(1011 및 1012)에서 기술된 것과 유사한 방식으로 TSLSR(812)내에 활성 코드를 로드시킨다.
선택된 회로망 인터페이스(116 및 117)로부터 데이터를 획득하면, TCL(803)은 블록(1022)에서 지시된 바와 같이, FIFO(894)로부터의 데이터 바이트를 TDLSR(811)내로 로드시킨다. 이것을 성취하기 위해, TCL(803)은 FIFO버퍼(804)로부터 출력을 단말 수신하기 위해 데이터 멀티플렉서(808)를 셋트시켜 FIFO버퍼(804)가 데이터 멀티플렉서(808)를 통하여 TDLSR(811)내로 데이터 바이트를 출력시키도록 한다. TCL(803)은 블록(1023 및 1024)에서 지시된 바와 같이 블록(1015 내지 1016)에서 기술된 것과 유사한 방식으로 국부 FOX회로(141)에 활성코드 및 데이터를 송신한다. 활성코드 및 데이터의 전송 다음에, TCL(803)은 블록(1025, 1029, 1030, 1037)에서 지시된 바와 같이, 수신 복합체(802)로부터 들어오는 중지선과, 리셋트선(239)과, 수신 복합체(802)로부터 들어오는 보유선과 회로망 인터페이스(116 및 117)로부터의 마지막 TX바이트선(240)을 검사한다.
만일 TCL(803)이 블록(1025)에서와 같이 수신 복합체(802)로부터 중지 신호선을 수신하면, DTC(151)가 중지신호를 발생한 것을 나타낸다. TCL(803)은 제10a도에서 도시된 바와 같이 유휴상태(1050)로 복귀함으로써 응답한다. 이 과정에서, TCL(803)은 제10d도의 블록(1026)에서 도시된 바와 같이, 중지 요청을 회로망 인터페이스(116 및 117)에 알리기 위해 중지선(238)에 펄스를 발생시키고 송신 복합체(801)에서 액세스를 얻기 위해 다음 회로망 인터페이스(116 및 117)에 의해 사용하기 위해 준비하도록, 블록(1027)에서 지시된 바와 같이, FIFO버퍼(804)의 내용을 클리어하고, 송신 복합체(801)가 유휴상태인 중재기(122)를 나타낸다. TCL(803)은 블록(1001 및 1010)에서 리셋트선(239)과 LGO선을 검사하도록 복귀한다.
만일 TCL(803)이 블록(1029)에서와 같이 선(239)상에서 리셋트 신호를 수신하면, 상술되어진 블록(1002 내지 1009)의 활동처리를 맡는 유휴상태(1050)로 복귀한다. TCL(803)은 블록(1001 및 1010)에서 리셋트된(239) 및 LGO선을 검사하도록 복귀한다.
만일 TCL(803)에 블록(1030)에서 수신 복합체(802)로부터 보유신호를 수신한다면, 국부 FOX회로(141)가 원격 FOX회로(125)에 의해 전달된 충분한 데이터양을 완충시키고 버퍼 오버플로워를 배제하기 위해 데이터 전송에서 유휴를 요청하는 것을 나타낸다. TCL(803)은, 제10a도에서 도시된 바와 같이, 보유상태(1052)를 취함으로써 응답한다. 이 상태에서 TCL(803)은, 블록(1031 내지 1036)에서 도시된 바와 같이, 보유 코드를 발생시켜 IDLE데이터와 함께 국부 FOX회로(141)에 송신한다. 보유 코드는 데이터 전송이 개입 중단되는 국부 FOX회로(141)를 나타낸다.
보유 코드의 전송다음에, 보유상태(1052)에서 TCL(803)은 블록(1025, 1029, 1030)에서 중지, 리셋트, 보유선에 대한 검사를 반복한다. 블록(1025)에서 중지 신호를 수령으로 TCL(803)은 블록(1026 내지 1028)의 활동을 맡고 유휴상태(1050)로 복귀한다. 블록(1025)에서 리셋트 신호의 수령으로, TCL(803)은 블록(1002 내지 1009)의 활동을 맡고 유휴상태(1050)로 복귀한다.
TCL(803)이 블록(1030)에서 보유신호를 수신하지 않을 경우, TCL(803)이 보유상태(1052)에 있는 동안은 제10a도에서 도시된 바와 같이 활성상태(1051)로 회복한다. 활성상태(1051)에서 TCL(803)은 제10b도의 블록(1037)에서 마지막 TX바이트선(240)을 검사한다.
TCL(803)가 블록(1037)에서 최종 TX바이트선(240)상에서 마지막 바이트 신호를 수신하지 않을 경우, TCL(803)은 국부 FOX회로(141)에 다른 데이터 바이트를 송신하기 위해 블록(1017 내지 1024)의 활동으로 복귀한다.
TCL(803)이 블록(1037)에서 최종 TX바이트선(240)상에서 최종 바이트 신호를 수신할 경우, 제10a도에서 도시된 바와 같이, 유휴상태(1050)로 회복된다. 이 과정에서 TCL(803)은 제10d도의 블록(1038)에서 도시된 바와 같이 TC IDLE선을 활성화시켜 송신 복합체(801)가 유휴 상태인 중재기(122)를 나타낸다. TCL(803)은 블록(1011 내지 1016)에 도시된 바와 같이 국부 FOX회로(141)에도 IDLE코드를 송신하여 최종 바이트표시를 회로(141)에 제공한다. TCL(801)은 블록(1001 및 1010)에서 리셋트선(239) 및 LGO선을 검사하도록 복귀한다.
[원격 FOX수신 복합]
제8도를 다시 참조하면, 원격 FOX회로(125)의 수신복합체(802)는 다음에 고려된다.
국부 FOX회로(141)에 의해 전달된 광신호는 수신복합체(802)의 광학 수신기(818)에 의해 광섬유(135)상에서 수신된다. 광학 수신기(818)는 수신된 광신호를 전기신호로 변환하여 디코더 및 에러 검출기(DFD)(819)에 이들 신호를 전송한다.
디코더 및 에러 검출기(819)는 세가지의 종래 기능을 갖는데 즉 클럭회복 회로와, 다이펄스 디코더와 다이펄스 에러 검출기 기능이다. 다이펄스 에러 검출기는 국부 FOX회로(141)에서부터 전송되는 동안 발생되고 코딩 포맷에서 방해로 나타나는 어떠한 에러에 대해 수신되어 코드된 신호를 검사한다. 또한 파워업에 의해 국부 FOX회로(141)에 의해 전달된 초기화 순차열을 검출하기도 한다. 클럭 회복 회로는 광학수신기(818)로부터 수신된 신호 스트림의 코드된 시호의 시작 타이밍을 회복하여 클럭 신호의 스트림으로서 회복된 타이밍을 출력시킨다. 회복된 클럭 신호의 도움으로, 다이펄스 디코더는 다이펄스 코드된 신호 스트림을 시작형태로 디코드한다. 회복된 클럭신호는 또한 타이밍 회로(828)에도 입력된다.
디코드된 신호 스트림은 디코더 및 에러 검출기(819)에 의해 데이터 및 신호 멀티플렉서(DSMUX)(821)의 입력에 전송된다. 데이터 및 신호 멀티플렉서(821)는 수신 제어논리(820)의 지시하에서 한 출력에 입력을 접속시키는 종래의 멀티플렉서이다.
데이터 및 신호 멀티플렉서(821)의 한 출력은 신호 래치 및 시프트 레지스터(RSLSR)(823)의 직렬 입력에 접속된다. RSLSR(823)은 종래의 데이터 래치의 입력에 연결된 출력을 가진 종래의 시프트 레지스터를 구비한다. 또한 수신 제어 논리(820)에 의해 제어되므로, RSLSR(823)은 데이터 및 신호 멀티플랙서(821)로부터 수신된 제어신호의 비트 스트림을 직렬 비트에서 병렬 비트 포맷으로 변환하여 일시적으로 수신 제어 논리(820)에 병렬 전송용 제어 코드를 보유시킨다.
상응하는 데이터 래치 및 시프트 레지스터(RDLSR)(822)는 데이터 및 신호 멀티플렉서(821)의 다른 출력에 접속된 직렬 입력을 가진다. RDLSR(822)은 또한 직렬로 접속된 종래의 시프트 레지스터 및 데이터 래치를 구비한다. RDLSR(822)은 멀티플렉서(821)로부터 데이터의 직렬 비트 스트림을 수신하고 데이터를 직렬 비트에서 병렬 비트 포맷이나 바아트 포맷으로 변환하여, 일시적으로 FIFO버퍼(824)에 병렬 전송용 데이터 바이트를 보유한다.
FIFO버퍼(824)는 RDLSR(822)로부터 데이터 바이트를 수신하여 회로망 인터페이스(116 및 117)에 전송하기 위해 데이터 바이트를 기억시킨다. FIFO버퍼(824)는 종래의 바이트 크기인 선입 선출 메모리이다. 이것은 RDLSR(822)에 의해 출력되는 데이터 바이트를 집합하는 입력레지스터(827)와, 다수의 데이터 바이트를 기억시키고 입력 레지스터(827)가 한번에 바이트로 집합된 데이터를 로드하는 레지스터로 구성된 기억장치(826)와, 상기 기억장치(826)에서 회로망 인터페이스(116 및 117)로 한번에 바이트로 데이터를 언로드하는 수신 데이터 버스(233)에 접속된 출력 레지스터(825)를 포함하는 FIFO버퍼(824)의 기능은 수신 제어논리(820)에 의해 제어된다.
수신 복합체(802)의 제어 소자는 수신 제어 논리(RCL)(820)이다. 이것은 국부 FOX회로(141)로부터 수신된 제어 입력 및 타이밍 회로(828)로부터의 타이밍 신호에 대한 동작에 응답한다. 수신 제어 논리(820)는 또한 회로망 인터페이스(116 및 117)와 송신 복합체(801)의 송신 제어논리(803)에 제어 신호를 보낸다.
타이밍회로(828)는 수신 제어논리(821)의 적당한 순차 동작에 필요한 여러 논리의 타이밍 신호를 발생시킨다. 또한 회로(828)는 디코더 및 에러 검출기(819)에 의해 발생된 회복 클럭 신호에서 이들 타이밍 신호를 유출한다.
[원격 FOX수신 제어논리]
지금부터 수신 제어 논리(RCL)(820)에 대한 동작을 살펴 보기 위해, 상태도 및 논리 흐름도 형태로 회로(820)와 이의 동작을 한정하는 제11a도 및 11b도를 각각 참조한다.
파워업에 의해, 수신 복합체(802)는 국부 회로(141)에 의해 전달된 프레임과 동기화되는 것이 필요해진다. 동기는 수신 복합체(802)에 초기화 프레임을 전달하는 국부 FOX회로(141)에 의해 성취된다. 이 프레임은 국부 FOX회로(141)로 송신 복합체(801)에 의해 전달된 상술된 초기화 프레임과 등가이다. 프레임은 광학 수신기(818)에 의해 광섬유(135)를 거쳐 수신되고 증폭되어 디코더 및 에러 검출기(819)로 보내진다. 디코더 및 에러 검출기(819)의 클럭 회복 회로는 프레임에서 클럭 신호를 회복하이 이 신호를 타이밍 회로(828)에 출력시킨다. RCL동작 (820)은 수신된 프레임으로 동기화되어, RCL(820)은 수신된 프레임으로 수신 복합(802)의 다른 소자의 동작을 동기화하도록 인에이블된다. 그러나 이 점에서, RCL(820)은 수신된 프레임을 종료하고 시작하는 때를 결정하는 수단을 갖고 있지 않다. 그러므로, 제11b도의 블록(1100)에서 도시된 바와 같이, 제1다이펄스 에러 신호의 수령을 대기한다.
회복된 클럭신호의 도움으로, 디코더 및 에러 검출기(819)의 디코더 회로는 다이펄스 포맷에서 수신된 프레임을 디코드한다. 또한, 디코더 및 에러 검출기 (819)의 다이펄스 착오 검출기 회로는 다이펄스 인코딩 포맷 변화에 대해 입력 프레임을 검사한다. 이것은 초기화 프레임에서 위반을 감지하여 RCL(820)로 보내진 에러 신호를 발생시킨다.
제1에러 신호는 한번 수신된 프레임의 종료와 그 다음 수신된 프레임의 시작을 제때에 설정가능한 RCL(820)에서 시작 또는 기준 신호로서 RCL(820)에 알맞다. RCL(820)은, 제11a도에서 도시한 바와 같이, 유휴상태(1150)를 취함으로서 제1에러신호에 응답한다.
프레임 시작 기준을 설정함에 의해, RCL(820)은 수신된 프레임을 처리하기 시작한다. 프레임의 시작 수령에서 RCL(820)은 데이터 및 신호 멀티플렉서(821)가 디코더 및 에러검출기(819)의 출력에서 RSLSR(823)의 입력까지의 경로를 설정하도록 하게하고, RSLSR(823)이, 제11b도의 블록(1101)에서 제안된 바와 같이, 수신된 프레임의 제어 코드부에서 래치되도록 하게 한다. 제어 코드의 수신에 따라, RCL(820)은, 블록(1102)에서 제안된 바와 같이, 데이터 및 신호 멀티플렉서(820)가 디코더 및 에러 검출기(819)의 출력에서 RDLSR(822)의 입력까지의 경로를 설정하도록 하게 하고 RDLSR(822)이 수신된 프레임의 데이터부에 래치되도록 하게한다. 또한 RCL(820)은, 블록(1103)에서 지시된 바와 같이, RSLSR(823)이 RCL(820)에 RSLSR의 내용을 전송하도록 시켜 RCL(820)은 다음에 행할 것을 제어 코드를 기초로 하여 판단할 수 있다.
RCL(820)은, 블록(1104, 1107, 1109, 1113, 1117, 1119)에서 지시된 바와 같이, 어느 것이 가능 제어 코드인지를 결정하도록 수신된 제어 코드를 검사한다. 만일 수신된 제어코드가, 블록(1117)에서 지시된 바와 같이, 보유 1코드이면, 수반 데이터는 IDLE데이터가 아니고, 송신 복합(801)은 국부 FOX회로(141)에 다른 데이터 전송이 보유되도록 유구하는 것을 RCL(820)에 지시한다. RCL(820)은 제11a도에서 도시된 바와 같이 보유 1상태(1152)를 취함으로써 응답한다. 만일 RCL(820)이 보유상태(1152 또는 1153)로 준비되지 않을 때, 송신 복합체(801)에 앞선 보유선은 비활성되고, 제11b도의 블록(1118)에서 지시된 바와 같이, RCL(820)은 보유선을 활성시켜 송신 복합체(801)가 데이터 전송시에 휴지를 갖도록 하게끔 한다. RCL(820)은 또한, 블록(1121)에서 도시된 바와 같이, 내부 수신 데이터 표시를 활성시킨다. 이 표시는 이것이 수신 데이터를 처리하는 것을 RCL(820)에게 알려주는 역할을 한다. RCL(820)은, 블록(1122)에서 지시된 바와 같이, FIFO버퍼(824)에 수신된 데이터를 래치한다.
RDLSR(822)이 FIFO버퍼(824)에서 보유되는 데이터를 출력시키고, FIFO버퍼( 824)의 입력 레지스터(827)가 이 데이터를 수신하여 기억장치(826)내로 로드시키도록 함에 의해서 RCL(820)은 이것을 이루게 된다. RCL(820)은 데이터의 바이트가 블록(1123)에서 지시된 바와 같이 REC클럭선(241)에 펄스를 발생시킴으로써 전송되는 회로망 인터페이스(116 및 117)에 신호를 발생시킨다. RCL(820)은 FIFO버퍼(826)에 제어 신호를 보내, 블록(1124)에서 제안된 바와 같이, 출력 레지스터(825)가 기억장치(824)로부터 데이터 바이트를 가져와 수신 데이터 버스(233)상에 데이터 바이트를 출력하게 한다. RCL(820)은 블록(1101 내지 1103)에서 그 다음 수신된 데이터 프레임의 처리를 한다.
수신된 제어회로가 블록(1119)에서 지시된 바와 같이 활성코드일 경우, 수반 데이터는 회로망 인터페이스(116 및 117)에 전송하도록 의도된 데이터이다. RCL(820)은 제11a도에서 도시된 바와 같이 활성상태(1151)를 취함으로써 응답한다. RCL(820)이 보유상태(1152 또는 1153)에서 활성상태(1151)로 변환을 받을 경우, 보유선을 활성화되고 RCL(820)은 제11b도의 블록(1120)에서 지시된 바와 같이 보유선을 비활성시켜 송신 복합체(801)가 데이터 전송을 다시 시작하도록 하게 한다.
만일 그렇지 않으면 보유선은 이미 비활성된다. RCL(820)이, 블록(1121 내지 1124)에서 상술된 바와 같이, 수신된 데이터 바이트를 회로망 인터페이스(116 및 117)에 전송을 맡게된 후 그 다음 수신된 프레임을 처리하기 위해 블록(1101 내지 1103)으로 복귀한다.
블록(1109)에서 지시된 바와 같이, 수신된 제어 코드가 보유 2코드일 경우, 수반 데이터는 회로망 인터페이스(116 및 117)에 전송하기 위해 의도되지 않은 IDLE 데이터이고 송신 복합체(801)는 국부 FOX회로(141)에도 또 다른 데이터 전송을 유지하도록 요청받는 것을 RCL(820)에 지시한다. RCL(820)은 제11a도에서 도시된 바와 같이 보유 2상태(1153)를 취함으로써 응답한다. RCL(820)이 보유 상태(1152 또는 1153)에 있게 되지 않을 경우, 보유선은 활성되지 않는다. 그러므로 RCL(820)은, 제11b도의 블록(1110)에서 지시된 바와 같이, 보유선을 활성시켜 송신 복합체(801)가 데이터 전송을 잠시 휴지시키도록 하게 한다. RCL(820)은 블록(1111)에서 지시된 바와 같이 내부 수신 데이터 표시가 활성화되는지를 검사한다. 만약 그렇다면, 선행 상태가 실제 데이터가 수신되는 즉 보유 1 또는 활성인 상태를 지시하여 실제 데이터의 마지막 바이트가 수신된다. 이 경우, RCL(820)은 블록(1112)에서 도시된 바와 같이, 수신데이터 표시를 비활성시키고, 블록(1116)에서 지시된 바와 같이, 최종 REC바이트선(243)에 펄스를 발생시켜 패킷의 최종 데이터 바이트를 수신하는 회로망 인터페이스(116 및 117)에 통지한다. RCL(820)은 그 다음 수신된 프레임을 처리하기 위해 블록(1101 내지 1103)으로 복귀한다. 수신 데이터 표시가 블록(1111)에서 활성되는 것이 발견되지 않을 경우, RCL(820)은 블록(1101 내지 1103)으로 복귀한다.
수신된 제어 코드가, 블록(1107)에서 지시된 바와 같이, 유휴 코드일 경우, 단지 유휴 데이터만을 수신하는 RCL(820)에 지시한다. RCL(820)이 제11a도에서 도시된 바와 같이 유휴 상태(1150)를 취함으로써 응답 한다. 만일 RCL(820)이 보유상태(1152 또는 1153)에서 유휴상태(1150)로 변환을 받게 되면, 보유선은 활성되고, RCL(820)은, 제11b도의 블록(1108)에서 지시된 바와 같이, 부보유선을 비활성시킨다. RCL(820)이, 블록(1111)에서 지시된 바와 같이, 내부 수신 데이터 표시가 활성인지를 검사한다. 만일 그렇지 않으면, RCL(820)은 블록(1101 내지 1103)으로 복귀한다. 그러나, 수신데이터 표시가 활성일 경우, 블록(1112 및 1116)에서 지시되고 설명된 바와 같이, 블록(1101 내지 1103)으로 복귀하기 전에 RCL(820)은 수신된 데이터 표시를 비활성시켜 마지막 REC바이트선(243)에 펄스를 발생시킨다.
수신 제어 코드가, 블록(1107)에서 지시된 바와 같이, CRC에러 코드이면, 패킷의 마지막 데이터 바이트가 수신되고, CRC에러가 패킷내에서 검출되는 것을 RCL(820)에 지시한다. RCL(820)은, 제11a도에서 도시된 바와 같이, 유휴상태(1150)를 취함으로서 응답한다. 만일 보유상태(1152 또는 1153)에서 유휴상태(1150)로 변환하면, 보유선은 활성이고, RCL(820)은 제11b도의 블록(1114)에서 지시된 바와 같이 보유선을 비활성시킨다. RCL(820)은, 블록(1115)에서 지시된 바와 같이, CRC착오선(242)에 펄스를 발생시켜 CRC착오를 회로망 인터페이스(116 및 117)에 통지한다. RCL(820)은, 블록(1116)에서 지시된 바와 같이, 최종 REC바이트선(243)에도 펄스를 발생시켜 데이터 전송의 완료를 인터페이스(116 및 117)에 통지한다. RCL(820)은 블록(1101 내지 1103)의 활동으로 복귀한다.
마지막으로, 수신된 제어 코드가, 블록(1104)에서 지시된 바와 같이, 중지 코드일 경우, 송신 복합체(801)는 그의 전송을 중지하도록 요청되고 코드를 수반한 데이터는 유휴인 것을 RCL(820)에 지시한다. RCL(820)은, 제11a도에서 도시된 바와 같이, 유휴상태(1150)를 취함으로써 응답한다. RCL이 보유상태(1152 또는 1153)에서 유휴상태(1150)로 변환을 받을 경우, 보유선은 활성되어 RCL(820)은 제11b도의 블록(1105)에서 지시된 바와 같이 보유선을 비활성시킨다. 또한 RCL(820)은 블록(1106)에서 제안된 바와 같이, 중지 요청을 논리(803)에 통지하도록 송신 복합체(801)의 송신 제어 논리(803)에 앞선 중지선에 펄스를 발생시킨다. RCL(820)은 블록(1101 내지 1103)의 활동으로 복귀한다.
[국부 FOX 회로]
지금부터 국부 FOX회로(141)에 대하여 살펴보면, 블록도 형태로 국부 FOX회로(141)를 도시한 제9도를 참조한다. 제8도 및 제9도와의 비교에서 보여진 바와 같이, 국부 FOX회로(141)는 원격 FOX회로(125)와 실제로 거의 같은 구조로 되어 있다. 국부 FOX 회로(141)는 원격 FOX회로(125)의 복합체(802 및 801)와 병렬 복합인 수신 복합체(901)와 송신 복합체(911)로 나누어진다.
[국부 FOX송신 복합]
복합(802)과 필적하는 국부 FOX회로(141)의 수신 복합체(901)는 광학 수신기(902), 디코더 및 에러 검출기(DED)(903), 데이터 및 신호 멀티플렉서 (DSMUX)(905), 데이터 래치 및 시프트레지스터(RDLSR)(906), 신호 래치 및 시프트 레지스터(RSLSR)(907), FIFO버퍼(908), 타이밍 회로(909), 수신 제어 논리(RCL) (904)를 구비하고, 이들 소자는 상호 접속되어 원격 FOX회로(125)의 수신 복합체 (802)의 소자와 상응하여 기술된 방식으로 서로 상호 작용을 한다. 광학 수신기 (902)의 입력은 광섬유(138)에 접속되고, FIFO버퍼(908)의 출력은 데이터 전송 제어기(151)에 앞선 송신 데이터 버스(234)에 접속된다.
복합체(901 및 802)간에서 주요한 차이는 수신 제어 논리(904 및 820)의 논리 동작에 있다. 수신 제어 논리(904)는 데이터 수신선(237), 최종 TX바이트선 (240), 리셋트 선(239), 중지선(238)을 통하여 데이터 전송 제어기(151)와 접속되며, 또한 중재기(143)에 연결된 요청선(235) 및 인가선(236)을 가진다. 수신 제어 논리(904)의 논리 동작은 이들 접속의 기능적인 필요조건과 원격 FOX회로(125)로부터 수신된 제어신호 입력에 의해 결정된다. 수신 제어 논리(904)는 제12도의 선도에 의해 한정된다.
[국부 FOX전송 복합]
국부 FOX회로(141)의 송신 복합체(911)는 FIFO버퍼(912), 데이터 멀티플렉서 (DAMUX)(916), 데이터래치 및 시프트 레지스터(TDLSR)(917), 신호 래치 및 시프트 레지스터(TDLSR)(918), 데이터 및 신호 멀티플렉서(TSLSR)(919), 인코더 및 스프트 레지스터(DSMUX)(920), 광학 송신기(921), 타이밍 회로(914), 그리고 클럭(915) 송신제어 논리(TCL)(913)를 구비하고, 이들 소자는 상호 접속되어 원격 FOX회로(125)의 송신 복합체(801)의 소자의 상응하여 기술된 방식으로 서로 작용한다. 광학 송신기(921)의 출력은 광섬유(135)에 접속되고 FIFO버퍼(912)의 입력은 데이터 전송제어기(151)보다 앞선 수신 데이터 버스(233)에 접속된다.
복합체(911과 801)간의 주요한 차이는 송신 제어 논리(913과 803)의 논리동작에 있다. 송신 제어논리(903)는 REC클럭선(241), CRC에러선(242), 최종 REC바이트선(243)을 통하여 데이터 전송 제어기(151)에 연결된다. 이와 같이 송신 제어논리(913)의 논리 동작은 이들 연결의 기능적인 필요조건과 원격 FOX회로(125)에 의해 요구되는 제어 신호 입력에 의해 결정된다. 송신 제어 논리(913)는 제13도의 선도에 의해 한정된다.
[국부 FOX수신 제어 논리]
지금부터 수신 제어 논리(RCL)(944)의 동작에 대해서 살펴보면, 상태도 및 논리 흐름도 형태로 회로(904)와 그의 동작을 한정하는 제12a도 내지 제12d도를 참조한다.
파워업에 따라, RCL(904)은, 제12b도의 블록(1201)에서 지시된 바와 같이, 제1다이펄스 에러의 디코더 및 에러 검출기(903)에 의한 검출을 대기한다. 에러 검출은 초기화 코드의 원격 FOX회로(125)로부터의 수령을 나타내고 RCL(904), 수신 복합체(901)를 원격 FOX회로(125)에서 수신되는 프레임과 동기화시킨다. 동기는 원격 FOX회로(125)의 수신 제어 논리(820)에서 기술된 것과 유사한 방식으로 RCL(9 04)에 의해 성취된다.
RCL(904)는 제12a도에서 도시된 바와 같이 유휴상태(1250)를 취함으로써 제1에러 신호에 응답한다. RCL(904)은 수신된 프레임을 처리하기 시작한다. 프레임 처리는 원격 FOX회로(125)의 수신 제어 논리(820)에서 기술된 것과 유사하다. RCL(904)은 제12b도의 블록(1202)에서 도시된 바와 같이 RCLSR(907)내에 수신된 제어 코드를 로드시키고, 블록(1203)에서 도시된 바와 같이 RDLSR(906)내에 수신된 데이터를 로드시킨다. RCL(904)은 또한 블록(1204)에서 지시된 바와 같이 RSLSR(907)이 RCL(904)에 RSLSR(907)의 제어 코드 내용을 전송하도록 하게한다. 또한 블록(1206, 1211, 1215)에서 지시된 바와 같이, RCL(904)은 어느것이 기능 코드인지를 결정하기 위해 제어 코드를 검사하여 적절히 응답할 수 있다.
수신된 제어 코드가, 블록(1215)에서 지시된 바와 같이, 활성 코드일 경우, 수반 데이터가 데이터 전송 제어기(151)에 전송하도록 의도된 데이터인 것을 RCL(904)에 지시한다. RCL(904)은 제12a도에서 도시된 바와 같이 활성상태(1251)를 취함으로써 응답한다. 이 상태에서 RCL(904)은 RDLSR(906)이 FIFO버퍼(908)에 RDLSR(906)의 데이터 내용을 언로드시키게 하고, 제12d도의 블록(1216)에서 제안된 바와 같이, FIFO버퍼(908)가 데이터를 기억시키도록 하게 한다. 만일 RCL(904)이 활성상태(1251)로 변환이 지금 막 이루어진다면, 내부수신 데이터 표시는 비활성되고, 블록(1217)에서 도시된 바와 같이, (904)은 그 표시를 활성시킨다. 만일 그렇지 않으면, 수신데이터 표시는 데이터 전송 제어기(151)에 전송하기 위한 데이터가 수신되고 있는 것을 RCL(904)의 다른 부분에 통지하는 역할을 한다. 이것에 대한 사용은 이하에서 명백히 기술된 것이다.
데이터 바이트의 수신에 따라, RCL(904)은, 블록(1218)에서 지시된 바와 같이, 소정의 국한치까지 데이터가 완전히 채워졌는지를 결정하도록 FIFO버퍼(908)를 검사한다.
RCL(904)에 의해 발생된 보유신호를 수신하여 응답하기 전에 원격 FOX회로(125)가 전송하는 모든 데이터의 바이트를 오버플로우없이 기억시키기 위해 국한이 정해지고 적당한 기억 장치 용량은 FIFO버퍼(908)에 남아있는다. 만일 FIFO버퍼(908)가 국한으로 채워지면, RCL(904)은, 제12a도에서 도시된 바와 같이, 보유상태(1252)를 취한다. 이 상태에서, RCL(904)은 제12d도의 블록(1221)에서 도시된 바와 같이 송신 복합체(911)에 앞선 보유선이 활성되는지를 검사한다. 만약 그렇지 않으면, RCL(904)은 보유 코드가 원격 FOX회로(125)로 전송되게 하도록 보유선을 활성화시킨다. 보유선의 활성 다음이나, 보유선이 이미 활성되었으면, RCL(904)은 그 다음 수신된 프레임을 처리하기 위해 블록(1201 내지 1204)으로 복귀한다. 반대로, 만일 FIFO버퍼(908)가 블록(1218)에서 국한으로 채워지지 않으면, RCL(904)은 활성상태(1251)로 남아있거나 활성상태(1251)를 취하게 된다. 이 상태에서 RCL (904)은 보유선이, 블록(1219 및 1220)에서 도시된 바와 같이, 활성되는지 만약 그렇다면 그것을 비활성 시키는지를 검사한다. 보유선의 비활성은 원격 FOX회로(125)에 보유 코드의 전송이 중단되고 원격 FOX회로(125)가 데이터 전송을 다시 시작하도록 해준다. 보유선이 비활성 다음이나, 보유선이 이미 비활성되었으면, RCL(904)은 그 다음 수신된 프레임을 처리하기 위해 블록(1201 내지 1204)으로 복귀한다.
수신된 제어 코드가 블록(1205)에서 지시된 바와 같이, 원격 FOX회로(125)가 데이터 전송의 휴지로 RCL(904)에 의해 발생된 보유신호에 응답하고 수신된 데이터가 IDLE데이터인 것을 RCL(904)에 지시할 경우, RCL(904)은 그 다음 수신된 프레임을 처리하기 위해 블록(1202 내지 1204)으로 복귀함에 따라 보유 코드의 수신에 응답한다.
수신된 제어 코드가 블록(1211)에서 지시된 바와 같이 IDLE코드일 경우, IDLE데이터만이 수신되는 것을 RCL(904)에 지시한다. RCL(904)은 제12a도에서 도시된 바와 같이 유휴상태(1250)를 취함으로써 응답한다. RCL(904)은 제12b도의 블록(1212)에서 도시된 바와 같이 내부 수신 데이터 표시를 검사한다. 수신 데이터 표시가 활성일 경우, 활성상태(1251)로부터 변환이 막 행해진 것을 RCL(904)에 지시한다. 이것은 패킷의 데이터중 마지막 바이트가 수신 복합(901)에 의해 수신되는 것을 의미한다. RCL(904)은 데이터 수신이 중지되는 신호를 발생하도록 블록(1213)에서 도시된 바와 같이 수신된 데이터 표시를 비활성시킨다. RCL(904)은 또한 데이터의 최종 바이트가 수신되는 신호를 발생하도록 블록(1214)에서 도시된 바와 같이 내부 마지막 바이트 표시를 활성시킨다. 이들 활성 다음이나, 수신 데이터 표시가 블록(1212)에서 비활성된 것이 발견되어지면, RCL(904)은 그 다음 수신된 프레임을 처리하도록 블록(1202 내지 1204)으로 복귀한다.
만일 수신된 제어 코드가 블록(1206)에서 지시된 바와 같이 리세트 코드이면, RCL(904)은 제12a도에서 도시된 바와 같이 유휴상태(1250)를 취함으로써 응답한다. RCL(904)은 FIFO버퍼(908)의 내용을 클리어하여 제12b도의 블록(1207)에서 지시된 바와 같이 버퍼(908)를 초기화시킨다. RCL(904)은 또한 블록(1208)에서 지시된 바와 같이 리세트선(239)에 펄스를 발생시켜 데이터 전송 제어기(151)가 리셋트되게 한다.
RCL(904)은 블록(1210)에서 도시된 바와 같이 내부 수신 데이터 및 최종 바이트 표시를 비활성시켜 그들을 초기화시킨다. 그러므로 RCL(904)은 그 다음 수신된 프레임을 처리하기 위해 블록(1202 내지 1204)으로 복귀한다.
블록(1201)에서 초기화 프레임의 수령 다음에, RCL(904)이 상술된 블록(1202 내지 1222)에서 프레임 처리 활동을 하게 되는 동안 RCL(904)은 또한 제12c도의 블록(1223 내지 1237)에서 지시된 바와 같이 데이터 전송 제어기(151)와 이에 연관된 중재기(142)와 통신하도록 병렬 활동을 한다.
이 활동부에서 RCL(904)은, 블록(1223)에서 도시된 바와 같이, 내부 수신 데이터 표시의 활성을 대기한다. 수신 데이터 표시의 활성은 데이터 전송 제어기( 151)에 전송하기 위한 데이터를 갖는 것을 RCL(904)에 신호를 공급한다. RCL(904)은 블록(1224 내지 1226)에서 지시된 바와 같이 중재기(143)에 연결하는 요청선 (235)를 활성시킴으로써 응답하여, 블록(1224 및 1225)에서 제안된 바와 같이, 인가 신호의 수령을 대기하여 중재기(143)로부터 들어오는 인가선(236)을 검사한다.
블록(1224)에서 인가 신호의 수신에 의해, RCL(904)은 블록(1228)에서 지시된 바와 같이 요청선(235)을 비활성시켜, 블록(1229)에서 지시된 바와 같이, 중지선(238)을 검사하기 시작한다. 중지 신호가 수신되지 않는 동안은, RCL(904)은 블록(1230)에서 도시된 바와 같이 내부 최종 바이트 표시를 검사한다. 그 표시가 활성될때, FIFO버퍼(908)가 패킷의 최종 데이터 바이트를 원격 FOX회로(125)로부터 수신되는 RCL(904)에 신호를 발생하고, RCL(904)은 블록(1231)에서 제안된 바와 같이 데이터 전송 제어기(151)가 최종 데이터 바이트를 철회하는때를 결정하도록 FIFO버퍼(908)의 내용을 검사한다. FIFO버퍼(908)가 채워지지 않은 것이 결정됨에 따라, RCL(904)은 블록(1232)에서 도시된 바와 같이 RCL(904)은 데이터 전송 제어기(151)에 앞선 마지막 TX바이트 선(24)에 펄스를 발생시킨다. RCL(904)은 블록(1233)에서 도시된 바와 같이 마지막 바이트 표시를 비활성시켜 그 다음 패킷을 대하여 그것을 초기화시킨다. 그러므로 RCL(904)은 블록(1223)에서 수신된 데이터 표시를 검사하도록 복귀한다.
만일, RCL(904)이 블록(1229 내지 1231)의 활동을 받는 동안, 중지선(238)상에서 중지 신호를 감지하면, 블록(1234)에서 도시된 바와 같이 버퍼(908)의 내용을 클리어 시킴으로써 응답한다. RCL(904)은 블록(1235)에서 지시된 바와 같이 비활성되도록 그것을 대기하여 수신된 데이터 표시를 검사한다. 그 표시의 비활성은 원격 FOX회로(125)가 수신되어 중지 코드에 응답하도록 RCL(904)에 신호를 공급하고 IDLE데이터를 전송하기 시작한다. RCL(904)은, 블록(1236)에서 지시된 바와 같이, FIFO버퍼(908)를 다시 클리어하여 중지 코드를 수신하고 응답하기 전에 원격 FOX회로(125)에 의해 전송될 수 있는 어떠한 데이터라도 클리어시킨다. RCL(904)은 또한 원격 FOX회로(125)로부터 IDLE코드를 수령하여 활성되는 내부 마지막 바이트 표시를 비활성시킨다. 그러므로 RCL(904)은 블록(1223)에서 수신된 데이터 표시를 검사하도록 복귀한다.
[국부 FOX송신 제어논리]
지금부터 전송논리제어(TCL)(913)의 동작에 관해서 살펴보면, 상태도 및 논리 흐름도 형태로 회로(913) 및 그의 동작을 한정하는 제13a도 및 제13b도를 참조한다.
국부 FOX회로(141)의 파워업에 따라, TCL(913)은 원격 FOX회로(125)의 송신 제어논리(803)에서 기술된 것과 비슷한 방법으로 제13b도의 블록(1301)에서 지시된 바와 같이 인코더 및 시프트 레지스터(920)의 초기화 레지스터에 포함된 초기화 코드가 원격 FOX회로(125)로 전송되도록 하게 한다. 초기화 코드는 원격 FOX회로(125)의 수신 복합(802)에 의해 사용되는 상술된 방식으로 국부FOX회로(141)로부터 수신되는 프레임으로 이의 동작을 동기화 시킨다.
초기화 코드의 전송 다음에, 파워업에 따라 TCL(913)은 제13a도에서 도시된 바와 같이 유휴상태(1350)를 취한다. 유휴상태(1350)에서 TCL(913)은 REC클럭선(241) 및 중지선(238)을 검사하여 제13b도의 블록(1302 및 1309)에서 제안된 바와 같이 데이터 전송 제어기(151)가 이들 선중 어떠한 선상에 신호를 발생하는 것을 결정하고, 또한 수신 복합체(901)로부터 보유선을 검사하여 수신 제어 논리(904)가 블록(1310)에서 지시된 바와 같이 그 선상에 보유 신호를 발생하는지 또한 송신 복합체(911)가 유휴상태인지를 결정한다.
만일 TCL(913)이 블록(1310)에서 송신 복합체(911)가 유휴상태인 것을 결정하면, 제13a도에서 도시된 바와 같이, 그것은 유휴상태(1350)로 남아있거나 유휴상태(1350)를 취한다. 이 상태에서 TCL(913)은 IDLE제어 코드 및 IDLE데이터를 발생시켜 제13b도의 블록(1312 내지 1317)에서 제안된 바와 같이 제10c도의 블록(1011 내지 1016)과 함께 송신 제어 논리(803)에서 기술된 것과 비슷한 방식으로 원격 FOX회로(125)에 그들을 전송한다. 그러므로 TCL(913)은 블록(1302,1309,1310)에서 중지, REC클럭, 보유선을 검사하도록 복귀한다.
만일 TCL(913)은 블록(1302)에서 중지선(238)상에서 중시 신호를 수신하면, 원격 FOX회로(125)의 송신 복합체(801)가 그것의 전송을 중지하도록 요청되는 것을 의미한다. TCL(913)은, 제10a도에서 도시된 바와 같이, 어떠한 상태로 되고 유휴상태(1350)를 취함으로써 중지 신호에 응답한다. 이 과정에서, 원격 FOX회로(125)에 중지 요청을 전달하기 위해, TCL(913)은 제13b도의 블록(1303 내지 1308)에서 도시된 바와 같이 제10b도의 블록(1313 내지 1317)에서와 같은 비슷한 방식으로 중지 제어 코드 및 IDLE데이터를 발생하여 원격 FOX회로(125)로 전송한다. 그러므로 TCL (913)은 블록(1302,1309,1310)에서 중지, REC클럭, 보유선을 검사하도록 복귀한다.
만일 TCL(913)이 블록(1310)에서 송신 복합체(911)가 다른 방법으로 유휴인 동안 보유선상에서 보유신호를 수신하면, 수신 복합체(901)가 데이터 전송을 휴지시키도록 원격 FOX회로(125)에 요청하는 것을 지시한다. 송신 복합체(911)가 다른 방법으로 유휴이면, TCL(913)은 제13a도에서 지시된 바와 같이 보유 2상태(1353)를 취함으로써 보유 신호에 응답한다. 원격 FOX회로(125)에 보유요청을 전달하기 위해, TCL(913)은 제13b도의 블록(1311)에서 지시된 것과 같이 보유 2코드를 발생시켜 블록(1311 및 1313 내지 1317)에서 지시된 바와 같이 IDLE데이터와 함께 코드를 원격 FOX회로(125)에 전송한다. 그러므로 TCL(913)은 블록(1302,1309,1310)에서 중지, REC클럭, 보유선을 검사하도록 복귀한다.
TCL(913)이 FIFO버퍼(912)가 원격 FOX회로(125)에 전송하기 위해 데이터 전송 제어기(151)로부터 데이터를 수신하는 것을 지시하며 블록(1309)에서 REC클럭선(241)상에서 클럭 신호를 수신할 경우, TCL(913)은 제13a도에서 도시된 바와 같이 활성상태(1351)를 취한다. 이 상태에서 TCL(913)은, 제13c도의 블록(1318 및 1322)에서 지시된 바와 같이, 보유선과 최종 REC바이트선(243)을 검사한다.
블록(1318)에서 지시된 바와 같이, TCL(913)마지막 바이트 신호가 수신될때까지 마지막 REC바이트선(243)을 검사하는 것을 계속한다. 그 신호의 수신에 의해, TCL(913)은 블록(1319)에서 도시된 바와 같이 내부 최종 바이트 표시를 활성시켜 패킷의 최종 바이트가 데이터 전송 제어기(151)로부터 수신된 것을 기록한다. 그러므로 TCL(913)은 블록(1320)에서 지시된 바와 같이 CRC에러선(242)을 검사하여 에러가 수신된 데이터에서 검출되는 것을 결정한다. CRC에러가 지시할 경우, TCL(913)은 블록(1321)에서 도시된 바와 같이, 내부 CRC에러 표시를 활성시켜 그 시점을 기록한다. 최종 바이트 신호의 검출과 CRC 에러선(242)의 검사다음에, TCL(913)의 이 부의 활동은 중단된다.
블록(1322)으로 복귀하여 보유선은 활성상태(1351)를 TCL(913)에 의한 검사를 계속한다. 보유신호가 수신되지 않을 경우, TCL(913)은 활성상태(1351)로 남아있거나 활성사태를 취하여 블록(1323)에서 지시된 바와 같이 활성 코드를 발생한다. 보유신호가 수신될 경우, TCL(913)은 제13a도에서 도시된 바와 같이 보유상태 1로 남아있거나 보유 상태 1을 취하여 제10c도의 블록(1324)에서 지시된 바와 같이 보유 1코드를 발생한다. 양쪽의 경우에 코드는 회로망 인터페이스(116 및 117)에 전송되도록 의도되어 수반된 데이터를 지시한다.
TCL(913)은 FIFO 버퍼(912)로부터 데이터 바이트를 발췌하여 제13c도의 블록(1325 내지 1328)에서 도시된 바와 같이 제13b도의 블록(1313 내지 1317)에서와 같은 유사한 방식으로 원격 FOX 회로(125)에 코드와 함께 데이터 바이트를 전송한다. TCL(913)은 제13도의 블록(1329)에서 도시된 바와 같이 내부 최종 바이트 표시가 활성인지를 검사한다. 만일 그렇다면, TCL(913)은 FIFO버퍼(912)의 상태를 검사하여 FIFO버퍼(912)에서 원격 FOX회로(125)로 데이터 바이트의 전송이 완료되고 FIFO 버퍼(912)가 블록(1330)에서 제안된 바와 같이 공백인지를 결정한다.
최종 데이터 바이트가 데이터 전송 제어기(151)로부터 아직 수신되지 않았거나 또는 원격 FOX 회로(125)로 아직 전송되지 않았을 경우, TCL(913)은 중지 신호가 블록(1331)에서 지시된 바와 같이 수신되는지를 검사한다. 중지 신호가 수신되지 않을 경우, TCL(913)은 제13c도의 블록(1322)으로 복귀하여 보유선의 상태를 검사하여 원격 FOX회로(125)로 다른 데이터 바이트를 전송한다. 중지 신호가 수신될 경우, TCL(913)은 중지 코드를 발생하여 블록(1322)으로 복귀하기 전에 블록(1332 내지 1337)에서 지시된 바와 같이 IDLE 데이터와 함께 그것을 원격 FOX 회로(125)에 전송한다.
최종 데이터 바이트가 블록(1329 및 1330)에서 데이터 전송 제어기(151)로부터 수신되어 원격 FOX 회로(125)로 전송되면, TCL(913)은 제13a도에서 도시된 바와 같이 활성상태(1351)나 또는 보유 1상태(1352)로 남아있도록 처리한다. TCL(913)은, 제13d도의 블록(1338)에서 도시된 바와 같이, 내부 최종 바이트 표시를 비활성시켜 블록(1339)에서 도시된 바와 같이 내부 CRC에러 표시를 검사한다.
CRC 에러가 지시되지 않을 경우, (913)은 제13b도의 블록(1310)에서 보유선을 검사하도록 처리된다. 보유 신호가 보유선상에서 수신될 경우, TCL(913)은 제13a도에서 도시된 바와 같이 보유 2상태(1353)를 취하여 제13b도의 블록(1311 및 1313 내지 1317)에 도시된 바와 같이 원격 FOX회로(125)에 보유 2코드를 전송한다. 보유신호가 수신되지 않을 경우, TCL(913)은 제13a도에서 도시된 바와 같이 유휴상태(1350)를 취하여, 제13b도의 블록(1312 내지 1317)에서 도시된 바와 같이 원격 FOX 회로(125)로 IDLE 코드를 전송한다. 그러므로 TCL(913)은 블록(1302,1309,1310)에서 중지, REC 클럭, 보유선을 검사하도록 복귀한다.
에러가, 제13d도의 블록(1339)에서 내부 CRC 에러 표시자에 의해 지시될 경우, TCL(913)은, 블록(1340)에서 도시된 바와 같이, 그 표시자를 비활성시킨다. 그러므로 TCL(913)은 블록(1341)에서 도시된 바와 같이 CRC 에러 제어 코드를 발생시켜 블록(1302,1309,1310)에서 중지, REC 클럭, 보유선을 검사하여 어떠한 상태를 지시하는 것을 취하기전에 제13b도의 블록(1313 내지 1317)에 도시된 바와 같이 원격 FOX회로(125)에 그것을 전송한다.
물론, 본 기술에 능숙한 사람에게는 상술된 예증적인 실시예에 대한 여러 변형 및 수정이 가능하다.
예를 들어, 전기 신호 전달용 내전 전화기와 같은 광섬유 내선 전화와는 다른 내선 전화기가 이용될 수 있다. 이러한 변형 및 수정은 본 발명의 사상 및 범주를 벗어나지 않고 수반되는 장점을 감소시킴이 없이 이루어질 수 있다. 그러므로 이러한 변형 및 수정은 다음의 특허청구범위에 의해 규정된다.

Claims (33)

  1. 통신 매체(160)과, 다수의 실용 유니트(104 내지 111)로써, 그들 사이의 통신을 위해 상기 매체에 대해 인터페이스된 다수의 실용 유니트, 및 상기 매체로부터 어느정도 떨어져 위치한 실용 유니트(108)를 정보용 매체에 연결시키는 인터페이스 장치(102)를 포함하는 통신 회로망(100)으로써, 상기 인터페이스 장치가, 상기 매체에 위치하여 그 위에서의 전송을 위해 실용 유니트의 정보를 순간적으로 기억시키도록 하는 기억 용량을 가진 버퍼링 수단(908)과, 상기 매체의 통신 규약에 따라 실용 유니트 대신 상기 매체상에서 기억된 정보를 전달하기 위해 상기 버퍼링 수단과 상기 매체사이에 연결된 제어 수단(143,151,158)과, 상기 매체상에서의 전송을 위해 상기 실용 유니트의 정보를 상기 버퍼링 수단으로 전송시키기 위해 상기 실용 유니트와 상기 버퍼링 수단사이에 연결되고, 상기 버퍼링 수단으로서의 상기 정보의 전송을 중지시키기 위해 제1신호(HOLD)의 수신에 응답하는 전송 수단(125), 및 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 전송 수단으로부터 수신가능한 정보를 오버플로우하지 않고 기억시키기에 최소한 적합한 량까지 상기 전송 수단이 상기 제1신호를 수신하여 거기에 응답하기 전에 감소할때 상기 제1신호를 상기 전송 수단으로 보내기 위해 상기 버퍼링 수단에 응답하는 신호 표시 수단(904,911)을 포함하는 통신 회로망.
  2. 제1항에 있어서, 상기 전송 수단이 상기 버퍼링 수단으로의 중지된 정보 전송을 다시 시작하기 위해 제2신호(ACTIVE)의 수신에 응답하고, 채워지지 않은 기억 용량이 상기 전송 수단으로부터 수신가능한 정보를 오버플로우하지 않고 기억키시기에 최소한 적합한 량까지 상기 전송 수단이 연속적으로 보내진 제1신호를 수신하여 거기에 응답하기 전에 증가할때 상기 신호 표시 수단이 제2신호를 상기 전송 수단으로 보내는 통신 회로망.
  3. 제1항에 있어서, 상기 신호 표시 및 제어 수단이 상기 통신 매체에 위치하고, 상기 전송 수단이 상기 실용 유니트에 위치하며, 상기 인터페이스 장치가 상기 버퍼링 및 신호 표시 수단과 상기 전송 수단을 접속시켜 그 사이에 정보 및 신호를 처리하기 위한 처리 수단(131)을 포함하는 통신 회로망.
  4. 제1항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 버퍼링 수단과 상기 전송 수단사이의 두배의 신호 진행시간에 상기 전송 수단에 의해 전송가능한 정보량에 최소한 일치하는 량까지 감소할때 상기 제1신호를 상기 전송 수단으로 보내기 위한 수단(904)을 포함하는 통신 회로망.
  5. 제4항에 있어서, 상기 전송 수단이 상기 버퍼링 수단으로의 정지된 정보 신호를 계속하기 위해 제2신호(ACTIVE)의 수신에 응답하고, 상기 채워지지 않은 기억 용량이 소정의 최소량까지 증가할때 상기 제2신호를 상기 전송 수단으로 보내기 위해 상기 신호 표시 수단이 상기 버퍼링 수단과 협력하는 통신 회로망.
  6. 제5항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 소정의 최소량까지 감소하는지 또는 증가하는지 여부를 결정하는 수단(904)과, 상기 결정 수단이 소정의 최소량까지 상기 기억 용량이 감소 또는 증가하는지 여부를 결정할때 제1 또는 제2신호를 각각 상기 전송 수단으로 전송하기 위해 상기 결정 수단에 응답하는 수단(911)을 포함하는 통신 회로망.
  7. 통신 매체(160)와, 상기 매체에 인터페이스되어 그 사이의 통신을 위한 다수의 실용 유니트(104 내지 111), 및 상기 매체로부터 어느정도 떨어져 위치한 실용 유니트를 상기 매체에 연결시켜 그들사이의 통신을 위해 상기 실용 유니트를 상기 매체에 인터페이스시키기 위한 매체 인터페이스 장치(141,143,151,152)와 실용 유니트 인터페이스 장치(116,122,125)를 가진 인터페이스(102)를 포함하는 통신 회로망(100)으로써, 상기 실용 유니트 인터페이스 장치는 상기 실용 유니트로부터 수신된 정보를 상기 매체 인터페이스 장치로 전송시키기 위해 상기 실용 유니트 및 상기 매체 인터페이스 장치에 접속되며, 또한 상기 매체 인터페이스 장치로의 정보의 전송을 중지시키기 위해 상기 매체 인터페이스 장치로부터 제1신호(HOLD)의 수신에 응답하고, 상기 매체 인터페이스 장치로의 정보의 중지된 전송을 계속하기 위해 제2신호(ACTIVE)의 수신에 응답하며, 상기 매체 인터페이스 장치가 상기 실용 유니트 인터페이스 장치로부터 수신된 정보를 상기 매체상에 전송하기 위해 상기 매체에 접속되고, 상기 실용 유니트 인터페이스 장치로부터 수신된 정보를 순간적으로 기억시키기 위한 기억 용량을 가진 버퍼링 수단(908)과, 상기 버퍼링 수단과 상기 매체사이에 연결되어 상기 매체의 통신 규약에 따라 상기 실용 유니트 대신 상기 매체상의 기억된 정보를 통보하는 제어 수단(143,151,158), 및 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 실용 유니트 인터페이스 장치로부터 수신가능한 정보를 오버플로우하지 않고 기억시키기에 최소한 적합한 량까지 상기 실용 유니트 인터페이스 장치가 제1신호를 수신하여 거기에 응답하기 전에 감소할때 상기 제1신호를 상기 실용 유니트 인터페이스 장치에 전달하고 상기 채워지지 않은 기억 용량이 상기 실용 유니트 인터페이스 장치로부터 수신 가능한 정보를 오버플로우하지 않고 기억시키기에 최소한 적합한 량까지 증가할때 상기 실용 유니트 인터페이스 장치가 연속적으로 보내진 제1신호를 수신하여 거기에 응답하기 전에 상기 제2신호를 상기 실용 유니트 인터페이스 장치로 보내기 위한 신호 표시 수단(904,911)을 포함하는 통신 회로망.
  8. 제7항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 실용 유니트 인터페이스 장치와 상기 매체 인터페이스 장치 사이의 두배의 신호 진행 시간에서 상기 실용 유니트 인터페이스 장치에 의해 전송가능한 정보량에 최소한 일치하는 소정의 량까지 감소할때 상기 제1신호를 상기 실용 유니트 인터페이스 장치로 전달하고 채워지지 않은 기억 용량의 소정의 최소량까지 증가할때 상기 제2신호를 상기 실용 유니트 인터페이스 장치로 보내기 위한 수단(904)을 포함하는 통신 회로망.
  9. 제7항에 있어서, 상기 인터페이스가 상기 매체 인터페이스 장치를 실용 유니트 인터페이스 장치와 상호 접속시켜 그 사이에 정보 및 신호를 처리하는 광학 섬유 수단(131)을 포함하는 통신 회로망.
  10. 제7항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 소정의 최소량까지 증가 또는 감소하는지 여부를 결정하기 위한 수단(904)과, 상기 결정 수단이 각각 소정의 최소량까지 상기 기억 용량이 감소 또는 증가하는지 여부를 결정할때 상기 제1 또는 제2신호를 상기 실용 유니트 인터페이스 장치로 전달시키기 위해 상기 결정 수단에 응답하는 수단(911)을 포함하는 통신 회로망.
  11. 제10항에 있어서, 상기 제어 수단이, 기억된 정보를 상기 매체상에 전달하기 위한 매체 전송 제어 수단(501), 및 상기 실용 유니트를 위한 정보를 상기 매체상에 수신하기 위한 매체 수신 제어 수단(502)을 포함하는 통신 회로망.
  12. 제11항에 있어서, 상기 실용 유니트 인터페이스 장치가, 상기 실용 유니트로부터 수신된 정보를 포함하는 정보를 상기 매체 인터페이스 장치에 전달하기 위해 상기 매체 인터페이스 장치와 상기 실용 유니트 사이에 연결되고, 상기 실용 유니트로부터 수신된 정보의 전송을 멈추게 하고 이 중지 상태를 나타내는 제3신호 (HOLD)를 전달하기 위해 제1신호의 수신에 응답하며, 상기 실용 유니트로부터 수신된 정보의 정지된 전송을 다시 시작하고 상기 재개시를 나타내는 제4신호(ACTIVE)를 전달하기 위해 상기 제2신호의 수신에 응답하는 제1전송 유니트(801), 및 상기 매체 인터페이스 장치로부터 수신된 정보를 실용 유니트로 전달하기 위해 상기 매체 인터페이스 장치와 상기 실용 유니트사이에 연결되며, 수신된 신호를 상기 제1전송 유니트로 전달하기 위해 상기 매체 인터페이스 장치로부터 제1 또는 제2신호의 수신에 응답하는 제1수신 유니트(802)를 포함하고, 상기 매체 인터페이스 장치가, 상기 제1전송 유니트와 상기 매체사이에 연결되고, 상기 제1전송 유니트로부터 수신된 정보를 버퍼링 수단에 기억시키고 기억된 이 정보를 상기 매체상에 전달하기 위해 버퍼링 수단, 결정 수단, 및 전송 제어 수단을 포함하며 수신된 정보를 기억시키는 것을 중지시키기 위해 제1전동 유니트로부터 제3신호의 수신에 응답하고 수신된 정보를 기억시키는 것을 다시 시작하기 위해 제1전송 유니트로부터 제4신호의 수신에 응답하는 제2수신 유니트(901), 및 상기 제1수신 유니트가 상기 매체사이에 연결되어 상기 매체상에서 수신된 정보를 상기 제1수신 유니트로 전달하기 위해 제1 또는 제2신호 전달 수단과 수신 제어 수단을 포함하며 수신된 신호를 제1수신 유니트로 전달하기 위해 상기 제2수신 유니트의 결정 수단으로부터 제1 또는 제2신호의 수신에 응답하는 제2전송 유니트(911)를 포함하는 통신 회로망.
  13. 제12항에 있어서, 상기 인터페이스가, 상기 실용 유니트에 의해 사용된 통신 형태와 상기 인터페이스에 의해 사용된 통신 형태사이와 실용 유니트와 실용 유니트 인터페이스 장치사이를 통과하는 정보를 변환시키기 위해 상기 실용 유니트 인터페이스 장치를 실용 유니트에 접속시키는 제2컨트롤러(116)를 포함하는 통신 회로망.
  14. (A) 통신 매체(160)와, (B) 상기 매체에 인터페이스되어 정보를 교환하는 다수의 실용 유니트(104 내지 111), 및 (C) 정보 교환을 위해 상기 매체로부터 어느정도 떨어져 위치한 실용 유니트를 상기 매체에 연결시키는 인터페이스(102)를 포함하는 통신 회로망(100)으로써, 상기 인터페이스가, (1) 정보 및 신호를 전달하기 위한 수단(131)과, (2) 상기 실용 유니트에 위치하여 그것으로부터 수신된 정보를 포함하는 정보를 상기 전달 수단상에 전송하기 위해 상기 실용 유니트와 상기 전달 수단사이에 접속되며 상기 실용 유니트로부터 수신된 정보의 전송을 중지시키고 이 중지 상태를 나타내는 제3신호(HOLD)를 상기 전달 수단상에 전송시키기 위해 상기 전달 수단상에서 제1신호( HOLD)의 수신에 응답하며, 상기 실용 유니트로부터 수신된 정보의 중지된 전송을 다시 시작하고 이 재개시 상태를 나타내는 제4신호(ACTIVE)를 상기 전달 수단상에 전송하기 위해 상기 전달 수단상에서 제2신호(ACTIVE)의 수신에 응답하는 제1전송 유니트(801)와, (3) 상기 실용 유니트에 위치하여 상기 전달 수단상에 수신된 정보를 상기 실용 유니트로 전송시키기 위해 상기 실용 유니트와 상기 전달 수단사이에 접속되며, 상기 제1전송 유니트에 접속되어 수신된 신호를 상기 제1전송 유니트로 전송하기 위해 상기 전달 수단상에서 제1 또는 제2신호의 수신에 응답하는 제1수신 유니트(802)와, (4) 상기 매체에 위치하여 제1전송유니트로부터 상기 전달 수단상에 수신된 정보를 순간적으로 기억시키기 위해 상기 전달 수단에 연결되며 수신된 정보를 기억시키는 것을 중지시키기 위해 상기 전달 수단상에서 제3신호의 수신에 응답하고 수신된 정보를 기억시키는 것을 다시 시작하기 위해 제4신호의 수신에 응답하는 제2수신 유니트(501)를 포함하는 인터페이스로써, 상기 제2수신 유니트가, (i) 상기 전달 수단에 연결되어 수신된 정보를 순간적으로 기억시키기 위한 기억 용량을 가진 버퍼링 수단(908)과, (ii) 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 제1전송 유니트와 제2수신 유니트 사이의 전달 수단에 대해 두배의 신호 진행 시간에 제1전송 유니트에 의해 전송가능한 정보의 량에 일치하는 소정의 초소 레벨까지 감소 또는 증가하는 여부를 결정하고 이 결정에 따라 제1 또는 제2신호를 발생시키기 위해 상기 버퍼링 수단에 응답하는 수단(904)을 포함하는 인터페이스로써, (5) 상기 매체에 위치하여 그 위에 수신된 정보를 상기 전달 수단상에서 상기 제1수신 유니트로 전송시키기 위해 상기 전달 수단에 연결되며 상기 제2수신 유니트의 결정 수단에 접속되어 상기 전달 수단상에 발생된 신호를 제1수신 유니트로 전송시키기 위해 제1 또는 제2신호의 발생에 응답하는 제2전송 유니트(911)와, (6) 상기 매체에 위치하여 상기 매체의 통신 규약에 따라 상기 버퍼링 수단에 기억된 정보를 상기 매체상에서 전송시키기 위해 제2수신 유니트와 상기 매체사이에 연결된 매체 전송 제어 수단(501), 및 (7) 상기 매체에 위치하여 상기 실용 유니트에 대한 정보를 상기 매체상에서 수신하고 수신된 정보를 상기 제2전송 유니트로 전송시키기 위해 상기 제2전송 유니트와 상기 매체사이에 연결된 매체 수신 제어 수단(502)을 포함하는 통신 회로망.
  15. 제14항에 있어서, 상기 실용 유니트에 위치하여 그것에 의해 사용된 정보 형태와 제1전송 및 제1수신 수단에 의해 사용된 통신 형태사이에서 실용 유니트와 상기 제1전송 및 제1수신 수단사이를 통과하는 정보를 변환시키기 위해 제1전송 및 제1수신 수단과 실용 유니트사이에 접속된 수단(116)을 포함하는 통신 회로망.
  16. 통신 매체(160)와 정보 교환을 위해 상기 매체에 인터페이스된 다수의 실용 유니트(104 내지 111)를 가지며, 상기 매체로부터 일정한 거리만큼 떨어져 위치한 실용 유니트(108)를 상기 정보용 매체에 연결시키기 위한 통신 회로망(100)을 위한 인터페이스 장치로써, 상기 매체에 위치하여 그 위에서의 전송을 위해 상기 실용 유니트의 정보를 순간적으로 기억시키기 위한 기억 용량을 가진 버퍼링 수단(908)과, 상기 버퍼링 수단에 연결되어 상기 실용 유니트로부터 수신된 정보를 상기 매체상에서의 전송을 위해 상기 버퍼링 수단에 전송시키기 위해 상기 실용 유니트에 연결되며, 상기 버퍼링 수단에 대한 정보의 전송을 정지시키기 위해 제1신호(HOLD)의 수신에 응답하는 전송 수단(125), 및 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 전송 수단으로부터 수신가능한 정보를 오버플로우하지 않고 기억시키기에 적합한 최소량까지 감소할때 상기 전송 수단이 상기 제1신호를 수신하여 거기에 응답하기 전에 상기 제1신호를 상기 전송 수단으로 보내기 위해 상기 버퍼링 수단에 응답하는 신호 표시 수단(904,911)을 포함하는 인터페이스 장치.
  17. 제16항에 있어서, 상기 전송 수단이 버퍼링 수단에 대한 정보의 중지된 전송을 다시 시작하기 위해 제2신호(ACTIVE)의 수신에 응답하고, 상기 신호 표시 수단이 상기 전송 수단으로부터 수신가능한 정보를 오버플로우하지 않고 기억시키기에 적합한 최소량까지 채워지지 않은 기억 용량이 증가할때 상기 전송수단이 연속적으로 보내진 제1신호를 수신하여 거기에 응답하기전 상기 제2신호를 상기 전송 수단으로 보내는 인터페이스 장치.
  18. 제16항에 있어서, 상기 신호 표시 수단이 상기 통신 매체에 위치하고 상기 전송 수단이 상기 실용 유니트에 위치하며, 상기 인터페이스 장치가 상기 버퍼링 및 신호 표시 수단을 상기 전송 수단과 접속시켜 그 사이에 정보 및 신호를 전달시키는 전달 수단(131)을 포함하는 인터페이스 장치.
  19. 제16항에 있어서, 상기 버퍼링 수단과 상기 매체에 연결되어 상기 매체의 통신 규약에 따라 상기 실용 유니트 대신 상기 매체상에 기억된 정보를 교환하는 제어 수단(143,151,158)을 포함하는 인터페이스 장치.
  20. 제16항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 버퍼링 수단과 상기 전송 수단사이의 두배의 신호 진행 시간에 상기 전송 수단에 의해 전송가능한 정보의 량에 일치하는 소정의 량까지 감소할때 상기 제1신호를 상기 전송 수단으로 보내기 위한 수단(904)을 포함하는 인터페이스 장치.
  21. 제20항에 있어서, 상기 전송 수단이 상기 버퍼링 수단에 대한 정보의 중지된 전송을 다시 시작하기 위해 제2신호(ACTIVE)의 수신에 응답하며, 상기 신호 표시 수단이 상기 제2신호를 상기 전송 수단으로 보내기 위해 채워지지 않은 기억 용량이 소정의 최소량까지 증가할때 버퍼링 수단과 협력하는 인터페이스 장치.
  22. 제21항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 소정의 최소량까지 감소 또는 증가하는지 여부를 결정하기 위한 수단(904), 및 기억 용량이 각각 소정의 최소량까지 감소 또는 증가하는지 여부를 상기 결정 수단이 결정할때 상기 제1 또는 제2신호를 각각 상기 전송 수단으로 전송시키기 위해 상기 결정 수단 및 전송 수단에 응답하는 수단(911)을 포함하는 인터페이스 장치.
  23. 통신 매체(160)와 그 사이의 정보 교환을 위해 상기 매체에 대해 인터페이스된 다수의 실용 유니트(104 내지 111)를 가지며, 상기 매체로부터 어느정도 떨어져 위치한 실용 유니트(108)를 상기 매체에 연결시켜 그사이에 정보를 교환하는 통신 회로망(100)을 위한 인터페이스 장치로써, 매체 인터페이스 부분(141,143,151,158)과 실용 유니트 인터페이스 부분(116,122,125)을 포함하는데, 상기 실용 유니트 인터페이스 부분은 상기 실용 유니트에 위치하여 그것으로부터 수신된 정보를 상기 매체 인터페이스 부분으로 전송시키기 위해 상기 실용 유니트 및 상기 매체 인터페이스 부분에 접속되며, 상기 매체 인터페이스 부분에 대한 정보의 전송을 중지시키기 위해 상기 매체 인터페이스 부분으로부터 제1신호[HOLD]의 수신에 응답하고, 상기 매체 인터페이스 부분에 대한 정보의 중지된 전송을 다시 시작하기 위해 제2신호(ACTIVE)의 수신에 응답하며, 상기 매체 인터페이스 부분은 상기 실용 유니트 인터페이스 부분으로부터 수신되 정보를 상기 매체로 전송시키기 위해 상기 매체에 접속되며, 상기 실용 유니트 인터페이스 부분으로부터 수신된 정보를 순간적으로 기억시키기 위한 기억 용량을 가진 버퍼링 수단(908), 및 상기 버퍼링 수단의 기억 용량이 상기 실용 유니트 인터페이스 부분으로부터 수신가능한 정보를 오버플로우하지 않고 기억시키기에 적합한 최소량까지 감소할때 상기 실용 유니트 인터페이스 부분이 제1신호를 수신하여 거기에 응답하기 전에 상기 제1신호를 상기 실용 유니트 인터페이스 부분으로 보내고, 상기 채워지지 않은 기억 용량이 상기 실용 유니트 인터페이스 부분으로부터 수신가능한 정보를 오버플로우하지 않고 기억시키기에 적합한 최소량까지 증가할때 상기 실용 유니트 인터페이스 부분이 연속적으로 보내진 제1신호를 수신하여 거기에 응답하기 전 제2신호를 상기 실용 유니트 인터페이스 부분으로 보내기 위해 상기 버퍼링 수단에 응답하는 신호 표시 수단(904,911)을 포함하는 인터페이스 장치.
  24. 제23항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 실용 유니트 인터페이스 부분과 상기 메채 인터페이스 부분사이의 두배의 신호 진행 시간에 상기 실용 유니트 인터페이스 부분에 의해 전송가능한 정보의 량에 최소한 일치하는 소정의 량까지 증가할때 상기 제1신호를 상기 실용 유니트 인터페이스 부분으로 보내고 상기 채워지지 않은 기억 용량이 소정의 최소량까지 증가할때 상기 제2신호를 상기 실용 유니트 인터페이스 부분으로 보내기 위한 수단(904)을 포함하는 인터페이스 장치.
  25. 제23항에 있어서, 상기 매체 인터페이스 부분과 상기 실용 유니트 인터페이스 부분을 상호 접속시켜 그 사이에 정보 및 신호를 서로 전달시키는 광학 섬유 수단(131)을 포함하는 인터페이스 장치.
  26. 제23항에 있어서, 상기 신호 표시 수단이, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 소정의 최소량까지 감소 또는 증가하는지 여부를 결정하기 위한 수단(904), 및 상기 기억 용량이 각각 소정의 최소량으로 감소 또는 증가할때 상기 제1 또는 제2신호를 각각 상기 실용 유니트 인터페이스 부분으로 전송시키기 위해 상기 결정 수단에 응답하는 수단(911)을 포함하는 인터페이스 장치.
  27. 제26항에 있어서, 상기 실용 유니트 인터페이스 부분이, 상기 매체 인터페이스 부분과 상기 실용 유니트 사이에 연결되어, 상기 실용 유니트로부터 수신된 정보를 포함하는 정보를 상기 매체 인터페이스 부분으로 전송시키며, 상기 실용 유니트로부터 수신된 정보의 전송을 중지시키고 이 중지 상태를 나타내는 제3신호(HOLD)를 전송시키기 위해 제1신호의 수신에 응답하며, 상기 실용 유니트로부터 수신된 정보의 중지된 전송을 다시 시작시키고 이 재개시 상태를 나타내는 제4신호(ACTIVE)를 전송시키기 위해 제2신호의 수신에 응답하는 제1전송 유니트(801)와, 상기 매체 인터페이스 부분과 상기 실용 유니트 사이에 연결되어 상기 매체 인터페이스 부분으로부터 수신된 정보를 상기 실용 유니트로 전송시키고, 수신된 신호를 상기 제1전송 유니트로 전송시키기 위해 상기 매체 인터페이스 부분으로부터 제1 또는 제2신호의 수신에 응답하는 제1수신 유니트(802)를 포함하며, 상기 매체 인터페이스 부분이, 상기 제1전송 유니트와 상기 매체사이에 연결되어 상기 제1전송 유니트로부터 수신된 정보를 상기 버퍼링 수단안에 기억시키고 기억된 정보를 상기 매체로 전송시키기 위해 버퍼링 수단과 결정 수단을 포함하며, 수신된 정보를 기억시키는 것을 중지시키기 우해 상기 제1전송 유니트로부터 제3신호의 수신에 응답하고, 수신된 정보를 기억시키는 것을 다시 시작하기 위해 상기 제1전송 유니트로부터 제4신호의 수신에 응답하는 제2수신 유니트(901), 및 상기 제1수신 유니트와 상기 매체사이에 연결되고 상기 매체로부터 수신된 정보를 상기 제1수신 유니트로 전송시키기 위해 신호 전달 수단을 포함하며, 수신된 신호를 상기 제1수신 유니트로 전송시키기 위해 상기 제2수신 유니트의 결정 수단으로부터 제1 또는 제2신호의 수신에 응답하는 제2전송 유니트(911)를 포함하는 인터페이스 장치.
  28. 제23항에 있어서, 상기 버퍼링 수단과 상기 매체사이에 연결되어 상기 매체의 통신 규약에 따라 상기 실용 유니트 대신 상기 매체상에 기억된 정보를 전달하는 제어 수단(143,151,158)을 포함하는 인터페이스 장치.
  29. 제28항에 있어서, 상기 제어 수단이, 기억된 정보를 상기 매체상에 전송시키기 위해 매체 전송 제어수단(501), 및 상기 실용 유니트에 대한 정보를 상기 매체상에서 수신하기 위한 매체 수신 제어 수단(502)을 포함하는 인터페이스 장치.
  30. 제28항에 있어서, 상기 실용 유니트 인터페이스 부분과 상기 실요 유니트 사이에 접속되어 상기 실용 유니트 인터페이스 부분과 상기 실용 유니트사이와 상기 실용 유니트에 의해 사용된 통신 형태와 상기 인터페이스 장치에 의해 사용된 통신 형태사이를 통과하는 정보를 변환시키는 제2제어 수단(116)을 포함하는 인터페이스 장치.
  31. 통신 매체(160)와, 상기 매체에 인터페이스되어 정보를 교환하는 다수의 실용 유니트(104 내지 111), 및 정보 교환을 위해 상기 매체로부터 어느정도 떨어져 위치한 실용 유니트를 상기 매체에 연결시키는 통신 회로망(100)을 위한 인터페이스 장치로써, 상기 인터페이스 장치가, 정보 및 신호를 전달하기 위한 수단(131)과, 상기 실용 유니트에 위치하여 그것으로부터 수신된 정보를 포함하는 정보를 상기 전달 수단상에 전송하기 위해 상기 실용 유니트와 상기 전달 수단사이에 접속되며 상기 실용 유니트로부터 수신된 정보의 전송을 중지시키고 이 중지 상태를 나타내는 제3신호(HOLD)를 상기 전달 수단상에 전송시키기 위해 상기 전달 수단상에서 제1신호(HOLD)의 수신에 응답하며, 상기 실용 유니트로부터 수신된 정보의 중지된 전송을 다시 시작하고 이 재개시 상태를 나타내는 제4신호(ACTIVE)를 상기 전달 수단상에 전송하기 위해 상기 전달 수단상에서 제2신호(ACTIVE)의 수신에 응답하는 제1전송 유니트(801)와, 상기 실용 유니트에 위치하여 상기 전달 수단상에 수신된 정보를 상기 실용 유니트로 전송시키기 위해 상기 실용 유니트와 상기 전달 수단사이에 접속되며, 상기 제1전송 유니트에 접속되어 수신된 신호를 상기 제1전송 유니트로 전송하기 위해 상기 전달 수단상에서 제1 또는 제2신호의 수신에 응답하는 제1수신 유니트(802)와, 상기 매체에 위치하여 제1전송 유니트로부터 상기 전달 수단상에 수신된 정보를 순간적으로 기억시키기 위해 상기 전달 수단에 연결되어 수신된 정보를 기억시키는 것을 중지시키기 위해 상기 전달 수단상에서 제3신호의 수신에 응답하고 수신된 정보를 기억시키는 것을 다시 시작하기 위해 제4신호의 수신에 응답하는 제2수신 유니트(501)를 포함하는 인터페이스로써, 상기 제2수신 유니트가, 상기 전달 수단에 연결되어 수신된 정보를 순간적으로 기억시키기 위한 기억 용량을 가진 버퍼링 수단(908)과, 상기 버퍼링 수단의 채워지지 않은 기억 용량이 상기 제1전송 유니트와 제2수신 유니트 사이의 전달 수단에 대해 두배의 신호 진행 시간에 제1전송 유니트에 의해 전송가능한 정보의 량에 일치하는 소정의 최소 레벨까지 감소 또는 증가하는 여부를 결정하고 이 결정에 따라 제1 또는 제2신호를 발생시키기 위해 상기 버퍼링 수단에 응답하는 수단(904)을 포함하는 인터페이스로써, 상기 매체에 위치하여 그위에 수신된 정보를 상기 전달 수단상에서 상기 제1수신 유니트로 전송시키기 위해 상기 전달 수단에 연결되며 상기 제2수신 유니트의 결정 수단에 접속되어 상기 전달 수단상에 발생된 신호를 제1수신 유니트로 전송시키기 위해 제1 또는 제2신호의 발생에 응답하는 제2전송 유니트(911)를 포함하는 인터페이스 장치.
  32. 제31항에 있어서, 상기 매체에 위치하여 상기 매체의 통신 규약에 따라 상기 버퍼링 수단에 기억된 정보를 상기 매체상에 전송시키기 위해 제2수신 유니트와 상기 매체사이에 연결된 매체 전송 제어 수단(158,501), 및 상기 매체에 우치하여 상기 실용 유니트에 대한 정보를 상기 매체상에서 수신하고 수신된 정보를 상기 제2전송 유니트로 전송시키기 위해 상기 제2전송 유니트와 상기 매체사이에 연결된 매체 수신제어 수단(158,502)을 포함하는 인터페이스 장치.
  33. 제32항에 있어서, 상기 실용 유니트에 위치하여 그것에 의해 사용된 정보 형태와 제1전송 및 제1수신 수단에 의해 사용된 통신 형태사이에서 실용 유니트와 상기 제1전송 및 제1수신 수단사이를 통과하는 정보를 변환시키기 위해 제1전송 및 제1수신 수단과 실용 유니트사이에 접속된 수단(116)을 포함하는 인터페이스 장치.
KR1019840004005A 1983-07-11 1984-07-10 통신회로망 장치 KR920002900B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US512388 1983-07-11
US512,388 1983-07-11
US06/512,388 US4651316A (en) 1983-07-11 1983-07-11 Data link extension for data communication networks

Publications (2)

Publication Number Publication Date
KR850000847A KR850000847A (ko) 1985-03-09
KR920002900B1 true KR920002900B1 (ko) 1992-04-06

Family

ID=24038876

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840004005A KR920002900B1 (ko) 1983-07-11 1984-07-10 통신회로망 장치

Country Status (7)

Country Link
US (1) US4651316A (ko)
EP (1) EP0148178B1 (ko)
JP (1) JPS61500092A (ko)
KR (1) KR920002900B1 (ko)
CA (1) CA1229879A (ko)
DE (1) DE3376180D1 (ko)
WO (1) WO1985000486A1 (ko)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4730250A (en) * 1985-09-03 1988-03-08 Ncr Corporation Local area network processing system
US4979100A (en) * 1988-04-01 1990-12-18 Sprint International Communications Corp. Communication processor for a packet-switched network
US4998247A (en) * 1988-06-10 1991-03-05 Irvine Halliday David Active star-configured local area network
US5023891A (en) 1989-07-25 1991-06-11 Sf2 Corporation Method and circuit for decoding a Manchester code signal
US5218680A (en) * 1990-03-15 1993-06-08 International Business Machines Corporation Data link controller with autonomous in tandem pipeline circuit elements relative to network channels for transferring multitasking data in cyclically recurrent time slots
US5377184A (en) * 1992-03-02 1994-12-27 International Business Machines Corporation Method of controlling TWA link in a communications adapter by monitoring buffer fill levels
US5619681A (en) * 1992-11-23 1997-04-08 Zilog, Inc. Delayed FIFO status for serial shift emulation
JP3381870B2 (ja) * 1992-11-30 2003-03-04 ヒューレット・パッカード・カンパニー 移動コンピュータ・ネットワーク・アダプタ
US5588140A (en) * 1993-03-15 1996-12-24 Computer Network Technology Corporation Transparent extension of peripheral from host
US5692128A (en) * 1993-06-23 1997-11-25 Microtest, Inc. Computer network with reliable and efficient removable media services
US5553070A (en) * 1994-09-13 1996-09-03 Riley; Robert E. Data link module for time division multiplexing control systems
US5999742A (en) * 1995-01-26 1999-12-07 Zilog, Inc. Dual latch data transfer pacing logic using a timer to maintain a data transfer interval
US5784388A (en) * 1996-01-04 1998-07-21 Knox; Gregory D. Methods and apparatus for decoding control signals in dispatch trunked radio system
US5912895A (en) * 1996-05-01 1999-06-15 Northern Telecom Limited Information network access apparatus and methods for communicating information packets via telephone lines
JP3159145B2 (ja) * 1997-09-17 2001-04-23 日本電気株式会社 送受信回路
US6614781B1 (en) * 1998-11-20 2003-09-02 Level 3 Communications, Inc. Voice over data telecommunications network architecture
US6842459B1 (en) 2000-04-19 2005-01-11 Serconet Ltd. Network combining wired and non-wired segments
GB2371638A (en) * 2001-01-24 2002-07-31 Hewlett Packard Co Base station with data storage
JP4554101B2 (ja) * 2001-02-28 2010-09-29 株式会社フジクラ ローカル情報伝送機能内蔵メディアコンバータおよび障害警報信号伝送方式
DE10245450B4 (de) * 2002-09-27 2018-06-14 Schleifring Gmbh Vorrichtung und Verfahren zur Übertragung digitaler Signale zwischen beweglichen Einheiten mit variabler Übertragungsrate
DE10260940B3 (de) * 2002-12-20 2004-11-25 Schleifring Und Apparatebau Gmbh Vorrichtung und Verfahren zur breitbandigen Übertragung digitaler optischer Signale zwischen beweglichen Einheiten
US7609966B2 (en) * 2005-02-18 2009-10-27 Fujitsu Limited Method and system for time-sharing transmission frequencies in an optical network
US7466917B2 (en) * 2005-03-15 2008-12-16 Fujitsu Limited Method and system for establishing transmission priority for optical light-trails
US7515828B2 (en) * 2005-03-15 2009-04-07 Fujitsu Limited System and method for implementing optical light-trails
US7616891B2 (en) * 2005-03-30 2009-11-10 Fujitsu Limited System and method for transmission and reception of traffic in optical light-trails
US7787763B2 (en) * 2005-04-04 2010-08-31 Fujitsu Limited System and method for protecting optical light-trails
US7457540B2 (en) * 2005-04-29 2008-11-25 Fujitsu Limited System and method for shaping traffic in optical light-trails
US7499465B2 (en) * 2005-07-19 2009-03-03 Fujitsu Limited Heuristic assignment of light-trails in an optical network
US7590353B2 (en) * 2005-08-31 2009-09-15 Fujitsu Limited System and method for bandwidth allocation in an optical light-trail
US7801034B2 (en) * 2006-04-28 2010-09-21 Fujitsu Limited System and method for bandwidth allocation in an optical light-trail
CN111162843A (zh) * 2019-09-30 2020-05-15 上海机电工程研究所 基于强电磁脉冲环境下的信号测量方法及系统
US11151011B2 (en) * 2019-10-01 2021-10-19 International Business Machines Corporation Uncore input/output latency analysis

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4063220A (en) * 1975-03-31 1977-12-13 Xerox Corporation Multipoint data communication system with collision detection
US4099024A (en) * 1977-02-16 1978-07-04 Xerox Corporation Communications network repeater
US4127896A (en) * 1977-08-10 1978-11-28 Bunker Ramo Corporation Bidirectional interface utilizing read-only memory, decoder and multiplexer
AT361726B (de) * 1979-02-19 1981-03-25 Philips Nv Datenverarbeitungsanlage mit mindestens zwei mikrocomputern
US4350973A (en) * 1979-07-23 1982-09-21 Honeywell Information Systems Inc. Receiver apparatus for converting optically encoded binary data to electrical signals
JPS5899041A (ja) * 1981-12-09 1983-06-13 Toshiba Corp 光伝送システム
US4525832A (en) * 1982-07-07 1985-06-25 Fuji Xerox Co., Ltd. Digital signal transmission system
US4510599A (en) * 1983-04-04 1985-04-09 General Electric Company Prioritized unidirectional distributed bus accessing system

Also Published As

Publication number Publication date
EP0148178A1 (en) 1985-07-17
WO1985000486A1 (en) 1985-01-31
EP0148178B1 (en) 1988-03-30
KR850000847A (ko) 1985-03-09
CA1229879A (en) 1987-12-01
DE3376180D1 (en) 1988-05-05
US4651316A (en) 1987-03-17
JPS61500092A (ja) 1986-01-16

Similar Documents

Publication Publication Date Title
KR920002900B1 (ko) 통신회로망 장치
US4441162A (en) Local network interface with control processor & DMA controller for coupling data processing stations to common serial communications medium
US5784573A (en) Multi-protocol local area network controller
US6154464A (en) Physical layer device having a media independent interface for connecting to either media access control entitices or other physical layer devices
US5748684A (en) Resynchronization of a synchronous serial interface
JPH0638600B2 (ja) ローカルエリアネットワークシステム
JPH0637765A (ja) ネットワーク接続システムおよびデータ処理ネットワークならびにその動作方法
JPH10117184A (ja) 移動電話における赤外線オーディオリンク
WO1994022091A2 (en) Method and apparatus for a dynamic, multi-speed bus architecture having a scalable interface
JPH04117743A (ja) 光トランシーバ
JP2003069603A (ja) パケット通信制御装置
US6822968B1 (en) Method and apparatus for accounting for delays caused by logic in a network interface by integrating logic into a media access controller
US5703883A (en) Expandable repeater controller
US3943348A (en) Apparatus for monitoring the operation of a data processing communication system
US4612541A (en) Data transmission system having high-speed transmission procedures
US6871241B2 (en) Interface apparatus, communication device including same, and communication method using same
JP3483342B2 (ja) データ伝送システム及び信号選択接続装置
EP1361777B1 (en) A synchronous communication protocol for asynchronous devices
US6912210B1 (en) Data communication system and communication device used
JPH05252165A (ja) 衛星通信制御装置
KR100367428B1 (ko) 인터넷 정합장치의 랜 인터페이스 장치_
CN115866173B (zh) 一种视频传输芯片
JPH09247112A (ja) 直列伝送路のネットワーク通信路へのインターリーブの方法
JPH05153128A (ja) 通信速度制御方法及びその装置
JP2715137B2 (ja) 通信網制御方式

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee