KR920002883Y1 - 영상입력 위상 보상회로 - Google Patents

영상입력 위상 보상회로 Download PDF

Info

Publication number
KR920002883Y1
KR920002883Y1 KR2019890004272U KR890004272U KR920002883Y1 KR 920002883 Y1 KR920002883 Y1 KR 920002883Y1 KR 2019890004272 U KR2019890004272 U KR 2019890004272U KR 890004272 U KR890004272 U KR 890004272U KR 920002883 Y1 KR920002883 Y1 KR 920002883Y1
Authority
KR
South Korea
Prior art keywords
video signal
phase
signal
output
video
Prior art date
Application number
KR2019890004272U
Other languages
English (en)
Other versions
KR900019521U (ko
Inventor
안건영
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019890004272U priority Critical patent/KR920002883Y1/ko
Publication of KR900019521U publication Critical patent/KR900019521U/ko
Application granted granted Critical
Publication of KR920002883Y1 publication Critical patent/KR920002883Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • H04N5/208Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic for compensating for attenuation of high frequency components, e.g. crispening, aperture distortion correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/646Circuits for processing colour signals for image enhancement, e.g. vertical detail restoration, cross-colour elimination, contour correction, chrominance trapping filters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

영상입력 위상 보상회로
제1도는 종래의 회로도.
제2도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
TR1-TR4 : 트랜지스터 C1-C7 : 콘덴서
D1 : 다이오드 R1-R9 : 저항
본 고안은 영상 신호 처리 시스템에 있어서 영상신호의 위상을 보상하는 회로에 관한 것으로, 특히 영상신호 증폭용 앰프와 고역 보상용 이퀄라이져 앰프를 병렬로 연결하여 각 신호 방식의 신호 감쇄를 보상해 주는 다기능 영상 입력 위상 보상회로에 관한 것이다.
일반적으로 칼라 텔레비젼의 표준 방식은 NTSC방식과 PAL방식 및 SECAM방식의 세가지 방식으로 분류된다. 그러므로 입력 영상신호의 위상을 보상하기 위해서는 각 방식의 주파술 특성을 고려 해야한다. 종래의 경우에는 제1도와 같은 회로를 이용하여 입력 영상신호의 위상을 보상하였는데, 회로내 온도상승에 의한 전원전압의 변동과 입력신호 레벨의 변화에 따른 출력신호의 변동이 발생하여 회로 구성면에서 안정도가 떨어지는 문제점을 갖고 있었다.
뿐만 아니라 이퀄라이져 회로(EQ)가 사용코자 하는 입력 영상신호 성분에 고정되어 있어 4.2㎒의 NTSC영상신호는 보상이 가능하나 5.5㎒의 영상신호 성분을 이용한 PAL방식이나 6㎒의 영상신호 성분을 이용한 SECAM방식과 같이 영상신호의 주파수 성분이 높은 경우는 보상이 어려워져 위상특성과 신호 성분의 감쇄가 나타나는 등 방식별 호환성을 갖지 못하는 단점이 있었다.
따라서 본 발명의 목적은 영상신호 증폭회로와 병렬로 NTSC, SECAM, PAL방식에 호환적인 이퀄라이져 회로를 접속하여 각 방식별 입력 영상증폭에 따른 고역 성분의 감쇄를 보상하는 영상 입력 위상 보상회로를 제공함에 있다.
이하 본 고안을 첨부한 도면을 참조하여 설명한다.
제2도는 본 고안의 회로도로서, 노드점(1)에 콜렉터가 접속되고 노드점(2)에 에미터가 접속된 제1트랜지스터(TR1) 및 영상신호를 입력하여 상기 제1트랜지스터(TR1)의 베이스로 공급하는 커플링 콘덴서(C1) 및 상기 제1트랜지스터(TR1)의 에미터와 접지 사이에 접속된 저항(R4) 및 상기 제1트랜지스터(TR1)의 베이스와 접지 사이에 접속된 저항(R2) 및 상기 제1트랜지스터(TR1)의 베이스와 노드점(1) 사이에 접속된 저항(R1) 및 노드점(1)과 전원공급단(VCC)사이에 접속된 저항(R3) 및 전원공급단(VCC)과 접지사이에 접속된 커플링 콘덴서(C2)로 이루어진 초단버퍼증폭부(100)와, 노드점(1)에 캐소드가 접속되고 노드점(3)에 애노드가 접속된 제너다이오드(D1) 및 한단이 노드점(3)에 접속되고 타단이 접지된 저항(R5)으로 이루어진 바이어스 안정화부(200)와, 콜렉터가 노드점(4)에 접속되며 에미터가 노드점(5)에 접속되고 베이스가 노드점(3)에 접속된 제2트랜지스터(TR2) 및 전원공급단(VCC)과 노드점(4) 사이에 접속된 저항(R6) 및 노드점(5)와 접지사이에 접속된 저항(R7)으로 이루어진 제2단버퍼 증폭부(300)와, 베이스가 노드점(4)에 접속되며 콜렉터가 전원 공급단(VCC)에 접속되고 에미터가 저항(R8)을 통해 노드점(6)에 접속된 제3트랜지스터(TR3) 및 베이스가 노드점(5)에 접속되며 에미터가 저항(R9)을 통해 접지단자에 접속되고 콜렉터가 노드점(6)에 접속된 제4트랜지스터(TR4) 및 노드점(6)에 접속되어 영상신호를 출력하는 커플링콘덴서(C7)로 이루어진 제3단 증폭부(400)와, 노드점(2)와 노드점(7) 사이에 병렬 접속된 저항(R6)과 콘덴서(C3) 및 노드점(7)과 노드점(6) 사이에 병렬 접속된 세 콘덴서(C4, C5, C6)로 이루어진 고역 보상 이퀄라이져부(500)로 구성된다.
제2도에서 입력 영상신호가 커플링 콘덴서(C1)를 통해 안정된 형태로 제1트랜지스터(TR1)의 베이스로 공급된다.
상기 제1트랜지스터(TR1)의 콜렉터에서는 상기 입력 영상신호의 위상을 반전하여 출력한다. 이때 바이어스 안정화부(200)의 제너다이오드(D1)는 상기 제1트랜지스터(TR1)의 콜렉터로 부터 출력되는 영상신호의 정극성 성분을 통과시켜 제2트랜지스터(TR2)의 베이스 기준 전류를 안정하게 한다. 이와같이 상기 제너다이오드(D1)와 저항(R5)을 이용하여 안정된 바이어스를 공급하면 온도증가에 따른 베이스전류의 변화와 콜렉터전류의 변화를 안정되게 유지할 수 있다.
상기 제2트랜지스터(TR2)의 콜렉터로 부터 출력되는 영상신호와 에미터로 부터 출력되는 영상신호는 각각 제3 및 제4트랜지스터(TR3, TR4)의 베이스로 전달된다. 그런데 상기 제3 및 제4트랜지스터(TR3, TR3)는 싱글앤디드 푸쉬풀(Single Ended Push Pull : 이하 SEPP라 함) 증폭기 인데, 특성이 같은 트랜지스터를 부하에 대하여 병렬로 구성하여 안정된 출력 레벨을 얻는다.
예를들어 하이(high) 성분의 영상신호가 상기 제1트랜지스터(TR1)의 베이스로 인가되면 상기 제1트랜지스터(TR1)의 콜렉터에는 위상 반전된 로우(low) 성분의 제1영상신호가 출력된다. 그러므로 상기 제1영상신호를 베이스로 입력하는 제2트랜지스터(TR2)의 콜렉터에는 상기 제1영상신호에 대하여 반전된 위상을 갖는 하이 성분의 제3영상신호가 출력되고 에미터에는 위상반전 없이 그대로 로우 성분의 제4영상신호가 출력된다. 그결과 상기 제3영상신호를 베이스로 입력하는 제3트랜지스터(TR3)의 에미터에는 위상반전 없이 그대로 하이 성분의 제5영상신호가 출력되고 상기 제4영상신호를 베이스로 입력하는 제4트랜지스터(TR4)의 콜렉터에는 상기 제4영상신호에 대하여 위상 반전된 하이 성분의 제6영상신호가 출력된다.
상기 입력영상신호가 로우성분일 경우는 상기와 반대의 동작을 하게 된다.
그런데 상기한 제1-제4트랜지스터(TR1-TR4)를 통해 소정 레벨로 증폭출력된 영상신호는 각단의 임피던스에 의해 고역 성분이 감쇄된 상태이므로 화질을 뚜렷이 하여 해상도를 높이기 위해서는 고역보상을 해 주어야 한다.
그러므로 상기 제1트랜지스터(TR1)의 에미터를 통해 출력된 영상신호를 고역 보상용 이퀄라이저부(500)로 인가하여 입력 영상신호와 동일한 영상신호를 재생하여 상기 SEPP증폭기의 출력 신호에 합한다.
즉, 상기 이퀄라이져부(500)의 제1고역 보상부를 구성하는 저항(R6)의 세라믹 콘덴서(C3)가 최고 주파수 대역(전술한 세 방식의 경우 6㎒정도)까지 통과 대역 특성을 갖도록 소자값을 설정하여 높은 주파수에서도 감쇄가 되지 않고 입력 영상신호 그대로 스피드업(speed up)되어 통과되게 한다. 또한 제2고역 보상부를 구성하기 위해 병렬 연결된 세콘덴서(C4-C6)의 정전용량 값을 각각의 주파수 대역에 맞게 설정하여 낮은 임피던스를 갖게 함으로써 높은 주파수 성분에서도 감쇄없이 입력 영상신호를 그대로 재생하여 상기한 SEPP증폭기의 출력신호성분에 가산한다. 그 결과 증폭회로에서 감쇄된 영상신호에 고역 보상을 실시하여 커플링 콘덴서(C7)를 통해 출력한다.
상술한 바와 같은 본 발명은 영상신호 증폭 회로와 병렬로 이퀄라이저 회로를 설치하여 입력 영상신호의 증폭으로 감쇄하는 고역성분을 손실없이 보상하고, 상기 이퀄라이져 회로를 구현함에 있어 NTSC, SECAM PAL 방식의 영상신호 주파수에 적합한 정전용량을 갖는 콘덴서를 병렬 접속함으로써 상기 세 방식에 혼용할 수 있는 효과가 있다.

Claims (3)

  1. 영상신호를 입력하여 역위상의 제1 및 제2영상신호를 출력하는 초단 버퍼 증폭부(100)와, 상기 영상신호에 대하여 역 위상인 제1영상신호의 상태에 따라 상호 역위상의 제3 및 제4영상신호를 출력하는 제2단 버퍼 증폭부(300)를 구비한 영상신호 증폭 회로에 있어서, 상호 병렬 접속된 저항 및 콘덴서로 상기 초단 버퍼 증폭부(100)의 제2영상신호를 입력하여 고역 성분을 상승시키는 제1고역 보상부(R6, C3)와, 다수의 콘덴서가 상호 병렬 접속되어 상기 제1고역 상승부(R6, C3) 출력에 대하여 해당 주파수 성분만을 재생하는 제2고역 보상부(C4, C5, C6)와, 상기 제3 및 제4영상신호의 상태에 따라 싱글앤디드 푸쉬풀 증폭하여 일정 레벨로 증폭 출력된 영상신호에 상기 제2고역 보상부(C4, C5, C6)의 출력 신호를 합하는 제3단 증폭부(400)로 구성됨을 특징으로 하는 영상 입력 위상 보상회로.
  2. 제1항에 있어서, 상기 제2단 버퍼 증폭부(300)로 제1영상신호의 정극성 성분만을 전달하여 바이어스를 안정화 하기 위한 제너다이오드(D1)를 더 구비함을 특징으로 하는 영상 입력 위상 보상회로.
  3. 제1항에 있어서, 제2고역 보상부(C4, C5, C6)의 각 콘덴서가 NTSC, SECAM, PAL방식의 영상신호 주파수 성분에 적합한 정전 용량을 가짐을 특징으로 하는 영상 입력 위상 보상회로.
KR2019890004272U 1989-04-06 1989-04-06 영상입력 위상 보상회로 KR920002883Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890004272U KR920002883Y1 (ko) 1989-04-06 1989-04-06 영상입력 위상 보상회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890004272U KR920002883Y1 (ko) 1989-04-06 1989-04-06 영상입력 위상 보상회로

Publications (2)

Publication Number Publication Date
KR900019521U KR900019521U (ko) 1990-11-09
KR920002883Y1 true KR920002883Y1 (ko) 1992-05-04

Family

ID=19285008

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890004272U KR920002883Y1 (ko) 1989-04-06 1989-04-06 영상입력 위상 보상회로

Country Status (1)

Country Link
KR (1) KR920002883Y1 (ko)

Also Published As

Publication number Publication date
KR900019521U (ko) 1990-11-09

Similar Documents

Publication Publication Date Title
KR920002883Y1 (ko) 영상입력 위상 보상회로
US3699465A (en) Self-balancing push pull amplifier
US5355099A (en) Signal generating device
US4082996A (en) Video amplifier including an a-c coupled voltage follower output stage
US5416365A (en) Local feedback stabilized emitter follower cascade
US5371476A (en) Amplifying circuit
JPH11205047A (ja) 光受信器用トランスインピーダンスアンプ
CA2154814C (en) Amplifier for scanning beam velocity modulation
JPH04274607A (ja) 前置増幅器
EP1046282B1 (en) Display driver apparatus
JPS6012872A (ja) ビデオ増幅器
JP2844664B2 (ja) 差動増幅回路
JPH0525230B2 (ko)
JP7324624B2 (ja) 演算増幅器
JP2004274434A (ja) 映像信号補正回路
KR100399561B1 (ko) 부궤환증폭기
KR900004136B1 (ko) 합성비디오신호에 포함된 고주파 디지탈 정보신호 분리 및 고주파 디지탈 동기신호 분리용 집적회로
US5266853A (en) Peak clipper with an expanded linear characteristic region for video signals
KR930004773B1 (ko) 고주파 증폭회로
JPH055405B2 (ko)
KR900004134B1 (ko) 합성 동기신호 분리 및 합성 비디오신호의 디지탈 정보 분리 집적회로
KR900004135B1 (ko) 합성동기 신호 분리 및 합성 비디오 신호의 디지탈 정보신호와 디지탈 동기신호 분리용 집적회로
KR910001831Y1 (ko) 칼라 노이즈 제거회로
KR930004548Y1 (ko) R, g, b신호 증폭회로
KR0134909B1 (ko) 부하에 무관한 출력회로를 가진 증폭기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990430

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee