KR920002541B1 - 자동 색조 조절회로 및 그 방법 - Google Patents

자동 색조 조절회로 및 그 방법 Download PDF

Info

Publication number
KR920002541B1
KR920002541B1 KR1019840003130A KR840003130A KR920002541B1 KR 920002541 B1 KR920002541 B1 KR 920002541B1 KR 1019840003130 A KR1019840003130 A KR 1019840003130A KR 840003130 A KR840003130 A KR 840003130A KR 920002541 B1 KR920002541 B1 KR 920002541B1
Authority
KR
South Korea
Prior art keywords
signal
angle
cosine
signals
color
Prior art date
Application number
KR1019840003130A
Other languages
English (en)
Other versions
KR850000876A (ko
Inventor
친 대니
Original Assignee
알 씨 에이 라이센싱 코포레이션
글렌 에이취. 브르스틀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알 씨 에이 라이센싱 코포레이션, 글렌 에이취. 브르스틀 filed Critical 알 씨 에이 라이센싱 코포레이션
Publication of KR850000876A publication Critical patent/KR850000876A/ko
Application granted granted Critical
Publication of KR920002541B1 publication Critical patent/KR920002541B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/643Hue control means, e.g. flesh tone control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

자동 색조 조절회로 및 그 방법
제1도는 I 및 Q 칼라 혼합 신호와 크로미넌스 벡터의 관계를 도시한 벡터 선도.
제2도는 본 발명을 구체화한 자동색조 회로망의 블럭선도.
제3도는 제2도의 회로를 실현하기 위한 실시예적 회로망의 블럭선도.
제4도는 자동플레시 제어를 이루기 위해 프로그램된 ROM내에서 정현 및 여현 편각에 의한 함수를 도시한 그래프.
제5a도, 제5b도 및 제5c도는 아크탄젠트 순람표를 환산한 부분계수의 설명도.
* 도면의 주요부분에 대한 부호의설명
12 : 진폭복조기 13 : 각도복조기
16 : 가산회로 19,24,25 : 증배회로, 21,22
ROM, 41,45 : 절대치회로 49 : TAN-1ROM
50,51 : 2배 증배회로 55 : 아날로그-디지탈 변환기
56 : 포텐시오미터 59 : COS ROM
63 : 가산회로 65 : LOG-1ROM.
본 발명은 자동 색조 회로에 관한 것으로, 특히 플레시(flesh)색조와 관련된 범위내에서 약화되는 칼라를 보정하기 위한 디지탈 TV 수상기 회로망에 관한 것이다.
종래에는 자동 색조 회로나 자동 플레시 회로는 일반적으로 크로미넌스 신호의 각도가 플레시톤을 나타낼때, 보다 사실적인 플레시톤을 띠도록 칼라를 조절하기 위해 제어신호를 검파하고 발생시키는 회로망을 구비해왔다. 예를들어, 미합중국 특허 제 3,996,608호에 설명되어 있는 자동플레시 회로는 제어신호를 이용하여 칼라 혼합 신호의 위상을 회전시키기 위해 칼라 복조 회로망에 인가된 기준신호의 위상을 변경시킨다. 미합중국 특허 제3,852,807호에 설명되어 있는 자동 플레시 회로에 있어서는 크로미넌스 위상 검파회로에 의해 발생된 제어신호를 사용하여 Q칼라 혼합 신호를 완전히 무력화시키고 I 칼라 혼합 신호 축상에서 크로미넌스 신호를 약화시킨다.
본 발명의 원리에 따라 벡터 합 신호의 제1및 제2벡터 성분을 처리하는 시스템이 제공된다. 제1장치는 소스에 의해 공급된 제1및 제2성분의 비율에 따라 반응한다. 상기 제1장치는 기준신호와 관련된 신호의 각도에 대응하는 신호를 발생한다. 제2장치는 제1장치에 결합되어 각도신호의 삼각비에 대응하는 신호를 발생한다. 제1 및 제2장치중 한 장치는 예정된 각도의 범위에 걸쳐 벡터합을 비선형적으로 회전시키도록 비선형 전달함수를 구비한다.
본 발명은 I 및 Q 칼라 혼합 신호를 참조하여 설명될 것이나 크로미넌스 각의 정현 및 여현을 공급하는 전술한 ROM을 적절히 프로그래밍하여 칼라 혼합 신호와 관련된 여타의 구적법에 적용할 수 있다는 것을 알아야 한다. 디스플레이 키네스코프로 보다 고감도의 칼라 신호를 발생해 내는 이유로 NTSC 수상기에서 우선적으로 처리되는 신호이기 때문에 I 및 Q 신호가 선택된다.
I 칼라 혼합 신호축은 정상 프레시토트 관련된 축에 가깝다. 회로 설계를 간단히 하기 위해서 플레시트을 보정할때 I 축을 플레시톤 축으로 간주하는 것이 편리하다. 따라서 I 및 Q 신호를 처리하는 시스템에서 보다 "사실적"인 플레시톤 칼라를 나타내기 위해 크로미넌스 신호 C가 보정될때, 크로미넌스 벡터는 I축 방향으로 회전한다.
제1도를 참조하면 I 및 Q 신호축은 서로 직각(구적상태)이다. 상기 크로미넌스 신호 C는 순간 I 칼라 혼합 신호 Ia와 순간 Q 칼라 혼합 신호 Qa의 벡터합으로 나타난다. 역으로 순간 신호 Ia 및 Qa는 다음 방정식으로 표시될 수 있다. 즉
Ia=Ccosθ (1)
Qa=Csinθ (2)
여기서 C는 크로미넌스 백터의 크기이다.
제1사분원 내의 각 θ의 주어진 범위에 대해서 크로미넌스 신호는 플레시 칼라에 가까운 칼라를 나타낸다고 가정한다. 예를들어 만일 벡터 C가 I축에서 20˚회전하면 재생된 칼라는 마젠타 색조를 띤 플레시 칼라에 가까워진다. 한편 상기 벡터가 I축으로부터 340˚(즉, -20˚)회전하면 재생된 칼라는 노란 색조를 띤 플레시 칼라가 될 것이다.
인체의 재생된 플레시 영역에 상기와 같은 색조를 띤 플레시 칼라가 발생하는 것은 불만족스럽다. 상기와 같은 색조는 크로미넌스 신호의 각이 정상 플레시톤과 관련된 각도의 범위내에 있을때마다 순간 크로미넌스 벡터를 I축 방향으로 회전시킴으로써 자동적으로 감소시킬 수 있다. 그러한 자동 플레시톤 보정은 또한 플레시톤 범위에서 약화되는 칼라를 갖는 대상(사람이 아닌 다른 대상)의 칼라를 변형시킬 것이다. 그러나 그러한 대상들의 자동 플레시 보정에 의해 창조된 고의로 변형된 칼라를 관찰하는 것이 보정되지 않는 플레시칼라를 띤 사람의 영상을 관찰하는 것 보다는 덜 불만족스럽다.
크로미넌스 신호를 I축 방향으로 회전시키기 위해(즉, 플레시 색조를 보정하기 위해), 성분부분을 나타내는 신호 즉, Ia 및 Qa 신호를 조절하고 칼라 신호를 보정된 칼라 혼합 신호 Ia 및 Qa로 처리하는 것이 편리하다.
크로미넌스 신호의 크기 C와 각 θ를 알면 보정된 크로미넌스 신호성분 Ia' 및 Qa'는 회전된 각 θ'의 정현 및 여현으로 상기 크기 C를 중배함으로써 얻을 수 있다. 즉,
Ia'=Ccosθ' (3)
Qa'=Csinθ' (4)
플레시톤 보정을 위해 크로미넌스 각은 ±90˚와 동일한 각 θ의 범위내에서만 정상적으로 회전한다. 또한 각도 회전량은 ±45˚근처의 크로미넌스 각에 대해서 최대이고 I축 부근(즉, θ=0) 및 90˚에 근접한 각 θ에 대해서는 0으로 된다.
제4도는 자동 플레시 보정에 영향을 주는 각 θ에 대한 정현 및 여현 편각의 실시예적 함수를 그래프로 도시하고 있다. 상기 곡선은 다음과 같이 주어진 정현, 여현 편각
Figure kpo00001
의 함수를 설명하고 있다.
90˚
Figure kpo00002
θ
Figure kpo00003
270˚에 대해서
Figure kpo00004
=θ (5)
0˚<θ<90˚및
270˚<θ<360˚에 대해서
Figure kpo00005
=θ -Ksin2θ (6)
그러나 상기 편각
Figure kpo00006
는 바람직한 색조 보정을 발생시키기에 적합하다고 생각되는 임의의 함수로 실현 될수도 있다.
제2도는 크로미넌스 신호가 순간적으로 플레시 칼라에 대응할때 검파할 필요 업는 상기 자동 플레시 보정회로망을 예시하고 있다. 상기 회로망은 합성 비데오 신호로부터 분리된 후에 TV 수상기의 칼라 신호처리 경로내에 놓여진다. 상기 개념이 아날로그 신호처리에 적합하다 할지라도 상기 신호는 디지탈 형태(예를들어, 8비트 PCM 신호)이고 또한 상기 크로미넌스 신호는 I 및 Q 칼라 혼합 신호 성분으로 복조된다고 가정한다.
Ia 및 Qa 신호는 진폭복조기(12)와 각도복조기(13)로 경로 지정된 단자(10)과 (11)에 각각 인가된다. 상기 진폭 복조기는 버스(14)상에서 I 및 Q 신호의 벡터합을 나타내는 신호 C 즉,C
Figure kpo00007
을 발생한다. 각도 복조기는 버스(15)상에서 크로미넌스 벡터와, I 축 사이의 각 θ즉, θ=tan-1(Qa/Ia)에 대응하는 신호를 발생한다.
진폭신호 C는 증배회로(19)에 인가되어 이득제어 신호 ACC에 의해 증폭되거나 감쇠된다(이득 제어신호(19)는 회로망의 나머지 부분에 대해 선택적이다). 버스(23)상에서 발생된 증폭 크로미넌스 진폭신호 C'는 중배회로(24) 및 (25)에 인가된다.
각 θ에 대응하는 신호가 가산회로(16)에 인가되어 안정 색조 제어에 영향을 주는 각 θ에 신호
Figure kpo00008
θ를 감산하거나 또는 각Ø로부터 부터 신호 △Ø신호 △Ø감산한다. 상기 신호
Figure kpo00009
θ는 시청자가 재생된 신호를 관찰하고 있는 동안 전체 칼라를 조절하기 위해서 시청자의 제어하에 콘넥터(17)를 경유하여 가산기(16)에 제2입력으로 인가된다(이러한 안정 색조 제어 또한 선택적이다).
증대된 각도 신호 θ'=θ±
Figure kpo00010
θ는 회로소자(21)과 (22)에 인가되어 그들의 입력에 인가된 신호에 대응하는 편각의 정현 및 여현을 각각 발생시킨다. 예를들어 회로소자(21)과 (22)는 ROM일 수 있다. 자동 플레시 보정을 위해서 상기 ROM들은 제4도에서 인가된 어드레스 θ'로 나타낸 편각
Figure kpo00011
에 따라 정현 및 여현값을 발생하도록 프로그램된다. 회로소자(22)로부터 발생된 sin
Figure kpo00012
에 대응하는 신호는 제(4)식에 따라 출력포트(27)에서 보정 칼라 혼합 신호 Qa'를 발생하는 중배기(25)의 제2입력에 인가된다. 회로소자(21)로부터 발생된 cos
Figure kpo00013
에 대응하는 신호는 제(3)식에 따라 출력포트(26)에서 보정 칼라 혼합 신호를 발생하는 증배기(24)의 제2입력포트에 인가된다. 보정신호 Ia'와 Qa'는 이후의 처리를 위해 매트릭스(도시되지 않음)와 같은 이후의 회로망에 인가된다.
상기 플레시 보정은 크로미넌스 각을 보정하기 위한 플레시톤 범위내에서 자동적으로 크로미넌스 각에 대응하는 ROM(21) 및 ROM (22)로 프로그램되어, 크로미넌스 신호가 명복상의 플레시 칼라 범위내의 칼라를 나타낼 때 검파용 회로망을 제거한다.
제3도는 제2도 회로의 기능을 수행하는 보다 세부적인 회로를 도시하고 있다. 제2도의 회로소자와 동일한 숫자로 지정된 제3도의 회로 소자는 서로 비슷하거나 같은 기능을 수행한다.
도면에서 당자(10)과 (11)에서 얻을 수 있는 Ia 및 Qa 신호는 Ia 및 Qa 신호의 순간크기를 통과시키는 절대치회로(41)과 (45)에 각각 인가된다. 이러한 |Ia| 및 |Qa| 크기는 인가된 어드레스 코드의 로그를 발생하도록 프로그램된 LOG ROM(43)과 (46)에 각각 어드레스 코드로서 인가된다. LOG ROM(43)으로부터 발생된 log|Ia|는 출력포트에서 log(|Qa|/|Ia|)에 대응하는 신호 샘플을 발생시키기 위해 회로 (48)(예를들어, 2진 감산회로)내에서 log|Qa|로부터 감산된다. 회로소자(48)로부터 발생된 log(|Qa|/|Ia|)값은 어드레스 코드로서 TAN-1ROM(49)에 인가된다. 연결부(40)과 (44)상에서 얻을 수 있는 신호 Ia 및 Qa의 부호비트는 합성 어드레스 코드신호 Ia 및 Qa의 부호비트는 합성 어드레스 코드 TAN-1를 형성하기 위한 두개의 최상위 비트 위치내에서 log|Qa|/|Ia| 어드레스 코드에 가산된다. ROM(49)는 어드레스 코드와 관련되어 tan-1(Qa/Ia)에 대응하는 (각 θ와 동일) 진수를 발생하도록 프로그램 된다.
ROM(49)어드레스 입력의 N 최하위 비트는 감산기(48)에 결합되고, N+1번째 비트는 Ia 부호비트에 결합되며 N+2번째 비트는 부호비트에 결합된다고 가정한다. 또한 Qa 부호비트가 제1사분원 및 2사분원에서 발생하는 Ia 신호값에 대해 "0"이고, 3사분원 및 4사분원에서 발생하는 Ia 신호값에 대해서는 '1"이되도록 부호비트가 양수값에 대해서는 "0"이고 음수값에 대해서는 "1"이라고 가정한다. Qa 부호비트는 1사분원 및 4사분원에서는 "0"이고 2사분원 및 3사분원에서는 "1"이다. TNA-1ROM(49)는 둘다 "0"이 되는 N+1번째 및 N+2번째 어드레스 비트에 대해서 인가된 어드레스 코드인 N 최하위 비트의 진수의 아크탄젠트를 출력하도록 프로그램 된다. N+1번째 및 N+2번째 어드레스 비트가 4사분원, 3사분원, 2사분원에 대응하여 각각 01,11,10가 되기 때문에 TAN-1ROM(49)는 어드레스 코드인 N 최하위 비트의 진수의 아크탄젠트를 180˚에서 빼거나, 180˚에 더하거나, 또는 360˚에서 뺀 값에 대응하는 신호를 출력하도록 프로그램된다. 이러한 방법에 있어서 ROM(49)는 0˚-360˚사이의 각을 발생시킨다.
지연소자(42)와 (47)은 회로소자(41), (43)과 (45), (46) 그리고 (48)내에서 Ia 및 Qa 신호에 의해 초래된 지연을 보상하기 위해 부호비트 연결부(40)과 (41)내에 포함되는 것을 주의하라.
음수의 로그를 결정하는 문제는 Ia 및 Qa의 크기로만 처리하여 어드레스 코드의 일부인 각각의 부호비트를 TAN-1ROM(49)에 인가하여 부호를 밝혀 줌으로써 제거된다.
또한 log|Ia|와 log|Ia|에 대응하는 신호는 2배 중배회로(50) 및 (51)에 인가되어 후에 회로(52)에 의해 어드레스 코드로서 LOG-1ROM(60)으로 멀리플랙스 되는 신호 log|Ia|2과 log|Qa|2을 발생시킨다. LOG-1ROM(60)은 후에 랫치(61)과 (62)에 의해서 각각 디멀티플렉스 되는 Ia2및 Qa2신호에 대응하는 진수를 순차적으로 발생하도록 프로그램 된다. Ia2과 Qa2신호는 가산회로(63)에 인가되어 합 Ia2+ Qa2을 발생시킨다. 이 합은 회로(64)에 인가되어 그러한 합의 평방근을 발생시킨다. 회로(64)에서 발생된 신호는 버스(14)상에서 크로미넌스 벡터의 크기에 대응한다.
회로(64)로부터 발생된 진폭신호 C는 이득 제어중배기(19)에 인가되어 증폭되어 중배기(24) 및 (25)에 인가된다. 증폭된 진폭신호는 그곳에서 플레시 보정된 크로미넌스 신호의 정현 및 여현으로 중배되어 제2도에서와 같은 플레시 보정신호 Ia' 및 Qa' 를 발생시킨다.
안정 색조 제어신호
Figure kpo00014
θ는 사용자가 포텐시오미터(56)을 조절함으로써 발생된다. 포텐시오미터의 출력에서 발생된 전위는 아날로그 디지탈 변환기(55)에 입력신호로 인가되어, PCM형태로 가산기(16)에 인가하기 위해 아날로그 전위를 조절한다. 제3도에서 보면 Qa 부호비트와 정현발생기(65) 사이에 점선으로 연결된 부분이 있다. 이 연결부는 SIN ROM(65)와 COS ROM(59)에 필요한 기억용량의 감소를 촉진시킨다. 제1도 및 제4도를 참조하면 0°에서 180° 사이의 각(1사분원과 4사분원)에 대한 여현함수는 360°에서 180°사이의 각(2사붜ㄴ원 및 3사분원)에 닿 ㄴ여현함수와 동일하다. 그러므로 180°에서 360°사이의 각은(360-Ø)°즉 180°에서 0°사이의 각으로 나타낼 수 있다.
따라서 COS ROM(59)는)0˚에서 180˚사이의 각에 대해서만 프로그램될 필요가 있다. 180˚에서 360˚사이의 각(3사분원 및 2사분원)에 대한 정현 함수는 180˚에서 0˚사이의 (4사분원 및 1사분원) 정현함수의 음수와 동일하다. 따라서(360-θ)˚에 대한 정현값을 보수화(즉, 극성을 교환)하는 장치가 있다면 SIN ROM(65)도 또한 0˚에서 180˚사이의 값에 따라서만 프로그램될 필요가 있다. SIN ROM(65)가 출력 연결부에 직렬로 연결된 보수화 회로를 구비한다고 가정하면 상기 회로는 Q,a가 음수일때(즉, 제1도의 2사분원 및 3사분원내에 있을때) Qa 신호 부호비트는 대응하는 출력값을 보수화 한다.
정현 및 여현표는 0˚에서 180˚사이의 각에 대해서만 프로그램 되기 때문에 아크탄젠트 표 TAN-1ROM(49)는 그러한 각만을 공급하도록 프로그램되어야 한다. 회로소자(48)로부터 TAN-1ROM(49)에 인가된 어드레스 코드의 값이 Ia, 및 Qa의 절대치 값만을 처리함으로 0˚에서 90˚사이의 각만을 나타낸다는 것을 기억하면, 90˚에서 360˚사이의 증가된 각은 합성 어드레스 코드를 형성하기 위해 가산된 Ia 및 Qa 부호비트에 의해 결정된다. 0˚에서 180˚사이의 각과 180˚에서 360˚사이의 각인(360-θ)˚와의 적(積)에 영향을 주기위해 Qa 부호비트는 TAN-1ROM(49) 어드레스 코드로부터 간단히 생략될 수 있다. 상기 시스템이 이러한 방법으로 실현될때 LOG-1ROM(60)의 크기는 0˚에서 360˚사이의 전체 범위내의 각도를 발생하도록 프로그램된 진수 ROM 과 관련되어 절반이 된다.
또 하나의 자동 플레시 회로는 제3도의 장치처럼 실현되는데 자동 플레시 각도 함수는(제4도에 한 예를 설명)어드레스 코드 log(|Qa|/|Ia|)와 Ia 및 Qa 부호비트에 응답하는 TAN-1ROM(49)에 의해 발생된 아크탄젠트 값으로 직접 프로그램된다. 이러한 경우에 있어서, SIN ROM(65) 및 COS ROM(59)은 입력 신호 어드레스로서 그곳에 인가되는 각도의 정현 및 여현을 공급하도록 프로그램된다.
제5도는(선형적으로 아크탄젠트의 값을 발생하도록 프로그램될때) 제3도의 회로소자 TAN-1ROM(49)에 필요한 기억용량을 최소화하기 위한 회로배열을 예시하고 있다.
제5C도에서 TAN-1ROM(91)은 0˚에서 45˚사이의 각에 대해서 프로그램 하는데 필요한 값은 log|Qa|-log|Ia|와 동일한 log(|Qa|/|Ia|) 값은 감산회로(48)(제1도)로부터 얻을 수 있다. 0˚에서 45˚사이의 각 θ에 대해서 신호 성분 Ia는 Qa보다 크므로서 그 차이는 음수가 된다. 45˚에서 Ia=Qa이고 그 차이는 0이며 45˚에서 90˚사이에서 그 차이는 양수이다.
상기의 차이의 크기는 45˚를 중심으로 대칭적이다. 그러므로 log|Qa|-log|Ia|의 절대값이 아크탄젠트 ROM에 인가되면 0˚에서 45˚사이의 각만이 어드레스 될 수 있고 따라서 표 TAN-1(91)에서 0˚-45˚사이의 각만이 프로그램될 필요가 있다. 제5C도에 있어서 회로소자(48)에서 발생한 로그차는 회로소자(90)에 인가되어 상기 차이의 크기를 어드레스 코드로서 TAN-1ROM (91)에 인가한다. 상기 차이와 Ia 및 Qa 신호의 부호비트 정보는 ROM (91)에 의해 발생된 0˚에서 45˚사이의 각을 0˚에서 360˚(또는 0˚에서 ±180˚)사이의 적당한 각으로 적절히 변환하곤 한다.
제5a도는 1번부터 8번까지 8개의 섹터로 나누어진 I 및 Q 좌표 시스템을 도시하고 있다. log|Qa|-log|Ia|의 극성이 각 섹터에 대해 표시되어 있다. 제1섹터에 대해 ROM(91)은 0˚에서 45˚사이의 각을 적절한 어드레스 코드 log|Qa|-log|Ia|에 공급하도록 프로그램된다고 가정한다. 그러나 제2도에서는 벡터 C가 45˚에서 90˚쪽으로 진행하기 때문에, ROM(91)은 45˚에서 0˚쪽으로 낮아지는 각을 발생한다. 그렇지만 정확한 값은 90˚에서 ROM(91)에 의해 발생된 각을 빼줌으로서 출력연결부(15)에서 공급된다. 마찬가지로 제3섹터로부터 제8섹터에 있어서 정확한 각도는 90˚,180˚,270˚또는 360˚중 적절한 값에서 ROM(91)의 출력을 더하거나 빼줌으로서 발생된다.
ROM(91)로부터 가감된 각은 ROM(93)으로 분류된다. ROM(93)은 어드레스 코드로서 인가된 Ia, Qa 및 차이값 부호비트에 응답하여 필요한 각도값을 공급한다. ROM(93)에서 발생한 각도값은 가산기(94)내에서 ROM(91)으로부터 발생된 값과 대수적으로 결합된다. ROM(91)로부터 발생된 값과 대수적으로 결합된다. ROM(91)에서 발생된 각도는 (93)에서 공급된 각도로부터 감산될 필요가 있는 섹터에 대해 2의 보수화 된다. ROM(93)으로부터 +/-제어라인에 의해 제어되는 회로소자(92)는 크로미넌스 벡터가 특정한 섹터에 있을때 ROM(91)에서 발생된 각도에 대응하는 값을 선택적으로 1의 보수화(즉 극성을 변화)한다. 또한, ROM(91)로부터 발생된 각도값이 회로소자(92)에 의해 1의 보수화될때, 가산기(94)의 캐리(carry)입력 CI에 "1"이 공급되어 1의 보수화 동작의 결과로 나타난 값에 1을 더해줌으로써 2의 보수화 한다(산술적으로는 무시된다).
제5b도는 각 섹터에 대한 I, Q 및 log(|Q|/|I|)신호의 부호비트의 상태와, ROM(93)으로부터 공급된 각도값, 그리고 ROM(93)으로부터 공급된 값이 ROM(93)으로부터 공급된 값에 가산되는지 (+) 또는 ROM(93)으로부터 공급된 값에서 감산되는지(-)의 여부를 설명하는 표이다. 상기 부호비트는 2의 보수형태 즉, 음수값에 대해 논리 1이고 양수값에 대해 논리 0이라고 가정한다. 3부호비의 조합은 각 섹터에 대해 단일 코드를 형성함을 주의하라.
청구범위를 상세히 하기 위해, 제1신호와 제2신호의 "비율"항은 최소한 두신호의 산술적인 비율 또는 그러한 비율의 로그를 포함하는 것을 의미한다. "삼각비"항은 sin, cos, sec, csc, tan, cot등의 표준 삼각함수중 하나 이상의 함수를 포함하는 것을 의미한다.

Claims (6)

  1. 구적 관계 칼라 혼합 신호 I 및 Q원을 포함하며 보정된 구적 관계신호 I' 및 Q'를 발생하기 위한 칼라 TV 수상기의 자동 색조 조절회로에 있어서, I 및 Q 신호에 응답하여 I 및 Q 신호에 벡터합 크기에 대응하는 신호를 발생하기 위한 수단(12), I 및 Q 신호에 응답하여 I 및 Q 신호의 벡터합과 I 및 Q 신호중 한 신호축간의 각 θ에 대응하는 신호를 발생하기 위한 수단(13), 상기 각 θ에 대응하는 신호에 응답하여
    Figure kpo00015
    가 규정된 각 범위에서 발생하는 각 θ에 대한 θ의 함수이거나, 그렇지 않으며
    Figure kpo00016
    가 θ와 동일한 경우 각
    Figure kpo00017
    의 정현 및 여현에 대응하는 신호를 발생하기 위한 수단(21,22), 상기 크기에 대응하는 신호와, 각 θ의 정형및 여현에 대응하는 신호에 응답하여 보정된 신호 I'에 대응하는 여현과 상기 크기의 적과, 보정된 신호 Q'에 대응하는 정현과 상기 크기의 적을 발생하기 위한 수단(24,25)를 구비하는 것을 특징으로 하는 자동 색조 조절회로.
  2. 제1항에 있어서, 각
    Figure kpo00018
    의 여현 및 정현에 대응하는 신호를 발생하기 위한 수단(21,22)은 각 θ에 대응하는 신호를 수신하도록 결합된 어드레스 입력 포트를 가지며 출력 포트에서 어드레스 신호로서 인가된 각의 정현 및 여현을 발생하도록 프로그램되고, 어드레싱 각 θ가 상기 규정 범위내에 있을때 칼라 보정된 각의 정현 및 여현을 발생하도록 프로그램된 메모리 소자를 구비하는 것을 특징으로 하는 자동 색조 조절회로.
  3. 제1항에 있어서, 신호 θ에 응답하여 사용자 제어(TINT)로써 평형 조정을 각 θ에 제공하기 위한 수단(16)은 또한 구비하며, 평형 색조 조정에 대응하는 조정된 각θ'을 발생하며 이 조정된 각 θ'가 정현 및 여현을 발생하기 위한 수단(21,22)제 제공되는 것을 특징으로 하는 자동 색조 조절회로.
  4. 제1항에 있어서, 상기 벡터합의 크기에 대응하는 신호와 이득 제어신호(ACC)에 응답하여 상기 크기의 값을 선형으로 조정하기 위한 수단(19)을 또한 구비하며, 상기 조정된 크기의 신호는 수단(24,25)에 인가되어 정현 및 여현과 상기 크기의 적을 발생하는 것을 특징으로 하는 자동 색조 조절회로.
  5. 제1항에 상기 규정 범위내의 각 θ는 θ=θ-Ksin2θ로 주어지며, 여기서 K는 소정의 상수인 것을 특징으로 하는 자동 색조 조절회로.
  6. 구적 관계 칼라 혼합 신호원은 포함하며 조정된 구적 관계 칼라 혼합 신호를 발생하는 TV 수상기에서 색조 조정을 수행하기 위한 방법으로서, 상기 칼라 혼합 신호중 한 신호의 축에 상관하여 칼라 혼합 신호의 벡터합이 각의 정하는 단계, 상기 벡터합의 크기를 정하는 단계, 어드레스 코드의 정현 및 여현을 출력하도록 프로그램되며 규정 범위내에서 발생하는 어드레스 코드에 응답하여 보정된 각의 정형 및 여현을 출력하도록 프로그램된 메모리 소자에 어드레스 코드로서 각을 제공하는 단계 및, 보정된 제1칼라 혼합 신호를 발생하기 위해 상기 크기를 상기 메모리 소자에 의해 발생된 정현으로 증배하며, 보정된 제2칼라 혼합 신호를 발생하기 위하여 상기 메모리 회로에 의해 발생된 여현으로 증배하는 단계를 포함하는 것을 특징으로 하는 색조 조절방법.
KR1019840003130A 1983-06-07 1984-06-05 자동 색조 조절회로 및 그 방법 KR920002541B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/501,896 US4544944A (en) 1983-06-07 1983-06-07 Auto-tint circuit for a TV receiver
US501,896 1983-06-07

Publications (2)

Publication Number Publication Date
KR850000876A KR850000876A (ko) 1985-03-09
KR920002541B1 true KR920002541B1 (ko) 1992-03-27

Family

ID=23995461

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840003130A KR920002541B1 (ko) 1983-06-07 1984-06-05 자동 색조 조절회로 및 그 방법

Country Status (4)

Country Link
US (1) US4544944A (ko)
JP (1) JPS6057786A (ko)
KR (1) KR920002541B1 (ko)
CA (1) CA1230672A (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4587552A (en) * 1983-09-02 1986-05-06 Rca Corporation Apparatus for generating the magnitude of the vector sum of two orthogonal signals as for use in a digital TV receiver
US4642682A (en) * 1984-04-27 1987-02-10 Vta Technologies, Inc. Phase responsive composite video signal control system
USRE34169E (en) * 1984-04-27 1993-01-26 Colorgraphics Systems, Inc. Phase responsive composite video signal control system
US4692889A (en) * 1984-09-28 1987-09-08 Rca Corporation Circuitry for calculating magnitude of vector sum from its orthogonal components in digital television receiver
US4710892A (en) * 1984-10-29 1987-12-01 Rca Corporation Phase calculation circuitry in digital television receiver
DE3686439T2 (de) * 1985-04-12 1993-03-04 Tektronix Inc Digitale phasenregelschleifen.
US4862346A (en) * 1985-07-02 1989-08-29 Vlsi Technology, Inc. Index for a register file with update of addresses using simultaneously received current, change, test, and reload addresses
US4852038A (en) * 1985-07-02 1989-07-25 Vlsi Techology, Inc. Logarithmic calculating apparatus
US4682213A (en) * 1985-10-24 1987-07-21 Rca Corporation Magnitude independent hanging dot detector
EP0324880B1 (de) * 1988-01-21 1993-09-29 Deutsche ITT Industries GmbH Digitale Farbsignalverarbeitungsschaltung
JPH03201789A (ja) * 1989-12-28 1991-09-03 Nec Home Electron Ltd 色信号処理回路
JP3137704B2 (ja) * 1991-12-11 2001-02-26 株式会社日立製作所 色再現補正方法,色再現補正回路及びこれを用いたカラーディスプレイ装置
US5936871A (en) * 1995-08-28 1999-08-10 Motorola, Inc. Method and system for performing an L2 norm operation
US7046305B1 (en) 1999-11-18 2006-05-16 Thomson Licensing Method and apparatus for enhancing green contrast of a color video signal
JP2002344987A (ja) * 2001-05-16 2002-11-29 Mitsubishi Electric Corp 位相補正回路、信号判別回路、位相補正方法及び信号判別方法
US7327404B2 (en) * 2004-10-22 2008-02-05 Mediatek Incorporation Methods and systems for color image processing
DE102006042223A1 (de) * 2006-09-06 2008-03-27 Micronas Gmbh Vorrichtung zur Farbeinstellung für einen Farbmonitor

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3536827A (en) * 1967-11-15 1970-10-27 Bell & Howell Co Color hue error correction apparatus
US3649748A (en) * 1969-05-12 1972-03-14 Magnavox Co Method and apparatus for modifying electrical signals
US4001879A (en) * 1969-09-20 1977-01-04 Matsushita Electric Industrial Co., Ltd. Automatic hue-control apparatus for color television receivers
US3617621A (en) * 1970-03-17 1971-11-02 Rca Corp Color compensating circuits
US3663744A (en) * 1970-07-22 1972-05-16 Rca Corp Selective tint correction circuits
US3852807A (en) * 1972-04-27 1974-12-03 Motorola Inc Automatic hue control circuit
US3873760A (en) * 1972-10-18 1975-03-25 Gen Electric Flesh tone correction using color difference signals
US3996608A (en) * 1975-05-23 1976-12-07 Rca Corporation Hue correction apparatus having a restricted range
US3952187A (en) * 1975-06-27 1976-04-20 Ford Motor Company Circuit for transforming rectangular coordinates to polar coordinates
US4084178A (en) * 1976-05-05 1978-04-11 Admiral Corporation Automatic hue control circuit
US4500972A (en) * 1979-10-05 1985-02-19 Dr.-Ing. Rudolf Hell Gmbh Apparatus for converting digital chrominance signals of a cartesian color coordinate system into digital color signals and saturation signals of a polar color coordinate system and a transformation circuit
US4434437A (en) * 1981-01-26 1984-02-28 Rca Corporation Generating angular coordinate of raster scan of polar-coordinate addressed memory
FR2510329A1 (fr) * 1981-07-24 1983-01-28 Thomson Csf Procede et dispositif numerique de correction d'erreur de phase lors de l'echantillonnage d'un signal sinusoidal par un signal d'horloge ainsi que l'application a la correction de signaux de television

Also Published As

Publication number Publication date
CA1230672A (en) 1987-12-22
US4544944A (en) 1985-10-01
KR850000876A (ko) 1985-03-09
JPS6057786A (ja) 1985-04-03

Similar Documents

Publication Publication Date Title
KR920002541B1 (ko) 자동 색조 조절회로 및 그 방법
US4692889A (en) Circuitry for calculating magnitude of vector sum from its orthogonal components in digital television receiver
US5313275A (en) Chroma processor including a look-up table or memory
JPH0452032B2 (ko)
CN100508623C (zh) 用来调整颜色的彩色影像处理方法与系统
KR920002540B1 (ko) 텔레비젼 신호 처리 시스템용 색상 조절 장치
JPH0450793B2 (ko)
US4718018A (en) Digital method for synthesizing composite video signals
US4710892A (en) Phase calculation circuitry in digital television receiver
US4544945A (en) Logarithmic color matrix for a digital television receiver
JPH01222594A (ja) デジタル色信号処理回路
US4667223A (en) Flesh tone correction circuit
JPH0654988B2 (ja) 色相調整装置
US4528586A (en) Automatic tint correction with reduced color saturation error
GB2231224A (en) Hue control circuits
JPH0662422A (ja) Palエンコーダ
JPH07175636A (ja) ディジタル三角関数発生回路
JPH06327026A (ja) 色検出回路、色検出回路を具えたカメラおよび所望の色を自動的に選択する方法
JPH035718B2 (ko)
JPS60123185A (ja) 肌色補正装置
JPS60123186A (ja) 色相検出装置
JP2696861B2 (ja) 映像信号処理装置
RU1823151C (ru) Способ цветокоррекции телевизионных сигналов и устройство дл его осуществлени
JP2734605B2 (ja) 色差信号処理回路
GB2282296A (en) Minimising effect of quantisation errors in phase angle determination.

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19990201

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee