KR910016153A - 디스크리트한 위상차 감지회로 - Google Patents

디스크리트한 위상차 감지회로 Download PDF

Info

Publication number
KR910016153A
KR910016153A KR1019900001166A KR900001166A KR910016153A KR 910016153 A KR910016153 A KR 910016153A KR 1019900001166 A KR1019900001166 A KR 1019900001166A KR 900001166 A KR900001166 A KR 900001166A KR 910016153 A KR910016153 A KR 910016153A
Authority
KR
South Korea
Prior art keywords
output
phase difference
phase
signal
multiplier
Prior art date
Application number
KR1019900001166A
Other languages
English (en)
Other versions
KR930000975B1 (ko
Inventor
최병욱
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019900001166A priority Critical patent/KR930000975B1/ko
Publication of KR910016153A publication Critical patent/KR910016153A/ko
Application granted granted Critical
Publication of KR930000975B1 publication Critical patent/KR930000975B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Measuring Phase Differences (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

내용 없음

Description

디스크리트한 위상차 감지회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 구성도, 제3도는 제2도의 타이핑도.

Claims (1)

  1. 디스크리트한 위상차 감지회로에 있어서, 입력되는 신호(B)에 의해 기준클럭을 발생하는 클럭발생부(1)와, 상기 기준클럭발생기(1)의 출력(C)을 인버팅하여 출력하는 인버터(3)와, 인버터(3)의 출력과 상기 기준클럭발생기(1)의 출력(D)를 곱하여 출력하는 제1곱기(2)와, 상기 기준클럭발생기(1)의 출력 C와 D를 곱하여 출력하는 제2곱기(4)와, 타켓신호(A)신호를 상기 제2곱기(4)의 출력으로 양의 위상을 카운팅하여 "+"위상차를 출력하는 제1위상카운터(5)와, 상기 제1곱기(2)의 출력신호로 상기 타켓신호(A)를 음의 위상을 카운팅하여 "-"위상차를 출력하는 제2위상카운터(6)와, 상기 제1위상카운터(5)의 출력과, 상기 제2위상카운터(6)의 출력을 입력받아 목적한 신호를 출력하는 위상차 출력부(7)로 구성됨을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900001166A 1990-02-01 1990-02-01 디지탈 신호의 위상차 검출회로 KR930000975B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900001166A KR930000975B1 (ko) 1990-02-01 1990-02-01 디지탈 신호의 위상차 검출회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900001166A KR930000975B1 (ko) 1990-02-01 1990-02-01 디지탈 신호의 위상차 검출회로

Publications (2)

Publication Number Publication Date
KR910016153A true KR910016153A (ko) 1991-09-30
KR930000975B1 KR930000975B1 (ko) 1993-02-11

Family

ID=19295700

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900001166A KR930000975B1 (ko) 1990-02-01 1990-02-01 디지탈 신호의 위상차 검출회로

Country Status (1)

Country Link
KR (1) KR930000975B1 (ko)

Also Published As

Publication number Publication date
KR930000975B1 (ko) 1993-02-11

Similar Documents

Publication Publication Date Title
KR880005746A (ko) 반도체집적회로
KR890007499A (ko) 디지틀 발진장치
KR890011192A (ko) 디지탈 fm 복조장치
KR910016153A (ko) 디스크리트한 위상차 감지회로
KR890002670A (ko) 회전속도 검출장치
ES2077593T3 (es) Interruptor de proteccion de corriente diferencial con circuito de transductor con instalacion para la simetrizacion de curvas de señales.
JPS6484333A (en) Divider
KR910020689A (ko) 샘플링비 변환기
SU1522233A2 (ru) Устройство дл решени алгебраических уравнений
KR890006240Y1 (ko) 디지탈 주파수 체배기
SU1651232A1 (ru) Устройство дл преобразовани сопротивлени в частоту
KR900002624A (ko) 클램프펄스 작성회로
SU725240A1 (ru) Пересчетное устройство
SU682907A2 (ru) Частотно-импульсное множительно- делительное устройство
KR950007265A (ko) 주파수 체배장치
SU1153326A1 (ru) Устройство дл умножени
KR940003181A (ko) 디지틀 신호의 엣지 검출 및 펄스 발생회로
KR920000018A (ko) 시각을 알리는 시계
KR970049459A (ko) 곱셈기
KR920017354A (ko) 엣지 검출 기능을 갖는 펄스 발생회로
KR840004847A (ko) 정보신호 제어장치
KR950006584A (ko) 승산회로
KR870005396A (ko) 선형 궤환 쉬프트 레지스터
KR920003648A (ko) 동기형 클럭발생회로
JPS5471534A (en) Multiplier

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080108

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee