KR910010895A - 주파수 합성기 - Google Patents
주파수 합성기 Download PDFInfo
- Publication number
- KR910010895A KR910010895A KR1019890016813A KR890016813A KR910010895A KR 910010895 A KR910010895 A KR 910010895A KR 1019890016813 A KR1019890016813 A KR 1019890016813A KR 890016813 A KR890016813 A KR 890016813A KR 910010895 A KR910010895 A KR 910010895A
- Authority
- KR
- South Korea
- Prior art keywords
- frequency
- oscillator
- pll circuit
- voltage controlled
- phase comparator
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/24—Radio transmission systems, i.e. using radiation field for communication between two or more posts
- H04B7/26—Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Superheterodyne Receivers (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2 도는 본 발명의 구성도.
Claims (3)
- 안테나로부터 수신된 주파수를 1차 믹서(2)를 통해 1차 중간 주파수를 형성하고, 2차 믹서(5)를 통해 2차 중간 주파수를 형성하는 주파수 합성기에 있어서, 상기 2차 중간 주파수에서 주파수 에러에 해당하는 DC 전압을 입력하는 전압제어온도보상용 기준 발진기(21), 상기 발진기(21)로부터의 출력을 분주하는 기준클럭 분주기(51), 전압제어발진기(17), 상기 전압제어발진기(17)에 연결된 프리스케일러(11), 상기 프리스케일러(11)에 연결된 프로그래머블 카운터(12), 상기 프로그래머블 카운터(12)와 기준클럭 분주기(15)에 연결된 위상비교기(13), 및 상기 위상비교기(13)의 출력을 필터하여 상기 전압제어발진기(17)로 인가하는 저역통과필터(14)로 구성된 1차 PLL회로(20)를 포함하며, 상기 1차 PLL회로 (20)의 출력을 상기 1차 믹서(2)로 인가하도록 구성된 것을 특징으로 하는 주파수 합성기.
- 제 1 항에 있어서, 상기 전압제어온도보상용 기준 발진기(21)에 입력되는 DC 전압은 상기 2차 믹서(5)로부터의 2차 중간 주파수를 수신하는 2차 PLL회로(30)로부터 발생되는 것을 특징으로 하는 주파수 합성기.
- 제 2 항에 있어서, 상기 2차 PLL회로(30)는 상기 2차 주파수를 수신하는 프로그래머블 카운터(31), 기준 발진기(35), 상기 기준 발진기(35)에 연결된 기준클럭 분주기(34), 상기 기준클럭 분주기(34)와 프로그래머블 카운터(31)에 연결된 위상비교기(33), 및 상기 위상비교기(33)에 연결된 저역통과필터(32)로 구성된 것을 특징으로 하는 주파수 합성기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890016813A KR920004374B1 (ko) | 1989-11-20 | 1989-11-20 | 주파수 합성기 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019890016813A KR920004374B1 (ko) | 1989-11-20 | 1989-11-20 | 주파수 합성기 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910010895A true KR910010895A (ko) | 1991-06-29 |
KR920004374B1 KR920004374B1 (ko) | 1992-06-04 |
Family
ID=19291830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890016813A KR920004374B1 (ko) | 1989-11-20 | 1989-11-20 | 주파수 합성기 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR920004374B1 (ko) |
-
1989
- 1989-11-20 KR KR1019890016813A patent/KR920004374B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920004374B1 (ko) | 1992-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930001593A (ko) | Pll 주파수 신세사이저 | |
KR930005352A (ko) | 반도체 집적회로 | |
KR920704411A (ko) | 전압 제어형 발진 회로 및 위상 동기 회로 | |
KR910017776A (ko) | 위상동기회로 | |
KR920022684A (ko) | 고주파 위상 동기 루프용 주파수 제어 발진기 | |
KR950022154A (ko) | 클록 신호 발생 회로 | |
KR890009098A (ko) | 전압제어발진회로 | |
NO940398L (no) | Anordning ved frekvenssyntetiserer | |
KR960028380A (ko) | 위상동기루프회로의 클럭지연보상 및 듀티제어 장치 | |
TW200419914A (en) | Voltage-controlled oscillator presetting circuit | |
KR910005582A (ko) | 아날로그 디지탈 pll | |
KR970701952A (ko) | 정밀한 쿼드리쳐 신호 생성 회로 및 방법(Circuit and method for generating accurate guadrature signals) | |
GB1173203A (en) | Improvements in or relating to Variable Frequency Crystal Stabilised Signal Generators | |
KR920003771A (ko) | 음성 합성기 튜너용 위상 고정 루프 장치 및 디지탈형 위상 비교기 | |
SE9402321D0 (sv) | Digital faskomparator | |
KR910010895A (ko) | 주파수 합성기 | |
KR970055559A (ko) | Pll 회로와 pll 회로용 노이즈 감소 방법 | |
KR950007297A (ko) | 위상 동기 루프 및 동작 방법 | |
KR960039654A (ko) | 초고주파 발진기의 위상고정루프 | |
KR960039655A (ko) | 초고주파 발진기의 위상고정루프 | |
KR900012417A (ko) | 주파수 합성기를 이용한 fsk변조회로 | |
KR920009087A (ko) | 위상고정 루프회로의 위상검출장치 | |
KR960012733A (ko) | 위상 고정 루프 | |
KR960012731A (ko) | 주파수 편이 키잉 변조기 | |
JPH0362730A (ja) | 周波数シンセサイザ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020517 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |