KR910008532B1 - 회로차단기 - Google Patents
회로차단기 Download PDFInfo
- Publication number
- KR910008532B1 KR910008532B1 KR1019880003144A KR880003144A KR910008532B1 KR 910008532 B1 KR910008532 B1 KR 910008532B1 KR 1019880003144 A KR1019880003144 A KR 1019880003144A KR 880003144 A KR880003144 A KR 880003144A KR 910008532 B1 KR910008532 B1 KR 910008532B1
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- current
- power supply
- output
- supply circuit
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H1/00—Details of emergency protective circuit arrangements
- H02H1/06—Arrangements for supplying operative power
- H02H1/063—Arrangements for supplying operative power primary power being supplied by fault current
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/08—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
- H02H3/093—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current with timing means
Landscapes
- Emergency Protection Circuit Devices (AREA)
- Driving Mechanisms And Operating Circuits Of Arc-Extinguishing High-Tension Switches (AREA)
- Keying Circuit Devices (AREA)
Abstract
내용 없음.
Description
제1도는 이 발명에 의한 회로차단기의 일예를 나타내는 회로도.
제2도는 전원회로와 부족전압동작금지회로의 일예를 나타내는 회로도.
제3도는 최대상(相) 선택회로의 일예를 나타내는 회로도.
제4도는 전원회로와 부족전압동작금지회로의 동작설명도.
제5도는 차동증폭기의 동작설명도.
제6도는 전원회로와 차동증폭기의 등가회로도.
제7도는 전원회로와 차동증폭기의 동작설명도.
제8도는 회로차단기의 트립특성도.
제9a도는 피크치변환회로의 단상에서의 입출력전압파형도.
제9b도는 피크치변환회로의 다상에서의 입출력전압파형도.
제10도는 최대상선택회로의 동작설명도.
제11도 내지 제13도는 이 발명에 의한 회로차단기의 각각 다른 예를 나타내는 회로도.
제14도는 종래 회로차단기의 일예를 나타내는 회로도.
* 도면의 주요부분에 대한 부호의 설명
11, 12 : 교류전로 21, 22 : 변류기
30: 정류회로 40, 41, 42 : 전류검출저항체
50 : 부족전압동작금지회로 60, 61, 62 : 차동증폭기
70 : 시한회로 80 : 전자트립장치
91 : 실효치변환회로 120 : 개폐회로
160 : 최대상선택회로 170 : 장시한 트립회로
201, 202 : 부하개폐접점 210 : 피크치변환회로
220 : 단시한 트립회로, 230 : 순간트립회로.
이 발명은 과전류트립장치를 갖춘 회로차단기에 관한 것이다.
제4도는 일본국 특개소 60-32211호에 기재된 종래 회로차단기의 회로도이다. 도면에 있어서, 101, 102, 103은 3상 전원에 접속되는 전원측단자로서, 이 전원측 단자(101), (102), (103)는 각 부하개폐접점(201), (202), (203)를 통하여 각 대응하는 부하측단자(301), (302), (303)에 접속되어 있다.
21, 22, 23는 전원측 단자(101), (102), (103)와 부하측단자 (301), (302), (303)의 사이에 각 전로(11), (12), (13)에 끼워 넣은 각상별 전류검출용 변류기로서, 각 변류기(21), (22), (23)의 2차측에는 2차출력의 절대치를 얻기 위한 전파정류회로(31), (32), (33)와 각각 접속되어 있다.
41, 42, 43는 전파정류회로(31), (32), (33)의 출력측에 각각 접속된 분류회로인데, 예컨데 저항체를 각 전파 정류회로(31), (32), (33)의 직류출력단자간에 접속되어 구성되며, 각 분류회로(41), (42), (43)의 출력단자는 대응되는 신호변환회로(91), (92), (93)에 각각 접속되어 있다.
이들 각 신호변환회로(91), (92), (93)는 분류회로(41),(42),(43)에 유기되는 출력신호의 실효치 또는 평균치를 얻기 위한 것이다.
160은 신호변환회로 (91), (92), (93)의 각 출력신호가 입력되는 다이오드(161), (162), (163)로 되는 OR회로인데, 이 OR회로(160)의 출력단자는 그 출력신호를 디지털신호로 변환시키는 A/D 변환회로(100)에 접속되며, 상기 신호변환회로(91), (92), (93)의 각 출력신호 중, 최대의 것이 OR 회로(160)를 통하여 A/D 변환회로(100)에 입력된다.
또한 이 A/D 변환회로(100)의 출력은 마이크로컴퓨터(110)에 입력된다.
120은 상기 마이크로컴퓨터(110)의 출력신호에 의하여 트리거되는 사이리스터인데, 이 사이리스터(120)의 턴온(turn on)에 의하여 과전류트립장치(80)가 구동되어 폐로상태에 있는 부하개폐접점(201), (202), (203)을 기계적으로 개방되도록 구성되어 있다.
130은 각 전파정류회로(31), (32), (33)의 (+)전위의 출력단자에 각각 접속된 OR 회로인데, 이 OR 회로(130)의 다이오드(131), (132), (133)로 구성되어 있다. 또 상기 각 전파정류회로(31), (32), (33)의 (-)전위의 출력단자는 공통전위점(접지점)에 접속되어 있다.
상기 OR 회로(130)의 출력단자 A/D 변환회로(100) 및 마이크로컴퓨터(110)의 전원회로(500)에 접속되어, 이들의 작동용전원을 구성한다. 이 OR 회로(130)는 교류전로(11), (12), (13)에 흐르는 전류의 최대치에 대응하는 신호를 출력시킨다.
또 상기 OR 회로(130)는 출력측은 제너다이오드(140)를 통하여 시한발생회로(15)에 접속되며 이 시한발생회로(150)의 출력단자는 사이리스터(120)의 게이트에 접속되어 있다.
지금, 부하개폐 접점(201), (202), (203)이 폐로되어 전원측단자(101), (102), (103)에서 부하개폐접점(201), (202), (203)을 통하여 각 대응하는 부하측단자(301), (302), (303)에 전력이 공급되어 있는 상태에 있어서, 각 교류전로(11), (12), (13)에 고장전류가 흐르면, 각 상에 대응하는 변류기(21), (22), (23)는 그 고유의 변류비로서 상기 고장전류를 검출하여 2차측에 출력전류를 유기시킨다.
이 각 출력전류는 각 전파정류회로(31), (32), (33)에 의하여 직류화되어, 각 대응하는 분류회로(41), (42), (43)에 각각 공급된다. 이때, 분류회로(41), (42), (43)에 유기되는 신호전압파형을 주지의 절대치 파형으로 되며, 각 분류회로(41), (42), (43)의 출력신호는 각 상마다 신호변환회로(91), (92), (93)에 의하여 이들의 실효치 또는 평균치에 대응하는 신호로 변환시킨다. 신호변환회로(91), (92), (93)의 실효치 또는 평균치 출력은 OR회로 (160)를 통하여 이들의 최대치가 A/D 변환회로(100)에 입력된다. A/D 변환회로(100)는 이와 같이 해서 입력된 아날로그신호를 디지탈신호로 변환시킨다. 이 디지털신호는 마이크로컴퓨터(110)에 입력되고, 마이크로컴퓨터(11)는 소정의 프로그램에 따라 이 디지털신호 입력의 레벨판별을 실행한다. 또, 이 레벨판별의 결과에 의하여 소정의 시한동작을 한다.
이 출력포트(port, 116)에서 출력신호를 보낸다.
상기 마이크로컴퓨터(11)의 출력포트(116)에서 나온 출력신호는 사이리스터(120)의 게이트에 인가된다.
사이리스터(120)는 이 신호에 의하여 트리거되어 턴온되고 해방 과전류 트립장치(80)를 구동시킨다.
그 결과, 도시를 생략한 작동장치 및 해방가동장치를 통하여 해방형 과전류트립장치(80)와 기계적으로 연동하는 부하개폐접점(201), (202), (203)이 이탈하여 각 교류전로(11), (12), (13)가 차단된다.
다른 한편, 분류회로(41), (42), (43)에 유기된 사고전류에 대응된 전압신호는 다이오드(131), (132), (133)로 되는 OR회로 (130)에 입력된다.
이 OR 회로(130)의 출력측은 제너다이오드(140)를 통하여 시한발생회로(150)에 접속되어 있으므로 OR 회로(130)의 출력레벨이 제너다이오드(140)의 제너전압을 초과하면 시한 발생회로(150)에 신호가 입력된다.
상기 시한발생회로(150)는 이 신호에 의하여 소정의 시한동작을 행하고, 사이리스터(120)의 게이트를 트리거시켜 해방형과전류트립장치(80)를 구동시키며, 그 결과 회로차단기는 신속하게 전로를 차단시킨다.
이 종래 예에 있어서, 전원회로(500)는 각 분류회로(41), (42), (43)에 병렬로 접속되어 있으며 각상의 최대전압이 전원회로(500)에 공급되어 그 출력은 마이크로컴퓨터(120) 및 A/D 변환회로(100)에 공급되어 있다.
종래의 회로차단기는 이상과 같이 구성되어 있으므로 전류검출수단인 변류기(21), (22), (23)의 2차측전류의 일부가 전원회로(500)에 흐른다.
이 때문에 분류회로(41), (42), (43)에 흐르는 전류가 각 교류전로(11), (12), (13)의 각상을 흐르는 전류에 대응하지 않게 되어 사고전류의 레벨에 오차가 생긴다.
더구나, 상기 전원회로(500)에 유입하는 전류는 일정하지 않으므로 사고전류의 레벨검출오차의 보정이 곤란하였다. 또 부하개폐접점(201), (202), (203)을 폐로케한 투입 순간에 있어서는 상기 전원회로(500)의 출력이 마이크로컴퓨터(110)나 A/D 변환회로(100)를 구동시키는데 불충분하므로 이들의 제어회로가 오동작을 하는 결점이 있었다.
이 발명은 상기 문제점을 해결하기 위해 발명된 것으로서, 사고전류의 레벨검출 정밀도를 높임과 동시에 부하개폐접점의 투입순간과 같이 전원전로가 불충분한 출력상태에 있을 때 그 제어회로의 오동작을 방지할 수 있는 회로차단기를 제공하는 것을 그 목적으로 한다.
이 발명에 의한 회로차단기는, 교류전로의 전류를 검출하는 변류기의 출력을 정류회로에서 단일방향의 정류로 변환시키고 이 정류회로의 출력단자에 전원회로와 전류검출저항체를 직렬로 접속하며 상기 전류검출저항체의 양단간의 전위차를 증폭시키는 차동증폭기를 설치함과 동시에 상기 차동증폭기나 시한회로의 정상적인 동작에 불충분할때는 개페회로가 개로에서 폐로로 동작시키지 않는 부족전압동작금지회로를 설치한 것을 특징으로 한 것이다. 변류기에서 검출된 교류전로의 전류는 정류회로에서 단일방향의 정류로 변환되어 전원회로와 전류검출저항체에 그 전전류가 흐른다.
이와 같이 전전류가 상기 검출저항체를 통하기 때문에 검출전류의 오차가 생기지 않는다. 이 때문에 사고 전류의 레벨검출정밀도를 높일 수 있다.
또 부족전압동작금지회로를 설치함으로서 회로차단기의 전류가 적을 때에도 오동작을 하지 않는다.
제1도는 이 발명에 의한 회로차단기의 일예를 표시한 회로도이다. 이 도면에 있어서, 제14도와 동일 또는 상당부분에는 동일한 부호를 붙이고 그 상세한 설명은 생략한다. 또 이 실시예에 있어서는, 설명을 간략하게 하기 위하여 2상의 교류전로(11), (12)를 차단시키는 회로차단기에 관하여 설명한다. 각 변류기(21), (22)의 2차측에는 2차출력전류를 단일방향으로 바꾸는 정류회로(30)가 접속되고, 이 정류회로(30)는 다이오드(31), (32)의 직렬회로와, 다이오드(35), (34)의 직렬회로와 다이오드(35), (36)의 직렬회로에 의하여 구성되어 있다.
500은 정류회로(30)의 (+)측 출력단자에 접속된 직류전원회로에서 (+)측 단자(5a), 기준단자(5b), 중간단자(5c) 및 (-)측 단자(5d)를 갖고 있다.
제2도는 상기 전원회로(500)의 한예를 나타낸 것이고 이 도면에 있어서, 501은 전자트립코일(8)의 동작을 용이하게 하는 임피던스회로인데, 이 임피던스회로(501)는 저항체 R4와 저항계 R5의 직렬회로를 트랜지스터 Trl의 콜렉터에 접속함과 동시에 상기 저항체 R4와 저항체 R5의 접속점과, 상기 트랜지스터 Trl의 베이스 등에 저항체 R6를 접속시키며 다시 상기 저항체 R4와 R5의 접속점과, 상기 트랜지스터 Tri의 에미터에 제너다이오드 ZD1을 접속시켜 구성되어 있다.
502는 상기 임피던스회로(501)에 직렬 접속된 제너다이오드로 되는 전압제한소자, 503은 임피던스회로(501)와 전압제한소자(502)의 접속점에 애노드측이 접속된 다이오드, 504는 다이오드(503)의 캐소드측과 전원회로(500)의 (-)측 단자(5d)의 사이에 접속된 평활용콘덴서이며 상기 다이오드(503)의 캐소드는 전원회로(500)의 (+)측 단자(5a)에 접속되어 있다. 505는 상기 (+)측 단자(5a)에 접속된 기준전압발생회로, 506은 기준전압발생회로(505)에 직렬 접속된 전압제한소자로서, 이 전압제한소자(506)와 기준전압발생회로 (505)의 접속점은 상기 전원회로(500)의 (-)측 단자(5d)에 접속되어 있다. 또한 상기 기준전압발생회로(505)의 출력단자는 전원회로(500)의 기준단자(5d)에 접속되어 있다.
상기 전원회로(500)의 (-)측 단자(5d)는 제1도에 표시한 것과 같이 전류검출 저항체(40)에 접속되어 있으며, 이 전류검출저항체(40)의 타단은 전류검출 저항체(41), (42)의 일단에 접속되어 있다.
이 전류검출저항체(40), (41), (42)의 공통 접속점은 정류회로(30)의 다이오드(36)의 캐소드에 접속되고 상기 전류검출저항체(41), (42)의 타단은 정류회로(30)의 다이오드(32), (34)의 캐소드에 각각 접속되어 있다.
상기 구성에 의하여, 검출 저항체(40)에는 각상의 부하전류에 대응하는 전파정류파형정류가 흘러, 검출저항체(41), (42)에는 각상의 부하전류에 대응하는 반파정류 파형 전류가 흐른다.
(60), (61), (62)는 전류검출저항체(40), (41), (42)의 전압강하를 전원회로(500)의 중간전위 Vo를 기준으로 한 신호로 변환하는 차동증폭기인 것이다.
상기 차동증폭기(60)는 연산증폭기(63)와 4개의 저항체(64), (65), (66), (67)등으로 구성되어 있다. 또 차동증폭기(61)는 연산증폭기(631)와 4개의 저항체(641), (651), (661), (671)등으로 구성되어 있다.
또한 차동증폭기(62)는 연산증폭기(632)와 4개의 저항체(642), (652), (662), (672) 등으로 구성되어 있다.
상기 차동증폭기(60), (61), (62)의 전원은 전원회로(500)에서 공급되며 차동증폭기(60), (61), (62)의 입력은 전류검출저항체(40), (41), (42)에 접속되어 있다.
상기 차동증폭기(60), (61), (62)의 각 이득은 전원회로(500)에 가까운 쪽이 작게 설정되어 있다.
즉 차동증폭기(60)이 이득 < 차동증폭기(61)의 이득 = 차동증폭기(62)의 이득으로 설정되어 있다.
(70)은 시한회로인데, 이 시한회로(70)는 순간 트립회로(230), 단시한 트립회로(220) 및 장시한 트립회로(170)를 갖추고 있으며 각 회로(230), (220), (170)의 출력단자는 병렬 접속되어 시한회로(70)의 출력단자(70a)로 되어 있다. 즉 차동증폭기(60)의, 출력단자에는 순간 트립회로(230)가 접속되며, 이 순간 트립회로(230)에는 피크치변환회로(210)와 단시한 트립회로(220)의 직렬회로가 병렬 접속되어 있다.
160은 차등증폭기(61), (62)의 출력단자에 접속된 최대상선택회로, 91은 최대상선택회로(160)의 출력단자에 접속된 실효치변환회로인데, 상기 장시한 트립회로(170)는 실효치변환회로(91)의 출력단자에 접속되어 있다.
상기 최대상선택회로(160)는 제3도에 표시한 것과 같이 차동증폭기(61), (62)의 출력단자에 접속된 DC 변환회로(161), (162)와, 각 DC 변환회로(161), (162)의 출력단자에 접속된 비교기(164)와, 이 비교기(164)의 출력으로 제어되어 최대상(相)을 선택하는 선택스위치(165)등으로 구성되어 있다.
80은 정류회로(30)의 (+)측 출력단자에 접속된 전자트립코일, 120은 전자트립코일(80)에 직렬 접속된 개폐회로인데, 이 개폐회로(120)의 타단은 전원회로(500)의 (-)측 단자(5d)에 접속되어 있다.
상기 전자트립코일(80)은 개폐접점(201), (202)과 차단기구(100)를 통하여 기계적으로 연동되어 있으며, 개폐회로(120)가 개로에서 폐로로 절환됨으로서, 상기 개폐접점(201), (202)이 개로 되도록 구성되어 있다.
(50)은 시한회로(70)의 출력과 개폐회로(120)의 입력사이에 접속된 부족전압동작금지회로인데, 이 부족전압동작금지회로(50)는 제2도에 표시한 것과 같이 비교기(53)와 전압분할회로(51)로 구성되어 있으며, 저항체 R7과 R8으로 되는 전압분할회로(500)의 (+)측 단자(5a)와 중간단자(5c)에 접속됨과 동시에 상기 저항체 R7과 R8의 접속점이 상기 비교기(53)의 한쪽 입력단자에 접속되며 비교기(53)의 다른쪽 입력단자는 기준전압(5b)에 접속되어 있다. 54는 부족전압동작금지회로(50)의 출력스위치이다.
다음에, 상기 구성의 동작에 관하여 설명한다.
교류전로(11), (12)에 전류가 흐르면, 변류기(21), (22)의 2차권선에 고유의 변류비에 의하여 2차전류가 흐른다.
이 2차전류를 정류회로(30)에서 단일방향의 전류로 변류되어, 정류회로(30)의 출력전류가 전원회로(500)와 검출저항체(40), (41), (42)를 통해 정류회로(30)로 돌아온다.
이때, 전원회로(500)와 검출저항체(40)에는 각 전로(11), (12)에 있어서, 각상의 부하전류에 대응하는 전파정류파형전류가 흐르며 또 다른 각 검출저항체(41), (42)에는 각상의 부하전류에 대응하는 반파정류파형전류가 흐른다.
상기 전원회로(500)와 전파정류파형전류가 흘러 들어가면, 이 전원회로(500)는 제2도에 표시한 구성으로 함으로서, 그 각 출력단자(5a), (5b), (5c) 및 (5d)에는 제4도에 표시한 것과 같은 접지된 중간단자(5c)의 전위 Vo를 기준으로 한 전압(+V), (Vlef), (-V)이 발생한다.
이 경우, 상기 출력단자(5a)의 출력전압(+V)에는 리플(ripple)분이 포함되어 있어도 된다. 출력전압(+V)과 출력전압(Vref)의 관계는
(+V)>(Vref)이다.
또 전원회로(500)의 출력전압은 부족전압동작금지회로(50)에 공급되며, 히스테리시스를 가진 비교기(53) 때문에 출력전압(+V)이 제4도의 ON 레벨보다 커지면 출력스위치(54)를 닫으며, 출력전압(+V)이 OFF 레벨보다 작아지면 출력스위치(54)를 연다.
이 ON 레벨과 OFF 레벨의 차이는 전력전압(+V)리플분 보다 크게 설정되어 있으며, 리플분에 의하여 출력스위치(54)가 ON, OFF를 반복하지 않도록 설정되어 있다. 즉, 출력전압(+V)이 규정치 이상에서 출력전압(Vref)이 충분하게 안정되며 출력전압(-V)이 규정치일 때에만, 부족전압동작금지회로(50)의 출력스위치가 닫쳐진다.
다른 한편, 상기 차동증폭기(60), (61), (62)의 전력은 전원회로(500)에서 공급되고, 차동증폭기(60), (61), (62)의 각 입력은 전류검출저항체(40), (41), (42)에서 공급된다.
상술한 바와 같이 상기 차동증폭기(60), (61), (62)의 각 이득은, 차동증폭기(60)의 이득<차동증폭기(61)의 이득=차동증폭기(62)의 이득으로 설정되어 있으므로, 제5도에서 표시한 바와 같이 차동증폭기(60)의 출력전압특성 A를 장시한 트립영역에 있어서 높일 수 있다.
결국, 장시한 트립영역에 있어서 미약한 전류변화를 정밀도 있게 검출할 수 있다. 또 다른 쪽의 차동증폭기(61), (62)는 출력전압특성 B는 전류변화가 큰 단시한 트립영역을 갖기 때문에 종래와 동일한 특성 C라 할지라도 무방하다. 그래서, 상기 차동증폭기(60), (61), (62)를 적정하게 동작시키기 위한 다음의 조건을 만족시키는 것이 중요한 것이다.
이것을 제6도에서 표시한 전원회로(500)와 차동증폭기(60), (61)의 등가회로에서 설명하면, 우선, 상기 회로가 차동증폭기로서 작동하려면, 연산증폭기(63)의 입력전압 Vop +1, Vop -1이 전원회로(500)의 출력전압(+V)과 출력전압(-V)간의 전위일 필요가 있다.(제7도 참조)
차동증폭기(60)의 입력측저항체 Rin과 출력측저항체 Rout는 이 조건을 만족하도록 설정된다. 또 차동증폭기(61), (62)에 관하여도 동일한 조건으로 정해진다. 차동증폭기(61)는 단시한 트립영역에서, 입력전위 Vop +2, Vop -2가 전원회로(500)의 출력전압 (-V)에서 벗어나 동작불능하게 되지만, 이 때 차등증폭기(60)가 기능을 발휘하고 있으므로 문제는 없다.
상기 차동증폭기(60)의 출력의 순간치가 제8도에서 표시한 순간 트립전류영역을 초과하였을 때 순간 트립회로(230)에서 시한회로(70)로서의 출력 신호를 발신한다. 또 상기 차동증폭기(60)의 출력은 피크치변환회로(210)에 인가되고, 이 피크치변환회로(210)의 입출력 전압 파형은 제9도에서 표시한 것과 같이 된다. 이 피크치변환회로(210)의 역할은 제9도(a)에 표시한 단상에서의 트립특성과, 제9b도에 표시한 다상에서의 트립 특성에 차이를 생기지 않게 하기 때문이다.
이 피크치변환회로(210)의 출력은 단시한 트립회로(220)에 입력되어, 그 출력전류가 제7도에서 표시한 트립전류영역을 초과하였을 때, 상기 트립회로(220)에서 시한회로(70)로서의 출력신호를 내 보낸다.
다른 한편, (61), (62)의 출력은 제3도 및 제10도에 표시한 것과 같이 각각 최대상선택회로(160)의 입력으로 된다. 최대상선택회로(160)의 입력은 각 DC 변환회로(161), (162)에 인가되고, 이 입력은 DC 변환회로(161), (162)에 의하여 다소 리플을 가진 DC 신호전압으로 변환시킨다.
비교기(164)는 히스테리시스를 갖고 있으며 한번 선택된 상이 동일신호전압에서도 제일 우위로 된다.
제10도의 예에서는 차동증폭기(61)의 출력전압 VA가 선택되어 있으므로, VB신호는,
가 될 때까지 VB신호가 선택되지 않는다.
이것은 수 사이클에서 고빈도의 VA, VB의 절환을 방지하기 위한 것이고, 고빈도의 절환동작이 나중의 실효치변환회로(91)의 오차의 원인이 되기 때문이다. 상기 최대상선택회로(160)에서 선택된 상의 신호는 실효치변환회로(91)에 입력되어 그 출력은 DC 신호로 변환된다.
실효치변환회로(91)의 출력신호는 장시간 트립회로(170)에 입력되며 그 출력전류가 제7도에서 표시한 장시한 트립전류영역을 초과하였을 때 상기 트립회로(220)에서 시한회로(70)로서의 출력신호를 내보낸다.
시한회로(70)의 출력은 부족전압동작금지회로(50)의 출력스위치를 경유하여 개폐회로(120)의 입력을 트리거시키며 개폐회로(120)의 출력을 개로에서 페로케하여 전자트립장치(120)을 여자시킨다.
전자트립장치(120)은 개폐접점(201), (202)를 폐로에서 개로로 조작하여 사고전류를 차단시킨다.
이 동작특성 곡선은 전술한 제8도와 같은 것이다.
또 개폐접점(201), (202)을 흐르는 전류가 정격전류의 10% - 20% 정도의 적은 전류일 때에는 전원회로(500)의 출력전압은 시한회로(70)의 동작에 불충분한 상태이다. 이 상태에서 시한회로(70)가 잘못된 출력을 출력하는 것을 방지하기 위하여 부족전압동작금지회로(50)의 출력스위치가 개로로 되어 개폐회로(120)의 동작을 방지한다. 제11도에 다른 실시예를 표시한다.
이 실시 예에서는 최대상석상태회로(160)앞에 실효치변환회로(91), (92)를 접속시킨 예인 것이다. 또 제12도는 전파정류회로(31), (32)를 직렬로 한 회로이며 실효치검출은 할 수 없지만, 염가의 회로차단기를 제공할 수 있다. 또한, 제13도는 전파정류회로(31), (32)를 각각 검출저항체(41), (42)와 직렬접속하고, 각 직렬회로를 병렬로 접속시킨 것이다. 그리고 상기 실시예에 있어서는, 편의상, 2상의 교류전로(11), (12)를 차단시키는 회로차단기에 관하여 설명하였지만, 단상 또는 3상의 교류전로를 차단시키는 회로차단기어도 무방하다는 것은 말할 나위도 없다.
이상과 같이 이 발명에 의하면 회로차단기의 제어회로가 전원회로와 전류검출저항체를 직렬로 접속하고 차등증폭기에 의하여 전류검출저항체의 양단전위차를 전원회로내로 시프트(shift)하며, 또 전원회로전압이 제어회로의 동작에 불충분할때에만 출력할 수 있게 하였으므로 고정밀도의 트립특성을 염가로 실현할 수 있다.
Claims (5)
- 교류전로에 삽입된 부하개폐접점(201)과, 이 접점에 흐르는 전류를 검출하는 변류기(121)와, 이 변류기의 2차권선에 접속되고 상기 변류기의 교류 2차전류를 단방향전류로 변환시키는 정류회로(30)와, 이 정류회로의 출력단자간에 접속된 직류전압전원회로(500)와, 이 전원회로(500)에 직렬 접속된 전류검출저항체(40)와, 상기 전류검출저항체의 전압강하를 상기 전원회로의 출력의 (+)전위와, (-)전위의 사이의 출력신호를 변환시키는 차동증폭회로(60)와, 상기 전원회로에서 전력이 공급되며 상기 단방향전류에 비례하는 상기 차동증폭회로의 출력신호를 입력하도록 접속되고 상기 단방향전류의 소정의 크기에 대하여 소정시간 지연시키는 시한회로(70)와, 상기 시한회로의 출력에 의하여 개로에서 폐로로 조작되는 개폐회로(120)와, 이 개폐회로에 직렬 접속되고 그 직렬회로가 상기 정류회로와 상기 전원회로의 접속점과 상기 전원회로와 상기 전류검출저항체의 접속점 사이에 접속된 전자트립코일(80)과, 상기 개폐회로가 폐로됨으로서 여자됨과 동시에 상기 전자트립에 의하여 구동되어 상기 부하개폐접점을 폐로에서 개로로 하는 차단기구(100)와, 상기 직류전압 전원회로의 출력전압이 상기 차동증폭기나 상기 시한회로의 정상적인 동작에 불충분할때에는 상기 개폐회로가 개로에서 폐로로 오동작하지 않도록 접속된 부족전압금지회로(50)을 구비한 것을 특징으로 하는 회로차단기.
- 제1항에 있어서, 상기 전류검출저항체는 복수의 직렬저항체(41)(41)로 되며 각 검출저항체의 전압강하를 상기 직류전압전원회로 출력의 (+)측과 (-)측의 사이의 출력신호로 변환시키는 복수의 차동증폭기(60)(61)를 구비하고 상기 전원회로에서 멀리 떨어진 측의 차동증폭기의 이득을 다른 차동증폭기의 이득보다 크게 한 회로차단기.
- 제2항에 있어서, 상기 시한회로(70)는 전원회로(500)에서 가까운 측의 차동증폭기의 출력단자에 접속된 순간 트립회로(230)와, 이 순간 트립회로에 병렬 접속된 피크치변환회로(210)와 단시한 트립회로(220)의 직렬회로와, 상기 전원회로에서 떨어진 측의 차동증폭기의 출력단자에 접속된 실효치변환회로(91)와 장시한 트립회로(170)의 직렬회로를 포함하는 회로차단기.
- 제1항에 있어서, 다상의 각 교류전로에 삽입된 복수의 부하개폐접점(201)(202)과, 각 교류전로에 흐르는 전류를 검출하는 복수의 변류기(21)(22)와 상기 각 접점을 흐르는 전류의 순간치중 제일 큰 값에 비례하는 단방향전류가 흐르도록 전원회로(500)의 (-)측 단자에 접속된 검출저항체(40)와, 상기 각 접점을 흐르는 전류에 비례하는 단방향전류가 흐르도록 상기 검출저항체의 타단에 접속된 복수의 검출저항체(41), (42)와 상기 전원회로에서 떨어진 측의 복수의 상기 검출저항 각 전압강하를 상기 전원회로전압범위내의 출력신호로 변환시키는 복수의 차동증폭기(61)(62)와, 각 차동증폭기의 출력단자에 접속되어 상기 각 접점을 흐르는 전류에 비례하는 단방향전류가 최대로 되는 상(相)을 선택하여 1개의 실효치변환회로(91)에 출력전압을 인가하는 최대상선택회로(160)을 구비한 회로차단기.
- 제1항에 있어서, 다상의 각 교류전로에 삽입된 복수의 부가개폐접점(201)(202)과, 각 교류전로에 흐르는 전류를 검출하는 복수의 변류기(21)(22)와, 상기 각 접점을 흐르는 전류의 순간치중 제일 큰 값에 비례하는 단방향전류가 흐르도록 전원회로의 (-)측 단자에 접속된 검출저항체(40)와, 상기 각 접점을 흐르는 전류에 비례하는 단방향전류가 상기 검출저항체의 타단에 접속된 복수의 검출저항체(41)(42)와 상기 전원 회로에서 떨어진 측의 복수의 상기 검출저항의 각 전압강하를 상기 전원회로의 전압범위내의 출력신호로 변환시키는 복수의 차동증폭기(61)(62)와, 각 차동증폭기의 출력단자에 접속된 복수의 실효치변환회로(91)(92)와, 각 실효치변환회로의 출력단자에 접속되어 상기 각 접점을 흐르는 전류에 비례하는 단방향전류가 최대로 되는 상을 선택하는 최대상선택회로(160)와, 이 최대상선택회로의 출력단자에 접속된 장시한 트립회로(170)을 구비한 회로차단기.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP109332 | 1987-04-30 | ||
JP?62-109332 | 1987-04-30 | ||
JP62109332A JPH0787667B2 (ja) | 1987-04-30 | 1987-04-30 | 回路しや断器 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880013284A KR880013284A (ko) | 1988-11-30 |
KR910008532B1 true KR910008532B1 (ko) | 1991-10-18 |
Family
ID=14507539
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880003144A KR910008532B1 (ko) | 1987-04-30 | 1988-03-23 | 회로차단기 |
Country Status (6)
Country | Link |
---|---|
US (1) | US4849848A (ko) |
EP (1) | EP0289042B1 (ko) |
JP (1) | JPH0787667B2 (ko) |
KR (1) | KR910008532B1 (ko) |
DE (1) | DE3884259T2 (ko) |
ZA (1) | ZA883050B (ko) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0300077B1 (en) * | 1987-07-23 | 1993-03-17 | Mitsubishi Denki Kabushiki Kaisha | Overcurrent detector |
US5038246A (en) * | 1989-08-31 | 1991-08-06 | Square D Company | Fault powered, processor controlled circuit breaker trip system having reliable tripping operation |
US5117325A (en) * | 1990-01-23 | 1992-05-26 | Cooper Industries, Inc. | Controllable recloser for power line |
JPH03270631A (ja) * | 1990-03-16 | 1991-12-02 | Mitsubishi Electric Corp | 4極回路遮断器 |
US5179495A (en) * | 1990-08-02 | 1993-01-12 | Furnas Electric Company | Solid state overload relay |
US5774319A (en) * | 1993-10-27 | 1998-06-30 | Square D Company | Energy validation arrangement for a self-powered circuit interrupter |
JP3358264B2 (ja) * | 1993-12-28 | 2002-12-16 | 株式会社日立製作所 | 直流給電回路 |
KR100386815B1 (ko) * | 2001-06-26 | 2003-06-09 | 휴먼엘텍 주식회사 | 전자적인 트립이 가능한 과부하 검출 회로 및 이를 구비한회로차단기 |
GB0120748D0 (en) | 2001-08-25 | 2001-10-17 | Lucas Aerospace Power Equip | Generator |
US7111195B2 (en) | 2002-02-25 | 2006-09-19 | General Electric Company | Method and system for external clock to obtain multiple synchronized redundant computers |
US20030225481A1 (en) * | 2002-02-25 | 2003-12-04 | General Electric Company | Method and apparatus for optimizing redundant critical control systems |
US7058482B2 (en) * | 2002-02-25 | 2006-06-06 | General Electric Company | Data sample and transmission modules for power distribution systems |
US7532955B2 (en) | 2002-02-25 | 2009-05-12 | General Electric Company | Distributed protection system for power distribution systems |
US20030212473A1 (en) * | 2002-02-25 | 2003-11-13 | General Electric Company | Processing system for a power distribution system |
US7747356B2 (en) | 2002-02-25 | 2010-06-29 | General Electric Company | Integrated protection, monitoring, and control system |
US7636616B2 (en) | 2003-02-25 | 2009-12-22 | General Electric Company | Protection system for power distribution systems |
US7039822B2 (en) * | 2003-02-27 | 2006-05-02 | Promos Technologies Inc. | Integrated circuit memory architecture with selectively offset data and address delays to minimize skew and provide synchronization of signals at the input/output section |
US8284535B2 (en) * | 2008-11-14 | 2012-10-09 | Schneider Electric USA, Inc. | Backup tripping function for a circuit breaker with microcontroller-based fault detection |
KR101277225B1 (ko) * | 2012-05-25 | 2013-06-24 | 엘에스산전 주식회사 | 직류 회로차단기의 지락 검출이 가능한 전류검출 기구 |
EP3182141A1 (en) * | 2015-12-10 | 2017-06-21 | ABB Schweiz AG | Compensation signal circuit for compensating magnetisation errors in current transformers |
CN110326180B (zh) | 2017-02-28 | 2021-10-29 | 三菱电机株式会社 | 电子式电路断路器 |
CN112867928B (zh) | 2018-07-17 | 2024-09-17 | 哈勃股份有限公司 | 用于电力分配系统装置的电压采集器 |
DE102021109904A1 (de) | 2021-04-20 | 2022-10-20 | J. Schmalz Gmbh | Handhabungsvorrichtung mit definierter Ruhekonfiguration |
DE102021109902A1 (de) | 2021-04-20 | 2022-10-20 | J. Schmalz Gmbh | Handhabungsvorrichtung mit Steuerung |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4983485A (ko) * | 1972-12-13 | 1974-08-10 | ||
JPS5725121A (en) * | 1980-07-22 | 1982-02-09 | Tokyo Shibaura Electric Co | Stationary tripping device |
FR2501929A1 (fr) * | 1981-03-10 | 1982-09-17 | Merlin Gerin | Disjoncteur basse tension et procede de fabrication d'un capteur de courant |
US4442472A (en) | 1982-03-26 | 1984-04-10 | Siemens-Allis, Inc. | Solid state trip circuit with digital timer |
EP0133968B1 (en) * | 1983-07-29 | 1989-06-07 | Mitsubishi Denki Kabushiki Kaisha | Solid state overcurrent detector |
US4589052A (en) * | 1984-07-17 | 1986-05-13 | General Electric Company | Digital I2 T pickup, time bands and timing control circuits for static trip circuit breakers |
FR2578090B1 (fr) * | 1985-02-25 | 1989-12-01 | Merlin Gerin | Disjoncteur a declencheur statique numerise a fonction de declenchement a temps inverse |
FR2578112B1 (fr) * | 1985-02-25 | 1988-03-18 | Merlin Gerin | Disjoncteur a declencheur statique a chaine de traitement numerique shunte par une chaine de traitement analogique |
-
1987
- 1987-04-30 JP JP62109332A patent/JPH0787667B2/ja not_active Expired - Lifetime
-
1988
- 1988-03-23 KR KR1019880003144A patent/KR910008532B1/ko not_active IP Right Cessation
- 1988-04-28 ZA ZA883050A patent/ZA883050B/xx unknown
- 1988-04-28 US US07/187,139 patent/US4849848A/en not_active Expired - Fee Related
- 1988-04-29 DE DE88106912T patent/DE3884259T2/de not_active Expired - Fee Related
- 1988-04-29 EP EP88106912A patent/EP0289042B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
ZA883050B (en) | 1989-02-22 |
DE3884259D1 (de) | 1993-10-28 |
DE3884259T2 (de) | 1994-02-24 |
US4849848A (en) | 1989-07-18 |
JPS63274321A (ja) | 1988-11-11 |
JPH0787667B2 (ja) | 1995-09-20 |
EP0289042B1 (en) | 1993-09-22 |
EP0289042A2 (en) | 1988-11-02 |
KR880013284A (ko) | 1988-11-30 |
EP0289042A3 (en) | 1990-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910008532B1 (ko) | 회로차단기 | |
US4425596A (en) | Electric circuit breaker | |
KR910007670B1 (ko) | 회로차단기 | |
US4862312A (en) | Circuit breaker with overcurrent protection | |
US4819125A (en) | Overcurrent detector | |
KR910002069B1 (ko) | 회로차단기 | |
KR910003788B1 (ko) | 회로차단기 | |
KR910002988B1 (ko) | 회로 차단기 | |
US4866558A (en) | Circuit breaker | |
KR910008533B1 (ko) | 회로차단기 | |
KR910008534B1 (ko) | 회로차단기 | |
JPS6331418A (ja) | 回路しや断器 | |
RU1808163C (ru) | Устройство дл максимальной токовой защиты электроустановки переменного тока | |
JP2575475B2 (ja) | 回路しや断器 | |
JPH0787668B2 (ja) | 回路遮断器 | |
JP2923387B2 (ja) | 最大値検出回路 | |
JPH05174697A (ja) | 漏電遮断器 | |
JPH0379960B2 (ko) | ||
JPH0789703B2 (ja) | 回路しや断器 | |
JPH0676702A (ja) | 回路遮断器 | |
JPH0716288B2 (ja) | 静止形過電流継電器 | |
JPH0379935B2 (ko) | ||
JPS63274320A (ja) | 回路しや断器 | |
JPS62173918A (ja) | 回路しや断器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20011010 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |