KR910007195Y1 - Automatic tuning circuit - Google Patents

Automatic tuning circuit Download PDF

Info

Publication number
KR910007195Y1
KR910007195Y1 KR2019880019998U KR880019998U KR910007195Y1 KR 910007195 Y1 KR910007195 Y1 KR 910007195Y1 KR 2019880019998 U KR2019880019998 U KR 2019880019998U KR 880019998 U KR880019998 U KR 880019998U KR 910007195 Y1 KR910007195 Y1 KR 910007195Y1
Authority
KR
South Korea
Prior art keywords
signal
output
system operation
video signal
unit
Prior art date
Application number
KR2019880019998U
Other languages
Korean (ko)
Other versions
KR900013813U (en
Inventor
최주현
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880019998U priority Critical patent/KR910007195Y1/en
Publication of KR900013813U publication Critical patent/KR900013813U/en
Application granted granted Critical
Publication of KR910007195Y1 publication Critical patent/KR910007195Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.No content.

Description

PAL/SECAM-L방식의 자동 선국회로Automatic tuning circuit of PAL / SECAM-L method

제1도는 종래이 회로도.1 is a conventional circuit diagram.

제2도는 본 고안의 회로도.2 is a circuit diagram of the present invention.

제3도는 본 고안의 각부 파형도.3 is a waveform diagram of each part of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 노이즈필터 2 : 수평동기 검출부1: Noise filter 2: Horizontal synchronization detector

4 : 신호제한부 5 : 노이즈제거 및 신호반전부4: Signal limiter 5: Noise reduction and signal inversion

6 : 시스템동작신호 검출부 7 : 시스템동작 스위칭부6: system operation signal detection unit 7: system operation switching unit

B1, B2: 3-스테이트 버퍼B 1 , B 2 : 3-state buffer

본 고안은 PAL/SECAM-L방식의 텔레비젼에 있어서, 방송 방식에 관계없이 동일 위상의 비데오 신호가 출력되게 하므로써 자동적으호 방송을 선국 할수 있도록한 PAL/SECAM-L방식의 자동선국회로에 관한 것이다.The present invention relates to a PAL / SECAM-L type automatic tuning circuit that automatically tunes a call by outputting a video signal of the same phase regardless of the broadcasting type.

중간주파 출력비데오 신호가 PAL방식에서는 포지티브(Positive)로 출력되고 SECAM-L방식에는 네가티브(Negative)로 출력되게 되므로 PAL/SECAM-L방식에서는 중간주파 출력 비데오 신호가 제1도에서와 같이 구성된 3-스테이트 버퍼(B1)(B2)를 통하여 출력되게 한후 상기 3-스테이트 버퍼(B1)(B2)의 구동 선택스위치(SW1)로 선택하여 주므로써 출력되는 중간주파 출력비데오 신호는 항상 일정한 위상의 비데오 신호로 출력되게 하였다.In the PAL / SECAM-L method, the intermediate frequency output video signal is output as positive in the PAL method and negative in the SECAM-L method. - state buffer (B 1) (B 2) a hanhu outputted the 3-state buffer through (B 1) (B 2) drives the selection switch (SW 1) which is an intermediate state meurosseo selecting and outputting to the output frequency of the video signal Always output video signal of constant phase.

이때 3-스테이트 버퍼(B2)는 입력 위상을 반전시켜 출력시키게 된다.At this time, the 3-state buffer B 2 inverts the input phase and outputs the inverted phase.

즉 PAL방송 수신시에는 선택스위치(SW1)를 전원(B+)에 접속시켜 3-스테이트 버퍼(B1)가 '온'되게 하므로써 포지티브 비데오 신호가 그대로 출력되고 SECAM-L방송 수신시에는 선택스위치(SW1)를 접지에 접속시켜 3-스테이트 버퍼(B2)가 '온'되게 하므로 네가티브의 비데오 신호가 반전용 3-스테이트 버퍼(B2)에서 반전된 후 포지티브 비데오 신호로 출력되는 것이다.That is, when PAL broadcasting is received, the selector switch SW 1 is connected to the power supply B + so that the 3-state buffer B 1 is turned on, so that the positive video signal is output as it is and selected when receiving SECAM-L broadcasting. Since the 3-state buffer B 2 is 'on' by connecting the switch SW 1 to ground, the negative video signal is inverted in the inverting 3-state buffer B 2 and then output as a positive video signal. .

따라서 PAL방식과 SECAM-L방식의 중간주파 출력 비데오신호가 서로 위상이 상이하여도 출력 비데오 신호는 동일 위상이므로 채널을 탐색하여 방송을 선국할수 있는 것이다.Therefore, even if the PAL and SECAM-L intermediate video output signals are out of phase with each other, the output video signals are in phase so that the broadcast can be tuned by searching for channels.

그러나 이 같은 방식은 방송 방식의 상이함에 따라 선택스위치(SW1)를 절환시켜 주어야만 하는 불편함이 있으며 또한 방송 선국시 어느한 방식을 선택하여 채널 탐색을 한후에는 다시 선택스위치(SW1)를 절환시켜 다른 방식을 선택한후에 다시 채널탐색을 행하여야 하는 불편이 있는 것이었다.However, this method is inconvenient to switch the selection switch (SW 1 ) according to the different broadcast method, and also to switch the selection switch (SW 1 ) after searching the channel by selecting any method when broadcasting. In other words, it was inconvenient to select another method and perform channel search again.

즉 종래에는 방송 방식에 따라 일일이 선택스위치(SW1)를 절환시켜 주어야만 방송을 선국할수 있음 채널탐색시 불편하게 되는 단점이 있었다.That is, in the related art, broadcasting can be tuned only when the selection switch SW 1 is switched in accordance with the broadcasting method.

본 고안은 이와 같은 점을 감안하여 방송 방식에 관계없이 일정한 위상의 비데오 신호가 출력되게 하므로써 방송을 자동적으로 선국할수 있도록 한 것이다.In view of the above, the present invention allows video to be automatically tuned by outputting a video signal having a constant phase regardless of the broadcasting method.

이를 첨부 도면에 의거 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.

제2도는 본 고안의 회로도로써 본 고안은 중간주파 출력비데오 신호가 시스템 동작 스위칭부(7)의 3-스테이트 버퍼 (B1)(B2)를 방송 방식에 따라 선택적으로 통과한후 출력되게 구성된 회로에 있어서, 상기 3-스테이트 버퍼(B1)(B2)의 선택을 방송 방식에 따라 자동적으로 선택해 주어 방송 방식에 관계없이 시스템 동작 스위칭부(7)의 출력측으로는 동일 위상의 비데오 신호가 출력되게 구성한 것이다.2 is a circuit diagram of the present invention, the present invention is configured to be output after the intermediate frequency output video signal selectively passes through the 3-state buffer (B 1 ) (B 2 ) of the system operation switching unit 7 in accordance with the broadcast method In the circuit, the selection of the three-state buffer (B 1 ) (B 2 ) is automatically selected according to the broadcasting method, so that a video signal of the same phase is output to the output side of the system operation switching unit 7 regardless of the broadcasting method. The output is configured.

즉 중간주파 출력 비데오 신호는 저항(R1)을 통하여 제너다이오드(ZD1)가 연결된 리미터(LT)에 인가되어 접지 전위를 중심으로 신호제한 되게 신호제한부(4)를 구성하고 신호제한부(4)에서 리미트된 비데오 신호는 노이즈 제거 및 신호반전(5)의 노이즈필터(1)에서 노이즈를 제거시킨후 신호 반전용 인버터(I1)를 통하여 수평동기 검출부(2)에 인가되게 구성한다.That is, the intermediate frequency output video signal is applied to the limiter LT to which the zener diode ZD 1 is connected through the resistor R 1 to configure the signal limiting unit 4 so as to limit the signal around the ground potential. The video signal limited in 4) is configured to be applied to the horizontal synchronous detection unit 2 through the signal inverting inverter I 1 after removing the noise from the noise filter 1 of the noise removing and signal inversion 5.

수평동기 검출부(2)에서는 수평동기 신호가 인가되는 기간에만 동작하여 검출된 동기신호를 시스템 동작신호검출부(6)의 비교기(cp1)의 일측단자(+)에 인가되게 구성하여 타측단자(-)에 저항(R2)과 제너다이오드(ZD2)를 통하여 인가되는 전압레벨과 비교되게 하므로써 디지탈-아나로그 변환기(3)에는 수평동기검출부(2)에서 검출한 동기신호가 인가될때 펄스가 인가되게 구성한다.The horizontal synchronization detector 2 operates only during a period when the horizontal synchronization signal is applied, and configures the detected synchronization signal to be applied to one terminal (+) of the comparator cp 1 of the system operation signal detector 6 so that the other terminal (- The pulse is applied to the digital-analog converter 3 when the synchronization signal detected by the horizontal synchronization detector 2 is applied to the digital-to-analog converter 3 by comparing the voltage to the voltage level applied through the resistor R 2 and the zener diode ZD 2 ). To be configured.

그리고 디지탈-아나로그 변환기(3)에서는 상기 비교기(cp1)의 출력을 아나로그 변환시켜 시스템 동작스위칭부(7)의 3-스테이트 버퍼(B1)(B2)구동을 제어하게 구성한 것이다.In the digital-to-analog converter 3, the output of the comparator cp 1 is analog-converted so as to control the driving of the 3-state buffer B 1 (B 2 ) of the system operation switching unit 7.

즉 중간주파 출력 비데오 신호는 PAL/SECAM-L방식에 따라 서로 다른 위상으로 출력되고 이러한 비데오신호는 신호제한부(4), 노이즈 제거 및 신호반전부(5), 수평동기 검출부(2)및 시스템 동작신호 검출부(6)를 통하여 시스템 동작 스위칭부(7)의 3-스테이트 버퍼(B1)(B2)구동을 제어하므로써 출력되는 비데오 신호는 방송 방식에 관계없이 동일 위상으로 출력되어진다.That is, the intermediate frequency output video signal is output in different phases according to the PAL / SECAM-L method, and the video signal is output to the signal limiter (4), the noise canceling and signal inverter (5), the horizontal synchronization detector (2), and the system. The video signal output by controlling the 3-state buffer B 1 (B 2 ) driving of the system operation switching unit 7 through the operation signal detection unit 6 is output in the same phase regardless of the broadcasting system.

이와 같이 구성된 본 고안의 작용효과를 제3도를 참조로 설명한다.The effect of the present invention configured as described above will be described with reference to FIG.

본 고안은 제3도의 (a)에서와 같이 포지리브인 PAL방식의 중간주파 출력 비데오 신호는 3-스테이트 버퍼(B1)를 통하여 그대로 출력되게 하고 제3도의 (a)에서와 같이 네가티브인 SECAM-L방식의 중간주파출력 비데오 신호는 3-스테이트 버퍼(B2)를 통하여 반전된후 포지티브 비데오 신호로 출력되게 하므로써 PAL/SECAM-L방식에 관계없이 출력되는 비데오 신호는 자동적으로 포지티브의 비데오 신호로 출력되게 한것이다.The present invention allows the intermediate frequency output video signal of the PAL method that is positive rib as shown in (a) of FIG. 3 to be output as it is through the 3-state buffer (B 1 ), and the negative SECAM as shown in (a) of FIG. The video signal of the -L method is automatically reversed through the 3-state buffer (B 2 ) and then outputted as a positive video signal. Therefore, the video signal output automatically is a positive video signal regardless of the PAL / SECAM-L method. To be printed.

먼저 신호제한부(4)의 입력측에는 제3도의 (a)에서와 같이 PAL방식인 경우 포지티브 비데오 신호를 입력시키고 SECAM-L방식인 경우에는 네가티브 비데오신호를 입력시키게 된다.First, as shown in (a) of FIG. 3, a positive video signal is input to the input side of the signal limiter 4, and a negative video signal is input to the SECAM-L method.

신호제한부(4)로 입력되는 제3도의 (a)에서와 같은 비데오 신호는 제너다이오드(ZD1)가 연결된 리미터(LT)에서 접지 전위를 중심으로 리미트되므로써 신호제한부(4)에서 출력되는 비데오 신호는 제3도의(b)에서와 같이 리이트되어 출력되게 된다.The video signal as shown in (a) of FIG. 3 input to the signal limiter 4 is output from the signal limiter 4 by limiting the ground potential at the limiter LT to which the zener diode ZD 1 is connected. The video signal is output as output as shown in (b) of FIG.

이와 같이 신호제한부(4)에서 리미트된 제3도의 (b)에서와 같은 PAL방식과 SECAM-L방식의 비데오 신호는 노이즈제거 및 신호반전부(5)의 노이즈 필터(1)에 인가되어 비데오 신호에 포함되었던 노이즈를 제거시킨후 신호 반전용 인버터(I1)에서 반전시켜 수평동기 검출부(2)에 인가시킨다.In this way, the PAL and SECAM-L video signals as shown in (b) of FIG. 3, which are limited by the signal limiting section 4, are applied to the noise filter 1 of the noise canceling and signal inverting section 5, and then the video. After the noise included in the signal is removed, the signal is inverted in the inverter I 1 and applied to the horizontal synchronization detector 2.

즉 신호 선택부(4)에서 제한된 비데오 신호는 노이즈제거 및 신호반전부(5)를 통하여 제3도의 (c)에서와 같이 노이즈를 제거시킴과 동시에 신호를 반전시켜 수평동기 검출부(2)에 인가시키게 된다.In other words, the video signal limited by the signal selector 4 is applied to the horizontal synchronous detection unit 2 by removing the noise and inverting the signal as shown in (c) of FIG. 3 through the noise removing and signal inverting unit 5. Let's go.

제3도의 (c)에서와 같은 비데오 신호가 인가되는 수평동기 검출부(2)에서는 수평동기 신호가 있을때만 동작하여 동기신호를 검출해 내게 된다.The horizontal synchronous detection unit 2 to which the video signal as shown in FIG. 3 (c) is applied operates only when there is a horizontal synchronous signal to detect the synchronous signal.

즉 수평동기 검출부(2)는 제3도의 (d)에서와 같은 수평동기 신호가 인가된 경우만 동작하여 제3도의 (c)에서와 같은 비데오 신호중의 동기신호를 검출해 내는 것으로 이 같은 동기검출부(2)에서 검출된 동기신호는 제3도의 (e)에서와 같이 출력되어 진다.In other words, the horizontal synchronization detector 2 operates only when the horizontal synchronization signal as shown in (d) of FIG. 3 is applied to detect the synchronization signal in the video signal as shown in (c) of FIG. The synchronization signal detected in (2) is output as shown in (e) of FIG.

이때 수평동기 검출부(2)에서 출력되어지는 동기신호는 PAL방식일 경우에만 출력되어지고 SECAM-L방식일 경우에는 동기신호가 검출되지 않게 된다.At this time, the synchronization signal output from the horizontal synchronization detector 2 is output only in the PAL method, and the synchronization signal is not detected in the SECAM-L method.

그리고 제3도의 (e)에서와 같이 수평동기 검출부(2)에서 검출되어진 동기신호는 비교기(cp1)의 일측단자(+)에 인가되어 타측단자(-)로 저항(R2)과 제너다이오드(ZD2)에 의해 설정된 전압으로 비교되므로써 비교기(cp1)의 출력측으로는 제3도의 (f)에서와 같은 펄스신호가 출력되어진다.As shown in (e) of FIG. 3, the synchronization signal detected by the horizontal synchronization detector 2 is applied to one terminal (+) of the comparator cp1 to the other terminal (-) to the resistor R 2 and the zener diode ( By comparing the voltage set by ZD 2 ), the pulse signal as shown in (f) of FIG. 3 is output to the output side of the comparator cp 1 .

이는 수평동기 검출부(2)에서 제3도의 (e)에서와 같이 PAL방식일 경우 동기신호는 출력시키고 SECAM-L방식일 경우 동기신호를 출력시키지 않게 되므로 이러한 동기신호를 비교기(cp1)의 일측단자(+)에 인가시켜 저항(R2)과 제너다이오드(ZD2)로 설정된 전압과 비교되게 하므로써 비교기(cp1)의 출력측으로는 PAL방식일 경우 제3도의 (f)에서와 같은 펄스가 출력되어지고 SECAM-L방식일 경우에는 제3도의 (f)에서와 같이 펄스가 출력되지 않게된다.This case of the PAL system as in the third degree (e) from the horizontal sync detector (2) a synchronization signal is output and SECAM-L system days if not not to output a synchronization signal, so one side of such a synchronization signal comparator (cp 1) When applied to the terminal (+) and compared with the voltage set by the resistor (R 2 ) and the zener diode (ZD 2 ), the output pulse of the comparator (cp 1 ) is the same as the pulse (f) in FIG. In the case of SECAM-L system, the pulse is not output as shown in (f) of FIG.

이러한 제3도의 (f)에서와 같은 비교기(CP1)의 출력은 디지탈-아나로그 변환기(3)를 통하여 아나로그 전압으로 변환되어 전후 시스템 동작 스위칭부(7)의 3-스테이트 버퍼(B1)(B2)구동을 제어하게 된다.The output of the comparator CP 1 as shown in FIG. 3 (f) is converted into an analog voltage through the digital-analog converter 3 so that the three-state buffer B 1 of the front and rear system operation switching unit 7 (B 2 ) Drive is controlled.

즉 디지탈-아나로그변환기(3)에서는 PAL방식일 경우 제3도의 (f)에서와 같은 펄스에 의하여 하이레벨을 출력시키고 SECAM-L방식일 경우에는 펄스가 입력되지 않으므로 로우레벨을 출력시키게 되며 이러한 디지탈-아나로그 변환기(3)의 출력전압은 3-스테이트 버퍼(B1)(B2)의 구동을 제어하게 된다.That is, in the digital-analog converter 3, the high level is output by the pulse as shown in (f) of FIG. 3 in the PAL mode, and the low level is output because the pulse is not input in the SECAM-L mode. The output voltage of the digital-analog converter 3 controls the driving of the 3-state buffer B 1 (B 2 ).

따라서 PAL방식일 경우 시스템 동작 스위칭부(7)에 하이레벨이 인가되므로 3-스테이트 버퍼(B1)는 '온'되고 3-스테이트 버퍼(B2)는 '오프'되어 PAL방식일때 포지티브 인가되는 중간주파 출력 비데오 신호는 3-스테이트 버퍼(B1)를 통하여 포티리브 비데오 신호 상태로 출력되게 한다.Therefore, since the high level is applied to the system operation switching unit 7 in the PAL method, the 3-state buffer B 1 is 'on' and the 3-state buffer B 2 is 'off', which is positively applied in the PAL method. The intermediate frequency output video signal is caused to be output in the fortirib video signal state through the 3-state buffer B 1 .

그러나 SECAM-L방식일 경우 시스템 동작 스위칭부(7)에 로우레벨이 인가되므로 3-스테이트 버퍼(B1)는 '오프'되고 3-스테이트 버퍼(B1)는 '온'되어 SECAM-L방식일때 네가티브로 인가되는 중간주파 출력 비데오신호는 3-스테이트 버퍼(B2)를 통하여 출력되게 되며 이때 3-스테이트 버퍼(B2)는 신호 출력을 반전시키게 되므로 최종 출력되는 비데오 신호는 포지티브 상태로 출력되게 된다.However, in the SECAM-L method, since the low level is applied to the system operation switching unit 7, the 3-state buffer B 1 is 'off' and the 3-state buffer B 1 is 'on', so the SECAM-L method is used. In this case, the negative frequency output video signal that is applied negative is output through the 3-state buffer (B 2 ), and the 3-state buffer (B 2 ) inverts the signal output, so the final output video signal is output in the positive state. Will be.

이와 같이 본 고안은 중간주파 출력비데오 신호가 포지티브 이면(PAL방식이면) 디지탈-아나로그변환기(3)가 하이레벨을 출력시켜 시스템 동작 스위칭부(7)의 3-스테이트 버퍼(B1)를 '온'시키므로써 입력비데오 신호가 그대로 출력되게 하고, 중간주파 출력 비데오 신호가 네가티브 이면 (SECAM-L방식이면)디지탈-아나로그 변환기(3)가 로우레벨을 출력시켜 시스템 동작 스위칭부(7)의 반전용 3-스테이트 버퍼(B2)를 '온'시키므로써 입력 비데오 신호가 반전되어 포지티브의 비데오 신호로 출력되게 하는 것이다.As such, the present invention provides that the digital-analog converter 3 outputs the high level when the intermediate frequency output video signal is positive (PAL mode), so that the 3-state buffer B 1 of the system operation switching unit 7 is' By turning it on, the input video signal is output as it is. If the intermediate frequency output video signal is negative (SECAM-L type), the digital-analog converter 3 outputs a low level so that the system operation switching unit 7 By turning on the inverting three-state buffer B 2 , the input video signal is inverted and output as a positive video signal.

따라서 본 고안은 방송 방식이 PAL또는 SECAM-L방식에 관계없이 즉 중간주파 출력 비데오 신호가 포지티브이든 네가티브이든지에 관계없이 비데오 신호의 위상을 포지티브로 출력시키게 되므로써 어떠한 방식에서든지 자동적으로 방송을 선국할수 있게된다.Therefore, the present invention is able to automatically tune in any method by outputting the phase of the video signal positively regardless of whether the broadcasting method is PAL or SECAM-L, regardless of whether the medium frequency output video signal is positive or negative. do.

즉 본 고안은 방송 방식에 관계없이 일정한 위상의 비데오 신호를 출력시킴으로서 방송을 선국할수 있는 효과가 있는 것이다.In other words, the present invention has the effect of tuning the broadcast by outputting a video signal of a constant phase regardless of the broadcast method.

Claims (2)

동일위상의 비데오 신호를 출력시키는 시스템 동작 스위칭부(7)에 있어서, 중간 주파 출력비데오 신호를 일정레벨로 제한하는 신호제한부(4)와, 상기 신호제한부(4)의 출력신호를 노이즈 제거시키고 반전시켜 출력시키는 노이즈 제거 및 신호 반전부(5)와, 상기 노이즈 제거 및 신호반전부(5)의 출력신호가 인가되고 수평동기신호 인가시에 동작되어 동기신호를 검출하는 수평동기 검출부(2)와, 상기 수평동기 검출부(2)의 동기신호로 시스템 동작 스위칭부(7)의 구동을 제어하는 시스템 동작 신호 검출부(6)로 구성된 PAL/SECAM-L방식의 자동 선국회로.In the system operation switching unit (7) for outputting video signals of the same phase, the signal limiting unit (4) for limiting the intermediate frequency output video signal to a constant level and the output signal of the signal limiting unit (4) are noise-removed. A noise canceling and signal inverting unit 5 for outputting the inverted signal and inverting the same; And a system operation signal detection unit (6) for controlling the drive of the system operation switching unit (7) by the synchronization signal of the horizontal synchronization detection unit (2). 제1항에 있어서, 시스템 동작신호 검출부(6)는 수평동기 검출부(2)에서 검출된 동기신호를 비교기(cp1)에서 기준전압과 비교시킨후 디지탈-아나로그 변환기(3)에서 아나로그 전압으로 변환시켜 시스템 동작 스위칭부(7)의 3-스테이트 버퍼(B1)(B2)구동을 제어하게 구성한 PAL/SECAM-L방식의 자동 선국회로.2. The system operation signal detection unit (6) according to claim 1, wherein the system operation signal detection unit (6) compares the synchronization signal detected by the horizontal synchronization detection unit (2) with a reference voltage in the comparator (cp 1 ), PAL / SECAM-L automatic tuning circuit configured to control the 3-state buffer (B 1 ) (B 2 ) driving of the system operation switching unit (7).
KR2019880019998U 1988-12-01 1988-12-01 Automatic tuning circuit KR910007195Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880019998U KR910007195Y1 (en) 1988-12-01 1988-12-01 Automatic tuning circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880019998U KR910007195Y1 (en) 1988-12-01 1988-12-01 Automatic tuning circuit

Publications (2)

Publication Number Publication Date
KR900013813U KR900013813U (en) 1990-07-06
KR910007195Y1 true KR910007195Y1 (en) 1991-09-24

Family

ID=19281871

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880019998U KR910007195Y1 (en) 1988-12-01 1988-12-01 Automatic tuning circuit

Country Status (1)

Country Link
KR (1) KR910007195Y1 (en)

Also Published As

Publication number Publication date
KR900013813U (en) 1990-07-06

Similar Documents

Publication Publication Date Title
KR100206781B1 (en) Superhigh speed automatic channel memory and switching device and its control method therefor
US5119177A (en) Automatic 3-mode switching circuit of a color television set
KR910007195Y1 (en) Automatic tuning circuit
KR940008703Y1 (en) Apparatus for eliminating noise when switching between multi modes in tv receiver
KR100433071B1 (en) Video signal clamping circuiti
KR0133144B1 (en) A contrast mute circuit of multi-sync monitor
KR930003450Y1 (en) Tv channel display circuit
KR920000762Y1 (en) Av signal circuit
KR920008265Y1 (en) Circuit of auto-selecting sound system in multi tv
KR930011289B1 (en) Noise remove circuit
KR19980044420A (en) Audio signal switching circuit of multiple video receiver
KR910001583Y1 (en) Broad casting display circuit for multi-audio television
KR890008439Y1 (en) Automatic tuning circuit of vtr
KR910007284Y1 (en) Mode automatic selecting circuits for multimode display apparatus
KR100226477B1 (en) Sound signal control circuit in tv
KR860001146B1 (en) Noise eliminated circuit
KR930001433Y1 (en) Automatic tv/vcr mode transfer apparatus
KR970001901Y1 (en) Auto-control circuit for y/c signal delay time
KR0164560B1 (en) Automatic selection circuit of interband
KR970005043Y1 (en) Auto-transfer circuit of pal bg and n-pal at the time of vcr reproducing
KR910008287Y1 (en) Jitter clear circuit of color tv
KR900005133Y1 (en) Audio noise reduction circuit
JPH0528836Y2 (en)
KR890008581Y1 (en) Automatic mode selection in fm receiver
KR930000999A (en) Aperture control circuit using screen division

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee