KR910006312Y1 - Sound level display circuit - Google Patents

Sound level display circuit Download PDF

Info

Publication number
KR910006312Y1
KR910006312Y1 KR2019880006637U KR880006637U KR910006312Y1 KR 910006312 Y1 KR910006312 Y1 KR 910006312Y1 KR 2019880006637 U KR2019880006637 U KR 2019880006637U KR 880006637 U KR880006637 U KR 880006637U KR 910006312 Y1 KR910006312 Y1 KR 910006312Y1
Authority
KR
South Korea
Prior art keywords
nand
input terminal
terminal
output
gate
Prior art date
Application number
KR2019880006637U
Other languages
Korean (ko)
Other versions
KR890024007U (en
Inventor
조성용
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019880006637U priority Critical patent/KR910006312Y1/en
Publication of KR890024007U publication Critical patent/KR890024007U/en
Application granted granted Critical
Publication of KR910006312Y1 publication Critical patent/KR910006312Y1/en

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03BAPPARATUS OR ARRANGEMENTS FOR TAKING PHOTOGRAPHS OR FOR PROJECTING OR VIEWING THEM; APPARATUS OR ARRANGEMENTS EMPLOYING ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ACCESSORIES THEREFOR
    • G03B31/00Associated working of cameras or projectors with sound-recording or sound-reproducing means

Abstract

내용 없음.No content.

Description

뷔파인더의 음성레벨 표시회로V Finder audio level display circuit

제1도는 본 고안의 전체 블록도.1 is a block diagram of the present invention.

제2도는 본 고안의 상세 회로도.2 is a detailed circuit diagram of the present invention.

제3도는 음성레벨 표시영역을 도시한 뷔파인더 화면.3 is a viewfinder screen showing a voice level display area.

제4도는 제2도의 각부 출력파형도.4 is an output waveform diagram of each part of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

가 : 적분회로 나 : 표시영역설정회로A: integrating circuit b: display area setting circuit

다 : 스위칭회로 라 : 완충증폭회로C) switching circuit d) buffer amplifier circuit

마 : 톱니파발생기 바 : 비교회로E: Sawtooth generator bar: comparison circuit

사 : 출력제어회로 아 : 단안정멀티바이브레이터4: Output control circuit Ah: Monostable multivibrator

SR : 시프트레지스터 NAND1-NAND3: 낸드게이트SR: Shift register NAND 1 -NAND 3 : NAND gate

OR : 오아게이트 BUF : 버퍼OR: Oagate BUF: Buffer

OP : 연산증폭기 FET : 전계효과트랜지스터OP: Operational Amplifier FET: Field Effect Transistor

COM : 비교기 INV : 인버터COM: Comparator INV: Inverter

TR1, TR2: 트랜지스터 R1-R10: 저항TR 1 , TR 2 : transistor R 1 -R 10 : resistance

C1-C4: 콘덴서 VR1, VR2: 가변저항C 1 -C 4 : Capacitor VR 1 , VR 2 : Variable resistor

D1: 다이오드D 1 : Diode

본 고안은 비디오 카메라(Video Camera)처럼 뷔파인더(View Finder)를 사용하는 카메라 시스템에 이용할 수 있는 음성레벨 표시회로에 관한 것으로, 특히 입력되는 음성신호 레벨의 변화에 따라 뷔파인더상의 커서(cursor)가 좌우로 이동 되도록 함으로써 음성신호의 녹음상태를 확인 감시할 수 있도록 한 뷔파인더의 음성레벨 표시회로에 관한 것이다.The present invention relates to a voice level display circuit that can be used in a camera system that uses a view finder, such as a video camera, and in particular, a cursor on the bufinder according to a change in the input voice signal level. It relates to a voice level display circuit of the bus finder to be able to check and monitor the recording state of the audio signal by moving the left and right.

종래에는 비디오 카메라로 어떤 장면을 녹화할 때 영상 신호의 녹화상태는 뷔파인더로 확인, 감시하는 것이 가능했으나 음성신호의 녹음상태는 확인하기 어려워 녹음이 제대로 되고 있는지를 판별할 수 없는 결점이 있었고 녹음상태을 확인하기 위해서는 카메라에 이어폰(ear phone) 단자를 연결한 뒤 상기 이어폰을 통해 들리는 소리로 음성신호의 녹음상태를 감시하거나 직접 VTR을 사용해 녹음상태를 확인해야 하는 결점이 있었다.Conventionally, when recording a scene with a video camera, it was possible to check and monitor the recording state of the video signal with V Finder, but it was difficult to check the recording state of the audio signal. In order to check the status, there was a drawback of connecting an earphone terminal to a camera and monitoring a recording state of a voice signal by a sound heard through the earphone or directly checking a recording state using a VTR.

본 고안은 이러한 점을 감안하여, 수직구동펄스와 귀선 소거펄스를 이용해 뷔파인더상에 음성레벨 표시영역을 설정한 뒤 음성신호를 증폭하여 톱니파 발생기로부터 출력된 기준 톱니파신호와 비교함으로써 음성레벨변화를 펄스폭변화로 나타내고 이를 다시 일정폭의 커서펄스로 변환함으로써 뷔파인더 화면상에 나타나는 커서의 위치와 변화로 음성신호의 녹음상태를 알 수 있게 안출한 것으로, 이를 첨부된 도면에 의하여 설정하면 다음과 같다.In view of this, the present invention sets the voice level display area on the finder using the vertical driving pulse and the blanking pulse, and then amplifies the voice signal and compares it with the reference sawtooth signal output from the sawtooth generator. By changing the pulse width and converting it into a cursor pulse of a certain width, the recording state of the voice signal can be known by the position and change of the cursor appearing on the finder screen. same.

제1도는 본 고안의 전체 블록도 이고, 제2도는 본 고안의 상세회로도를 도시한 것으로 제1도와 제2도에서 도시한 바와같이 수직구동 펄스단자(A)와 귀선소거 펄스단자(B)는 시프트레지스터(Shift Regiser : SR), 낸드게이트(NAND1-NAND3), 오아게이트(OR), 저항(R1)으로 구성되어 커서의 이동영역을 설정하는 표시영역 설정회로(나)에 연결하고 음성신호 입력단자(C)는 저항(R3)과 콘덴서(C1)로 구성된 적분회로(가)를 통해 트랜지스터(TR1)와 저항(R2)으로 구성되어 음성신호가 입력되는 것을 제어하는 스위칭회로(다)에 연결하며 상기 표시영역 설정회로(나)는 상기 스위칭회로(다)에 연결함과 아울러 연산증폭기(OP), 전계효과 트랜지스터(FET), 가변저항(VR1) (VR2), 저항(R6-R8), 콘덴서(C2)로 구성된 톱니파 발생기(마)와 트랜지스터(TR2), 저항(R9), 콘덴서(C3)로 구성된 출력 제어회로(사)에 각각 연결하고 상기 스위칭회로(다)는 음성신호를 증폭하는 버퍼(BUT)로 구성된 완충 증폭회로(라)에 연결하여 상기 완충증폭회로(라)와 비교기(CON) 및 저항(R4), (R5)으로 구성된 톱니파 발생기(마)는 기준 톱니파신호와 음성신호를 비교하는 비교회로(바)에 연결하고 상기 비교회로(바)와 출력제어회로(사)는 인버터(INV), 다이오드(D1), 저항(R10), 콘덴서(C4)로 구성된 단안정 멀티바이브레이터(아)에 연결하여 구성한 것이다.1 is an overall block diagram of the present invention, and FIG. 2 is a detailed circuit diagram of the present invention. As shown in FIGS. 1 and 2, the vertical driving pulse terminal A and the blanking pulse terminal B are It is composed of a shift register (SR), a NAND gate (NAND 1- NAND 3 ), an oragate (OR), and a resistor (R 1 ), and is connected to the display area setting circuit (B) that sets the movement area of the cursor. The voice signal input terminal C is composed of a transistor TR 1 and a resistor R 2 through an integrated circuit composed of a resistor R 3 and a capacitor C 1 to control input of a voice signal. It is connected to a switching circuit (C), and the display area setting circuit (B) is connected to the switching circuit (C), and an operational amplifier (OP), a field effect transistor (FET), a variable resistor (VR 1 ) (VR 2 ). ), A sawtooth generator (e) consisting of a resistor (R 6 -R 8 ), a capacitor (C 2 ) and a transistor (TR 2 ), a resistor (R 9 ), a capacitor (C 3 ) The switching circuit (C) is connected to an output control circuit (G) configured respectively, and the switching circuit (C) is connected to a buffer amplification circuit (D) composed of a buffer (BUT) for amplifying a voice signal. ) And a sawtooth wave generator (e) consisting of resistors (R 4 ) and (R 5 ) are connected to a comparison circuit (bar) for comparing a reference sawtooth signal and a voice signal, and the comparison circuit (bar) and the output control circuit (g). Is configured by connecting to a monostable multivibrator (a) composed of an inverter (INV), a diode (D1), a resistor (R 10 ), and a capacitor (C 4 ).

상기와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effect of the present invention configured as described above in detail.

귀선소거 펄스단자(B)를 통해 제4도의 (a)에서 도시한 것과 같은 귀선소거펄스가 인가되고 수직구동 펄스단자(A)를 통해 제4도의 (b)에서 도시한 것과 같은 수직구동펄스가 인가되면 표시영역 설정회로(나)에서는 제3도에서 도시한 바와같이 전체화면을 분할하여 뷔파인더 화면상에 커서의 이동영역을 설정해 주게 되는데 상기 표시영역 설정회로(나)의 낸드게이트(NAND1) (NAND2)는 시프트레지스터(SR)의 출력단자(Q4)로부터 출력되는 제4도의 (c)에서 도시한 것과 같은 펄스와 수직구동펄스를 입력으로 하는 R/S플립플롭으로 동작함으로써 상기 시프트레지스터(SR)의 입력단자(OP1)에 4H(H : Horizontal scanning time)분의 펄스를 공급해 주게 되고 상기 입력펄스는 상기 시프트레지스터(SR)의 클럭 펄스단자(CK)에 인가되는 귀선소거 펄스에 의해 8H만큼 시프트(shift)되므로 상기 시프트레지스터(SR)의 출력단자(Q8)로 부터는 제4도의 (d)에서 도시한 것과 같은 펄스가 출력되어 스위칭회로(다)로 인가되며 아울러 상기 출력 펄스가 반전되어 오아게이트(OR)의 타측입력단자에 인가되고 상기 시프트레지스터(SR)의 출력단자(Q17)로 부터 출력된 신호가 반전되어 상기 오아게이트(OR)의 일측입력단자에 인가되므로 두 입력신호는 상기 오아게이트(OR)에 의해 합해져 낸드게이트(NAND3)의 일측입력단자에 인가되고 상기 낸드게이트(NAND3)의 타측입력단자에 귀선소거펄스가 인가되므로 상기 낸드게이트(NAND3)로 부터는 제4도의 (e)에서 도시한 바와같이 귀선소거펄스가 반전되어 출력되며 상기 펄스에 의해 톱니파발생기(마)와 출력제어회로(사)의 동작이 제어된다.A blanking pulse as shown in (a) of FIG. 4 is applied through the blanking pulse terminal (B) and a vertical drive pulse as shown in (b) of FIG. 4 through the vertical drive pulse terminal (A). When applied, the display area setting circuit (B) divides the entire screen and sets the moving area of the cursor on the bufinder screen as shown in FIG. 3. The NAND 1 of the display area setting circuit (B) is set. ) NAND 2 is operated by an R / S flip-flop that inputs a pulse and a vertical drive pulse as shown in (c) of FIG. 4 output from the output terminal Q 4 of the shift register SR. 4H (H: Horizontal scanning time) pulse is supplied to the input terminal OP 1 of the shift register SR, and the input pulse is returned to the clock pulse terminal CK of the shift register SR. Shifted by 8H by a pulse To the shift beginning with the output terminal (Q 8) of the register (SR) is a pulse output, as shown at a fourth degree (d) is applied to the switching circuit (C) as well as is the output pulse is reversed Iowa gate (OR 2 input signals are applied to the other input terminal of the oar gate OR because the signal output from the output terminal Q 17 of the shift register SR is inverted and applied to the one input terminal of the oar gate OR. OR) haphaejyeo by a NAND gate (applied to one input terminal of NAND 3) and since the blanking pulse to the other input terminal of the NAND gate (NAND 3) is beginning to the NAND gate (NAND 3) a fourth degree (e As shown in Fig. 2), the retrace pulse is inverted and output, and the pulses control the operation of the sawtooth generator (e) and the output control circuit (g).

한편 음성신호 입력단자(c)를 통해 입력된 음성신호는 적분회로(가)를 거침으로써 제4도의 (f)에서 도시한 것과 같은 신호가 되어 스위칭회로(다)의 트랜지스터(TR1)로 인가되며 상기 트랜지스터(TR1)는 상기 표시영역 설정회로(나)의 출력펄스에 따라 스위칭 되는데 처음 8H동안은 상기 트랜지스터(TR1)의 베이스단자에 하이신호가 인가되므로 상기 트랜지스터(TR1)가 오프되어 음성신호가 차단되지만 그 다음 4H구간에서는 상기 트랜지스터(TR1)의 베이스단자에 로우신호가 인가되므로 상기 트랜지스터(TR1)가 온되어 음성신호가 완충증폭회로(라)의 버퍼(BUF)로 인가되어 지며 상기 버퍼(BUF)에 의해 증폭된 음성신호는 비교회로(바)의 비교기(COM)의 비반전 입력단자로 인가되고 상기 비교기(COM)의 반전 입력단자에는 톱니파 발생기(마)로 부터 출력된 톱니파 신호가 인가된다.On the other hand, the voice signal input through the voice signal input terminal c becomes the signal as shown in Fig. 4 (f) through the integrating circuit a and is applied to the transistor TR 1 of the switching circuit c. and the transistor (TR 1) is there is switched according to the output pulse of the display area setting circuit (B) for the first 8H it is because the high signal to the base terminal of said transistor (TR 1) applied to said transistor (TR 1) off is in the buffer (BUF) of the voice signal is blocked, then the 4H period, the transistor (TR 1), so the low signal is applied to the base terminal of the transistor (TR 1) is one audio signal is a buffer amplifier circuit (d) of The audio signal that is applied and amplified by the buffer BUF is applied to the non-inverting input terminal of the comparator COM of the comparator circuit and the inverting input terminal of the comparator COM is from the sawtooth wave generator e. Output saw It is applied to the signal wave.

이때 상기 톱니파 발생기(마)에서는 상기 표시 영역설정 회로(나)의 출력펄스에 따라 전계효과 트랜지스터(FET)가 동작함으로써 연산증폭기(OP)를 통해 제4도의 (g)에서 도시한 것과 같은 1H구간의 톱니파신호를 발생시키는데 상기 톱니파신호의 오프셋(off set)값은 가변저항(VR1)을 조절해 상기 연산증폭(OP)의 반전 입력단자에 연결된 콘덴서(C2)와 가변저항(VR2)으로 적분시정수를 조절함으로써 상기 톱니파 신호의 크기를 조절할 수 있다.At this time, in the sawtooth generator e, the field effect transistor FET operates according to the output pulse of the display area setting circuit b so that the 1H section as shown in FIG. 4G through the operational amplifier OP is performed. Generates a sawtooth signal of which the offset value of the sawtooth signal is controlled by a variable resistor (VR 1 ) and a capacitor (C 2 ) and a variable resistor (VR 2 ) connected to the inverting input terminal of the operational amplifier (OP). By adjusting the integral time constant to the size of the sawtooth wave signal can be adjusted.

따라서 상기 비교회로(바)에서는 상기 기준 톱니파신호와 음성신호 레벨을 비교하여 제4도의 (h)에서 도시한 바와 같이 음성신호 레벨에 대응하는 펄스폭의 신호를 출력하게 되고 상기 출력신호는 출력 제어회로(사)의 제어에 따라 단안정 멀티바이브레이터(아)에 인가되며 이때 상기 출력제어회로(사)에서는 트랜지스터(TR2)의 베이스단자에 인가되는 상기 표시영역 설정회로(나)의 출력펄스에 따라 상기 트랜지스터(TR2)가 스위칭동작을 함으로써 상기 출력신호를 제어하게 되는데 상기 트랜지스터(TR2)가 온되면 상기 비교회로(바)의 출력신호가 상기 트랜지스터(TR2)로 인가되므로 상기 단안정 멀티바이브레이터(아)에는 신호가 인가되지 않게 되며 상기 트랜지스터(TR2)가 오프될 경우만 상기 비교회로(바)의 출력신호가 단안정 멀티바이브레이터(아)로 인가되어 저항(R10)과 콘덴서(C4)에 의해 미분된 뒤 인버터(INV)로 인가되어지며 상기 인버터(INV)를 거침으로써 제4도의 (i)에서 도시한 바와같이 상기 비교회로(바)의 출력펄스의 다운에지(down edge)와 동기한 일정펄스폭의 커서펄스를 얻을 수 있게 되므로 뷔파인더 화면상에 음성레벨의 변화에 대응하는 커서를 나타낼 수 있게 된다.Accordingly, the comparison circuit bar compares the reference sawtooth wave signal with the audio signal level and outputs a pulse width signal corresponding to the audio signal level as shown in FIG. It is applied to the monostable multivibrator (a) according to the control of the circuit (G). At this time, the output control circuit (G) is applied to the output pulse of the display area setting circuit (B) applied to the base terminal of the transistor TR 2 . Accordingly, the transistor TR 2 controls the output signal by performing a switching operation. When the transistor TR 2 is turned on, the output signal of the comparison circuit bar is applied to the transistor TR 2 . multivibrator (a), only the monostable multivibrator output signal of the comparator circuit (F) when the signal is no longer applied to the transistor (TR 2) is off ( ) It is applied to a resistor (R 10) and capacitor (becomes applied to the back inverter (INV) derivative by C 4) of the comparison, as shown at a fourth degree (i) by performing the inverter (INV) circuit Cursor pulses having a constant pulse width synchronized with the down edge of the output pulse of (b) can be obtained, so that the cursor corresponding to the change of the voice level can be displayed on the bufinder screen.

이상에서와 같이 본 고안은 뷔파인더장치에 나타나는 커서의 위치와 변화로 음성신호의 녹음상태를 쉽게 알 수 있도록 함으로써 매번 녹음상태를 확인해야 하는 번거로움을 없애는 효과가 있으며 이로인해 사용상 편리를 도모할 수 있는 효과가 있는 것이다.As described above, the present invention makes it easy to know the recording state of the voice signal by the position and change of the cursor appearing in the finder device, thereby eliminating the hassle of having to check the recording state every time. It can be effective.

Claims (2)

수직구동펄스와 귀선 소거펄스에 의해 화면상에 커서의 이동영역을 설정하는 표시영역 설정수단(나)에 톱니파 신호의 크기를 조절하는 톱니파 발생기(마)와 표시영역 설정수단의 출력신호를 제어하는 출력제어회로(사) 및 적분된 음성신호를 제어하는 스위칭수단(다)을 연결하고, 적분회로에서 적분된 음성신호를 제어하는 스위칭수단(다)은 음성신호를 적분하는 적분회로(가)와 음성신호를 증폭하는 완충증폭회로(라)에 연결하며, 상기 완충증폭회로(라)와 톱니파 발생기(마)는 완충증폭회로에서 증폭된 음성신호와 톱니파 발생기에서 발생기된 기준 톱니파신호를 비교하는 비교수단(바)에 연결하고, 상기 비교수단(바)과 출력제어회로(사)는 비교수단에 의해 출력된 펄스를 일정폭의 커서 펄스로 변환하는 단안정 멀티 바이브레이터수단(마)에 연결하여 음성신호의 녹음상태를 뷔파인더상에 나타나는 커서의 위치와 변화로 음성 신호의 녹음상태를 쉽게 알 수 있도록 구성함을 특징으로 하는 뷔파인더의 음성레벨 표시회로.Controlling the output signal of the sawtooth wave generator (e) and the display area setting means to adjust the magnitude of the sawtooth signal to the display area setting means (b) for setting the movement area of the cursor on the screen by the vertical drive pulse and the blanking pulse. The output control circuit (G) and the switching means (C) for controlling the integrated voice signal are connected, and the switching means (C) for controlling the voice signal integrated in the integrating circuit (C) includes an integrating circuit (A) for integrating the voice signal; A buffer amplifier circuit (D) for amplifying a voice signal, and the buffer amplifier circuit (D) and the sawtooth generator (E) compare the voice signal amplified by the buffer amplifier circuit with a reference sawtooth signal generated by the sawtooth generator. Means (bar), and the comparing means (bar) and the output control circuit (g) are connected to a monostable multivibrator means (e) for converting a pulse output by the comparing means into a cursor pulse of a predetermined width. The voice level display circuit of the bus finder, characterized in that it is configured so that the recording state of the voice signal can be easily known by the position and change of the cursor appearing on the bufinder. 제1항에 있어서, 상기 표시영역 설정수단(나)은 낸드게이트(NAND2)의 타측입력단자를 수직구동펄스 단자(A)에 그리고 낸드게이트(NAND3)의 타측입력단자와 시프트레지스터(SR)의 클럭펄스단자(CK)는 귀선소거펄스단자(B)에 연결하고, 상기 낸드게이트(NAND2)의 출력단자는 낸드게이트(NAND1)의 타측입력단자에 연결하며, 상기 낸드게이트(NAND2)의 일측입력단자 및 낸드게이트(NAND1)의 출력단자는 시프트레지스터(SR)의 입력단자(OP1)에 연결하고, 낸드게이트(NAND)의 일측입력단자는 저항(R1)을 통해 시프트레지스터(SR)의 출력단자(Q4)에 연결하며, 상기 시프트레지스터(SR)의 출력단자(Q8)는 오아게이트(OR)의 타측 입력단자 및 트랜지스터(TR1)의 베이스측에 그리고 출력단자(Q17)는 오아게이트(OR)의 일측입력단자에 연결하고, 오아게이트(OR)의 출력단자는 상기 낸드게이트(NAND3)의 일측입력단자에 상기 낸드게이트(NAND3)의 출력단자는 전계효과 트랜지스터(FET)의 게이트측과 트랜지스터(TR2)의 베이스측에 연결하여 구성됨을 특징으로 하는 뷔파인더의 음성레벨 표시회로.The display area setting means (b) according to claim 1, wherein the display area setting means ( b ) comprises the other input terminal of the NAND gate (NAND 2 ) to the vertical drive pulse terminal (A) and the other input terminal of the NAND gate (NAND 3 ) and the shift register SR. ) clock pulse terminal (CK) is connected to a blanking pulse terminal (B), An output terminal of the NAND gate (NAND 2) and connected to the other input terminal of the NAND gate (NAND 1), the NAND gate (NAND 2 of One input terminal of the NAND and the output terminal of the NAND gate (NAND 1 ) is connected to the input terminal (OP 1 ) of the shift register (SR), one input terminal of the NAND gate (NAND) through the resistor (R 1 ). (SR) is connected to the output terminal Q 4 , and the output terminal Q 8 of the shift register SR is connected to the other input terminal of the OR gate and the base side of the transistor TR 1 and to the output terminal. (Q 17 ) is connected to one input terminal of the OR gate, and the output terminal of the OR gate (OR) Baden, characterized by configured to connect to a base side of the gate side and the transistor (TR 2) in the output stage The field-effect transistor (FET) of the NAND gate (NAND 3) above to one side input terminal of the NAND gate (NAND 3) finder Audio level display circuit.
KR2019880006637U 1988-05-02 1988-05-02 Sound level display circuit KR910006312Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019880006637U KR910006312Y1 (en) 1988-05-02 1988-05-02 Sound level display circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019880006637U KR910006312Y1 (en) 1988-05-02 1988-05-02 Sound level display circuit

Publications (2)

Publication Number Publication Date
KR890024007U KR890024007U (en) 1989-12-04
KR910006312Y1 true KR910006312Y1 (en) 1991-08-22

Family

ID=19274913

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880006637U KR910006312Y1 (en) 1988-05-02 1988-05-02 Sound level display circuit

Country Status (1)

Country Link
KR (1) KR910006312Y1 (en)

Also Published As

Publication number Publication date
KR890024007U (en) 1989-12-04

Similar Documents

Publication Publication Date Title
KR910006312Y1 (en) Sound level display circuit
JPS6030445B2 (en) automatic gain control circuit
JP2806035B2 (en) Video signal processing circuit
JPS61152166A (en) White compression circuit for video signal
JPS63296471A (en) Synchronizing signal generating circuit
JP3322890B2 (en) Gamma offset adjustment circuit
KR930008023Y1 (en) Iris system having window circuit
JPS5853693Y2 (en) Rokuon Level Adjustment Cairo
KR890000706Y1 (en) Record level control circuit
JPH021425B2 (en)
KR940003917Y1 (en) Still picture control circuit
KR0140690B1 (en) Circuit for limiting spot light
KR100203276B1 (en) A/d convertor input stabilization circuit
JPH0546112A (en) Liquid crystal driving circuit
JPS6214780Y2 (en)
KR920002121Y1 (en) Video signal same period stabilizing circuit
KR910009593Y1 (en) Frequency haracferistic circuit of chroma-signal
JP2737681B2 (en) Magnetic recording device
KR930007496Y1 (en) Voice signal fade in and out circuit
JPS63175582A (en) Signal processing circuit
KR900000096B1 (en) Automatic tracking circuit
KR900006014Y1 (en) Fielding signal muting circuit of the video tape record
KR920000844Y1 (en) Automatic level control circuit for audio machine
JPS62219784A (en) Drop-out compensation circuit
KR890003891Y1 (en) Muting circuit of audio signals

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010727

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee